1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
1327
1328
1329
1330
1331
1332
1333
1334
1335
1336
1337
1338
1339
1340
1341
1342
1343
1344
1345
1346
1347
1348
1349
1350
1351
1352
1353
1354
1355
1356
1357
1358
1359
1360
1361
1362
1363
1364
1365
1366
1367
1368
1369
1370
1371
1372
1373
1374
1375
1376
1377
1378
1379
1380
1381
1382
1383
1384
1385
1386
1387
1388
1389
1390
1391
1392
1393
1394
1395
1396
1397
1398
1399
1400
1401
1402
1403
1404
1405
1406
1407
1408
1409
1410
1411
1412
1413
1414
1415
1416
1417
1418
1419
1420
1421
1422
1423
1424
1425
1426
1427
1428
1429
1430
1431
1432
1433
1434
1435
1436
1437
1438
1439
1440
1441
1442
1443
1444
1445
1446
1447
1448
1449
1450
1451
1452
1453
1454
1455
1456
1457
1458
1459
1460
1461
1462
1463
1464
1465
1466
1467
1468
1469
1470
1471
1472
1473
1474
1475
1476
1477
1478
1479
1480
1481
1482
1483
1484
1485
1486
1487
1488
1489
1490
1491
1492
1493
1494
1495
1496
1497
1498
1499
1500
1501
1502
1503
1504
1505
1506
1507
1508
1509
1510
1511
1512
1513
1514
1515
1516
1517
1518
1519
1520
1521
1522
1523
1524
1525
1526
1527
1528
1529
1530
1531
1532
1533
1534
1535
1536
1537
1538
1539
1540
1541
1542
1543
1544
1545
1546
1547
1548
1549
1550
1551
1552
1553
1554
1555
1556
1557
1558
1559
1560
1561
1562
1563
1564
1565
1566
1567
1568
1569
1570
1571
1572
1573
1574
1575
1576
1577
1578
1579
1580
1581
1582
1583
1584
1585
1586
1587
1588
1589
1590
1591
1592
1593
1594
1595
1596
1597
1598
1599
1600
1601
1602
1603
1604
1605
1606
1607
1608
1609
1610
1611
1612
1613
1614
1615
1616
1617
1618
1619
1620
1621
1622
1623
1624
1625
1626
1627
1628
1629
1630
1631
1632
1633
1634
1635
1636
1637
1638
1639
1640
1641
1642
1643
1644
1645
1646
1647
1648
1649
1650
1651
1652
1653
1654
1655
1656
1657
1658
1659
1660
1661
1662
1663
1664
1665
1666
1667
1668
1669
1670
1671
1672
1673
1674
1675
1676
1677
1678
1679
1680
1681
1682
1683
1684
1685
1686
1687
1688
1689
1690
1691
1692
1693
1694
1695
1696
1697
1698
1699
1700
1701
1702
1703
1704
1705
1706
1707
1708
1709
1710
1711
1712
1713
1714
1715
1716
1717
1718
1719
1720
1721
1722
1723
1724
1725
1726
1727
1728
1729
1730
1731
1732
1733
1734
1735
1736
1737
1738
1739
1740
1741
1742
1743
1744
1745
1746
1747
1748
1749
1750
1751
1752
1753
1754
1755
1756
1757
1758
1759
1760
1761
1762
1763
1764
1765
1766
1767
1768
1769
1770
1771
1772
1773
1774
1775
1776
1777
1778
1779
1780
1781
1782
1783
1784
1785
1786
1787
1788
1789
1790
1791
1792
1793
1794
1795
1796
1797
1798
1799
1800
1801
1802
1803
1804
1805
1806
1807
1808
1809
1810
1811
1812
1813
1814
1815
1816
1817
1818
1819
1820
1821
1822
1823
1824
1825
1826
1827
1828
1829
1830
1831
1832
1833
1834
1835
1836
1837
1838
1839
1840
1841
1842
1843
1844
1845
1846
1847
1848
1849
1850
1851
1852
1853
1854
1855
1856
1857
1858
1859
1860
1861
1862
1863
1864
1865
1866
1867
1868
1869
1870
1871
1872
1873
1874
1875
1876
1877
1878
1879
1880
1881
1882
1883
1884
1885
1886
1887
1888
1889
1890
1891
1892
1893
1894
1895
1896
1897
1898
1899
1900
1901
1902
1903
1904
1905
1906
1907
1908
1909
1910
1911
1912
1913
1914
1915
1916
1917
1918
1919
1920
1921
1922
1923
1924
1925
1926
1927
1928
1929
1930
1931
1932
1933
1934
1935
1936
1937
1938
1939
1940
1941
1942
1943
1944
1945
1946
1947
1948
1949
1950
1951
1952
1953
1954
1955
1956
1957
1958
1959
1960
1961
1962
1963
1964
1965
1966
1967
1968
1969
1970
1971
1972
1973
1974
1975
1976
1977
1978
1979
1980
1981
1982
1983
1984
1985
1986
1987
1988
1989
1990
1991
1992
1993
1994
1995
1996
1997
1998
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
2025
2026
2027
2028
2029
2030
2031
2032
2033
2034
2035
2036
2037
2038
2039
2040
2041
2042
2043
2044
2045
2046
2047
2048
2049
2050
2051
2052
2053
2054
2055
2056
2057
2058
2059
2060
2061
2062
2063
2064
2065
2066
2067
2068
2069
2070
2071
2072
2073
2074
2075
2076
2077
2078
2079
2080
2081
2082
2083
2084
2085
2086
2087
2088
2089
2090
2091
2092
2093
2094
2095
2096
2097
2098
2099
2100
2101
2102
2103
2104
2105
2106
2107
2108
2109
2110
2111
2112
2113
2114
2115
2116
2117
2118
2119
2120
2121
2122
2123
2124
2125
2126
2127
2128
2129
2130
2131
2132
2133
2134
2135
2136
2137
2138
2139
2140
2141
2142
2143
2144
2145
2146
2147
2148
2149
2150
2151
2152
2153
2154
2155
2156
2157
2158
2159
2160
2161
2162
2163
2164
2165
2166
2167
2168
2169
2170
2171
2172
2173
2174
2175
2176
2177
2178
2179
2180
2181
2182
2183
2184
2185
2186
2187
2188
2189
2190
2191
2192
2193
2194
2195
2196
2197
2198
2199
2200
2201
2202
2203
2204
2205
2206
2207
2208
2209
2210
2211
2212
2213
2214
2215
2216
2217
2218
2219
2220
2221
2222
2223
2224
2225
2226
2227
2228
2229
2230
2231
2232
2233
2234
2235
2236
2237
2238
2239
2240
2241
2242
2243
2244
2245
2246
2247
2248
2249
2250
2251
2252
2253
2254
2255
2256
2257
2258
2259
2260
2261
2262
2263
2264
2265
2266
2267
2268
2269
2270
2271
2272
2273
2274
2275
2276
2277
2278
2279
2280
2281
2282
2283
2284
2285
2286
2287
2288
2289
2290
2291
2292
2293
2294
2295
2296
2297
2298
2299
2300
2301
2302
2303
2304
2305
2306
2307
2308
2309
2310
2311
2312
2313
2314
2315
2316
2317
2318
2319
2320
2321
2322
2323
2324
2325
2326
2327
2328
2329
2330
2331
2332
2333
2334
2335
2336
2337
2338
2339
2340
2341
2342
2343
2344
2345
2346
2347
2348
2349
2350
2351
2352
2353
2354
2355
2356
2357
2358
2359
2360
2361
2362
2363
2364
2365
2366
2367
2368
2369
2370
2371
2372
2373
2374
2375
2376
2377
2378
2379
2380
2381
2382
2383
2384
2385
2386
2387
2388
2389
2390
2391
2392
2393
2394
2395
2396
2397
2398
2399
2400
2401
2402
2403
2404
2405
2406
2407
2408
2409
2410
2411
2412
2413
2414
2415
2416
2417
2418
2419
2420
2421
2422
2423
2424
2425
2426
2427
2428
2429
2430
2431
2432
2433
2434
2435
2436
2437
2438
2439
2440
2441
2442
2443
2444
2445
2446
2447
2448
2449
2450
2451
2452
2453
2454
2455
2456
2457
2458
2459
2460
2461
2462
2463
2464
2465
2466
2467
2468
2469
2470
2471
2472
2473
2474
2475
2476
2477
2478
2479
2480
2481
2482
2483
2484
2485
2486
2487
2488
2489
2490
2491
2492
2493
2494
2495
2496
2497
2498
2499
2500
2501
2502
2503
2504
2505
2506
2507
2508
2509
2510
2511
2512
2513
2514
2515
2516
2517
2518
2519
2520
2521
2522
2523
2524
2525
2526
2527
2528
2529
2530
2531
2532
2533
2534
2535
2536
2537
2538
2539
2540
2541
2542
2543
2544
2545
2546
2547
2548
2549
2550
2551
2552
2553
2554
2555
2556
2557
2558
2559
2560
2561
2562
2563
2564
2565
2566
2567
2568
2569
2570
2571
2572
2573
2574
2575
2576
2577
2578
2579
2580
2581
2582
2583
2584
2585
2586
2587
2588
2589
2590
2591
2592
2593
2594
2595
2596
2597
2598
2599
2600
2601
2602
2603
2604
2605
2606
2607
2608
2609
2610
2611
2612
2613
2614
2615
2616
2617
2618
2619
2620
2621
2622
2623
2624
2625
2626
2627
2628
2629
2630
2631
2632
2633
2634
2635
2636
2637
2638
2639
2640
2641
2642
2643
2644
2645
2646
2647
2648
2649
2650
2651
2652
2653
2654
2655
2656
2657
2658
2659
2660
2661
2662
2663
2664
2665
2666
2667
2668
2669
2670
2671
2672
2673
2674
2675
2676
2677
2678
2679
2680
2681
2682
2683
2684
2685
2686
2687
2688
2689
2690
2691
2692
2693
2694
2695
2696
2697
2698
2699
2700
2701
2702
2703
2704
2705
2706
2707
2708
2709
2710
2711
2712
2713
2714
2715
2716
2717
2718
2719
2720
2721
2722
2723
2724
2725
2726
2727
2728
2729
2730
2731
2732
2733
2734
2735
2736
2737
2738
2739
2740
2741
2742
2743
2744
2745
2746
2747
2748
2749
2750
2751
2752
2753
2754
2755
2756
2757
2758
2759
2760
2761
2762
2763
2764
2765
2766
2767
2768
2769
2770
2771
2772
2773
2774
2775
2776
2777
2778
2779
2780
2781
2782
2783
2784
2785
2786
2787
2788
2789
2790
2791
2792
2793
2794
2795
2796
2797
2798
2799
2800
2801
2802
2803
2804
2805
2806
2807
2808
2809
2810
2811
2812
2813
2814
2815
2816
2817
2818
2819
2820
2821
2822
2823
2824
2825
2826
2827
2828
2829
2830
2831
2832
2833
2834
2835
2836
2837
2838
2839
2840
2841
2842
2843
2844
2845
2846
2847
2848
2849
2850
2851
2852
2853
2854
2855
2856
2857
2858
2859
2860
2861
2862
2863
2864
2865
2866
2867
2868
2869
2870
2871
2872
2873
2874
2875
2876
2877
2878
2879
2880
2881
2882
2883
2884
2885
2886
2887
2888
2889
2890
2891
2892
2893
2894
2895
2896
2897
2898
2899
2900
2901
2902
2903
2904
2905
2906
2907
2908
2909
2910
2911
2912
2913
2914
2915
2916
2917
2918
2919
2920
2921
2922
2923
2924
2925
2926
2927
2928
2929
2930
2931
2932
2933
2934
2935
2936
2937
2938
2939
2940
2941
2942
2943
2944
2945
2946
2947
2948
2949
2950
2951
2952
2953
2954
2955
2956
2957
2958
2959
2960
2961
2962
2963
2964
2965
2966
2967
2968
2969
2970
2971
2972
2973
2974
2975
2976
2977
2978
2979
2980
2981
2982
2983
2984
2985
2986
2987
2988
2989
2990
2991
2992
2993
2994
2995
2996
2997
2998
2999
3000
3001
3002
3003
3004
3005
3006
3007
3008
3009
3010
3011
3012
3013
3014
3015
3016
3017
3018
3019
3020
3021
3022
3023
3024
3025
3026
3027
3028
3029
3030
3031
3032
3033
3034
3035
3036
3037
3038
3039
3040
3041
3042
3043
3044
3045
3046
3047
3048
3049
3050
3051
3052
3053
3054
3055
3056
3057
3058
3059
3060
3061
3062
3063
3064
3065
3066
3067
3068
3069
3070
3071
3072
3073
3074
3075
3076
3077
3078
3079
3080
3081
3082
3083
3084
3085
3086
3087
3088
3089
3090
3091
3092
3093
3094
3095
3096
3097
3098
3099
3100
3101
3102
3103
3104
3105
3106
3107
3108
3109
3110
3111
3112
3113
3114
3115
3116
3117
3118
3119
3120
3121
3122
3123
3124
3125
3126
3127
3128
3129
3130
3131
3132
3133
3134
3135
3136
3137
3138
3139
3140
3141
3142
3143
3144
3145
3146
3147
3148
3149
3150
3151
3152
3153
3154
3155
3156
3157
3158
3159
3160
3161
3162
3163
3164
3165
3166
3167
3168
3169
3170
3171
3172
3173
3174
3175
3176
3177
3178
3179
3180
3181
3182
3183
3184
3185
3186
3187
3188
3189
3190
3191
3192
3193
3194
3195
3196
3197
3198
3199
3200
3201
3202
3203
3204
3205
3206
3207
3208
3209
3210
3211
3212
3213
3214
3215
3216
3217
3218
3219
3220
3221
3222
3223
3224
3225
3226
3227
3228
3229
3230
3231
3232
3233
3234
3235
3236
3237
3238
3239
3240
3241
3242
3243
3244
3245
3246
3247
3248
3249
3250
3251
3252
3253
3254
3255
3256
3257
3258
3259
3260
3261
3262
3263
3264
3265
3266
3267
3268
3269
3270
3271
3272
3273
3274
3275
3276
3277
3278
3279
3280
3281
3282
3283
3284
3285
3286
3287
3288
3289
3290
3291
3292
3293
3294
3295
3296
3297
3298
3299
3300
3301
3302
3303
3304
3305
3306
3307
3308
3309
3310
3311
3312
3313
3314
3315
3316
3317
3318
3319
3320
3321
3322
3323
3324
3325
3326
3327
3328
3329
3330
3331
3332
3333
3334
3335
3336
3337
3338
3339
3340
3341
3342
3343
3344
3345
3346
3347
3348
3349
3350
3351
3352
3353
3354
3355
3356
3357
3358
3359
3360
3361
3362
3363
3364
3365
3366
3367
3368
3369
3370
3371
3372
3373
3374
3375
3376
3377
3378
3379
3380
3381
3382
3383
3384
3385
3386
3387
3388
3389
3390
3391
3392
3393
3394
3395
3396
3397
3398
3399
3400
3401
3402
3403
3404
3405
3406
3407
3408
3409
3410
3411
3412
3413
3414
3415
3416
3417
3418
3419
3420
3421
3422
3423
3424
3425
3426
3427
3428
3429
3430
3431
3432
3433
3434
3435
3436
3437
3438
3439
3440
3441
3442
3443
3444
3445
3446
3447
3448
3449
3450
3451
3452
3453
3454
3455
3456
3457
3458
3459
3460
3461
3462
3463
3464
3465
3466
3467
3468
3469
3470
3471
3472
3473
3474
3475
3476
3477
3478
3479
3480
3481
3482
3483
3484
3485
3486
3487
3488
3489
3490
3491
3492
3493
3494
3495
3496
3497
3498
3499
3500
3501
3502
3503
3504
3505
3506
3507
3508
3509
3510
3511
3512
3513
3514
3515
3516
3517
3518
3519
3520
3521
3522
3523
3524
3525
3526
3527
3528
3529
3530
3531
3532
3533
3534
3535
3536
3537
3538
3539
3540
3541
3542
3543
3544
3545
3546
3547
3548
3549
3550
3551
3552
3553
3554
3555
3556
3557
3558
3559
3560
3561
3562
3563
3564
3565
3566
3567
3568
3569
3570
3571
3572
3573
3574
3575
3576
3577
3578
3579
3580
3581
3582
3583
3584
3585
3586
3587
3588
3589
3590
3591
3592
3593
3594
3595
3596
3597
3598
3599
3600
3601
3602
3603
3604
3605
3606
3607
3608
3609
3610
3611
3612
3613
3614
3615
3616
3617
3618
3619
3620
3621
3622
3623
3624
3625
3626
3627
3628
3629
3630
3631
3632
3633
3634
3635
3636
3637
3638
3639
3640
3641
3642
3643
3644
3645
3646
3647
3648
3649
3650
3651
3652
3653
3654
3655
3656
3657
3658
3659
3660
3661
3662
3663
3664
3665
3666
3667
3668
3669
3670
3671
3672
3673
3674
3675
3676
3677
3678
3679
3680
3681
3682
3683
3684
3685
3686
3687
3688
3689
3690
3691
3692
3693
3694
3695
3696
3697
3698
3699
3700
3701
3702
3703
3704
3705
3706
3707
3708
3709
3710
3711
3712
3713
3714
3715
3716
3717
3718
3719
3720
3721
3722
3723
3724
3725
3726
3727
3728
3729
3730
3731
3732
3733
3734
3735
3736
3737
3738
3739
3740
3741
3742
3743
3744
3745
3746
3747
3748
3749
3750
3751
3752
3753
3754
3755
3756
3757
3758
3759
3760
3761
3762
3763
3764
3765
3766
3767
3768
3769
3770
3771
3772
3773
3774
3775
3776
3777
3778
3779
3780
3781
3782
3783
3784
3785
3786
3787
3788
3789
3790
3791
3792
3793
3794
3795
3796
3797
3798
3799
3800
3801
3802
3803
3804
3805
3806
3807
3808
3809
3810
3811
3812
3813
3814
3815
3816
3817
3818
3819
3820
3821
3822
3823
3824
3825
3826
3827
3828
3829
3830
3831
3832
3833
3834
3835
3836
3837
3838
3839
3840
3841
3842
3843
3844
3845
3846
3847
3848
3849
3850
3851
3852
3853
3854
3855
3856
3857
3858
3859
3860
3861
3862
3863
3864
3865
3866
3867
3868
3869
3870
3871
3872
3873
3874
3875
3876
3877
3878
3879
3880
3881
3882
3883
3884
3885
3886
3887
3888
3889
3890
3891
3892
3893
3894
3895
3896
3897
3898
3899
3900
3901
3902
3903
3904
3905
3906
3907
3908
3909
3910
3911
3912
3913
3914
3915
3916
3917
3918
3919
3920
3921
3922
3923
3924
3925
3926
3927
3928
3929
3930
3931
3932
3933
3934
3935
3936
3937
3938
3939
3940
3941
3942
3943
3944
3945
3946
3947
3948
3949
3950
3951
3952
3953
3954
3955
3956
3957
3958
3959
3960
3961
3962
3963
3964
3965
3966
3967
3968
3969
3970
3971
3972
3973
3974
3975
3976
3977
3978
3979
3980
3981
3982
3983
3984
3985
3986
3987
3988
3989
3990
3991
3992
3993
3994
3995
3996
3997
3998
3999
4000
4001
4002
4003
4004
4005
4006
4007
4008
4009
4010
4011
4012
4013
4014
4015
4016
4017
4018
4019
4020
4021
4022
4023
4024
4025
4026
4027
4028
4029
4030
4031
4032
4033
4034
4035
4036
4037
4038
4039
4040
4041
4042
4043
4044
4045
4046
4047
4048
4049
4050
4051
4052
4053
4054
4055
4056
4057
4058
4059
4060
4061
4062
4063
4064
4065
4066
4067
4068
4069
4070
4071
4072
4073
4074
4075
4076
4077
4078
4079
4080
4081
4082
4083
4084
4085
4086
4087
4088
4089
4090
4091
4092
4093
4094
4095
4096
4097
4098
4099
4100
4101
4102
4103
4104
4105
4106
4107
4108
4109
4110
4111
4112
4113
4114
4115
4116
4117
4118
4119
4120
4121
4122
4123
4124
4125
4126
4127
4128
4129
4130
4131
4132
4133
4134
4135
4136
4137
4138
4139
4140
4141
4142
4143
4144
4145
4146
4147
4148
4149
4150
4151
4152
4153
4154
4155
4156
4157
4158
4159
4160
4161
4162
4163
4164
4165
4166
4167
4168
4169
4170
4171
4172
4173
4174
4175
4176
4177
4178
4179
4180
4181
4182
4183
4184
4185
4186
4187
4188
4189
4190
4191
4192
4193
4194
4195
4196
4197
4198
4199
4200
4201
4202
4203
4204
4205
4206
4207
4208
4209
4210
4211
4212
4213
4214
4215
4216
4217
4218
4219
4220
4221
4222
4223
4224
4225
4226
4227
4228
4229
4230
4231
4232
4233
4234
4235
4236
4237
4238
4239
4240
4241
4242
4243
4244
4245
4246
4247
4248
4249
4250
4251
4252
4253
4254
4255
4256
4257
4258
4259
4260
4261
4262
4263
4264
4265
4266
4267
4268
4269
4270
4271
4272
4273
4274
4275
4276
4277
4278
4279
4280
4281
4282
4283
4284
4285
4286
4287
4288
4289
4290
4291
4292
4293
4294
4295
4296
4297
4298
4299
4300
4301
4302
4303
4304
4305
4306
4307
4308
4309
4310
4311
4312
4313
4314
4315
4316
4317
4318
4319
4320
4321
4322
4323
4324
4325
4326
4327
4328
4329
4330
4331
4332
4333
4334
4335
4336
4337
4338
4339
4340
4341
4342
4343
4344
4345
4346
4347
4348
4349
4350
4351
4352
4353
4354
4355
4356
4357
4358
4359
4360
4361
4362
4363
4364
4365
4366
4367
4368
4369
4370
4371
4372
4373
4374
4375
4376
4377
4378
4379
4380
4381
4382
4383
4384
4385
4386
4387
4388
4389
4390
4391
4392
4393
4394
4395
4396
4397
4398
4399
4400
4401
4402
4403
4404
4405
4406
4407
4408
4409
4410
4411
4412
4413
4414
4415
4416
4417
4418
4419
4420
4421
4422
4423
4424
4425
4426
4427
4428
4429
4430
4431
4432
4433
4434
4435
4436
4437
4438
4439
4440
4441
4442
4443
4444
4445
4446
4447
4448
4449
4450
4451
4452
4453
4454
4455
4456
4457
4458
4459
4460
4461
4462
4463
4464
4465
4466
4467
4468
4469
4470
4471
4472
4473
4474
4475
4476
4477
4478
4479
4480
4481
4482
4483
4484
4485
4486
4487
4488
4489
4490
4491
4492
4493
4494
4495
4496
4497
4498
4499
4500
4501
4502
4503
4504
4505
4506
4507
4508
4509
4510
4511
4512
4513
4514
4515
4516
4517
4518
4519
4520
4521
4522
4523
4524
4525
4526
4527
4528
4529
4530
4531
4532
4533
4534
4535
4536
4537
4538
4539
4540
4541
4542
4543
4544
4545
4546
4547
4548
4549
4550
4551
4552
4553
4554
4555
4556
4557
4558
4559
4560
4561
4562
4563
4564
4565
4566
4567
4568
4569
4570
4571
4572
4573
4574
4575
4576
4577
4578
4579
4580
4581
4582
4583
4584
4585
4586
4587
4588
4589
4590
4591
4592
4593
4594
4595
4596
4597
4598
4599
4600
4601
4602
4603
4604
4605
4606
4607
4608
4609
4610
4611
4612
4613
4614
4615
4616
4617
4618
4619
4620
4621
4622
4623
4624
4625
4626
4627
4628
4629
4630
4631
4632
4633
4634
4635
4636
4637
4638
4639
4640
4641
4642
4643
4644
4645
4646
4647
4648
4649
4650
4651
4652
4653
4654
4655
4656
4657
4658
4659
4660
4661
4662
4663
4664
4665
4666
4667
4668
4669
4670
4671
4672
4673
4674
4675
4676
4677
4678
4679
4680
4681
4682
4683
4684
4685
4686
4687
4688
4689
4690
4691
4692
4693
4694
4695
4696
4697
4698
4699
4700
4701
4702
4703
4704
4705
4706
4707
4708
4709
4710
4711
4712
4713
4714
4715
4716
4717
4718
4719
4720
4721
4722
4723
4724
4725
4726
4727
4728
4729
4730
4731
4732
4733
4734
4735
4736
4737
4738
4739
4740
4741
4742
4743
4744
4745
4746
4747
4748
4749
4750
4751
4752
4753
4754
4755
4756
4757
4758
4759
4760
4761
4762
4763
4764
4765
4766
4767
4768
4769
4770
4771
4772
4773
4774
4775
4776
4777
4778
4779
4780
4781
4782
4783
4784
4785
4786
4787
4788
4789
4790
4791
4792
4793
4794
4795
4796
4797
4798
4799
4800
4801
4802
4803
4804
4805
4806
4807
4808
4809
4810
4811
4812
4813
4814
4815
4816
4817
4818
4819
4820
4821
4822
4823
4824
4825
4826
4827
4828
4829
4830
4831
4832
4833
4834
4835
4836
4837
4838
4839
4840
4841
4842
4843
4844
4845
4846
4847
4848
4849
4850
4851
4852
4853
4854
4855
4856
4857
4858
4859
4860
4861
4862
4863
4864
4865
4866
4867
4868
4869
4870
4871
4872
4873
4874
4875
4876
4877
4878
4879
4880
4881
4882
4883
4884
4885
4886
4887
4888
4889
4890
4891
4892
4893
4894
4895
4896
4897
4898
4899
4900
4901
4902
4903
4904
4905
4906
4907
4908
4909
4910
4911
4912
4913
4914
4915
4916
4917
4918
4919
4920
4921
4922
4923
4924
4925
4926
4927
4928
4929
4930
4931
4932
4933
4934
4935
4936
4937
4938
4939
4940
4941
4942
4943
4944
4945
4946
4947
4948
4949
4950
4951
4952
4953
4954
4955
4956
4957
4958
4959
4960
4961
4962
4963
4964
4965
4966
4967
4968
4969
4970
4971
4972
4973
4974
4975
4976
4977
4978
4979
4980
4981
4982
4983
4984
4985
4986
4987
4988
4989
4990
4991
4992
4993
4994
4995
4996
4997
4998
4999
5000
5001
5002
5003
5004
5005
5006
5007
5008
5009
5010
5011
5012
5013
5014
5015
5016
5017
5018
5019
5020
5021
5022
5023
5024
5025
5026
5027
5028
5029
5030
5031
5032
5033
5034
5035
5036
5037
5038
5039
5040
5041
5042
5043
5044
5045
5046
5047
5048
5049
5050
5051
5052
5053
5054
5055
5056
5057
5058
5059
5060
5061
5062
5063
5064
5065
5066
5067
5068
5069
5070
5071
5072
5073
5074
5075
5076
5077
5078
5079
5080
5081
5082
5083
5084
5085
5086
5087
5088
5089
5090
5091
5092
5093
5094
5095
5096
5097
5098
5099
5100
5101
5102
5103
5104
5105
5106
5107
5108
5109
5110
5111
5112
5113
5114
5115
5116
5117
5118
5119
5120
5121
5122
5123
5124
5125
5126
5127
5128
5129
5130
5131
5132
5133
5134
5135
5136
5137
5138
5139
5140
5141
5142
5143
5144
5145
5146
5147
5148
5149
5150
5151
5152
5153
5154
5155
5156
5157
5158
5159
5160
5161
5162
5163
5164
5165
5166
5167
5168
5169
5170
5171
5172
5173
5174
5175
5176
5177
5178
5179
5180
5181
5182
5183
5184
5185
5186
5187
5188
5189
5190
5191
5192
5193
5194
5195
5196
5197
5198
5199
5200
5201
5202
5203
5204
5205
5206
5207
5208
5209
5210
5211
5212
5213
5214
5215
5216
5217
5218
5219
5220
5221
5222
5223
5224
5225
5226
5227
5228
5229
5230
5231
5232
5233
5234
5235
5236
5237
5238
5239
5240
5241
5242
5243
5244
5245
5246
5247
5248
5249
5250
5251
5252
5253
5254
5255
5256
5257
5258
5259
5260
5261
5262
5263
5264
5265
5266
5267
5268
5269
5270
5271
5272
5273
5274
5275
5276
5277
5278
5279
5280
5281
5282
5283
5284
5285
5286
5287
5288
5289
5290
5291
5292
5293
5294
5295
5296
5297
5298
5299
5300
5301
5302
5303
5304
5305
5306
5307
5308
5309
5310
5311
5312
5313
5314
5315
5316
5317
5318
5319
5320
5321
5322
5323
5324
5325
5326
5327
5328
5329
5330
5331
5332
5333
5334
5335
5336
5337
5338
5339
5340
5341
5342
5343
5344
5345
5346
5347
5348
5349
5350
5351
5352
5353
5354
5355
5356
5357
5358
5359
5360
5361
5362
5363
5364
5365
5366
5367
5368
5369
5370
5371
5372
5373
5374
5375
5376
5377
5378
5379
5380
5381
5382
5383
5384
5385
5386
5387
5388
5389
5390
5391
5392
5393
5394
5395
5396
5397
5398
5399
5400
5401
5402
5403
5404
5405
5406
5407
5408
5409
5410
5411
5412
5413
5414
5415
5416
5417
5418
5419
5420
5421
5422
5423
5424
5425
5426
5427
5428
5429
5430
5431
5432
5433
5434
5435
5436
5437
5438
5439
5440
5441
5442
5443
5444
5445
5446
5447
5448
5449
5450
5451
5452
5453
5454
5455
5456
5457
5458
5459
5460
5461
5462
5463
5464
5465
5466
5467
5468
5469
5470
5471
5472
5473
5474
5475
5476
5477
5478
5479
5480
5481
5482
5483
5484
5485
5486
5487
5488
5489
5490
5491
5492
5493
5494
5495
5496
5497
5498
5499
5500
5501
5502
5503
5504
5505
5506
5507
5508
5509
5510
5511
5512
5513
5514
5515
5516
5517
5518
5519
5520
5521
5522
5523
5524
5525
5526
5527
5528
5529
5530
5531
5532
5533
5534
5535
5536
5537
5538
5539
5540
5541
5542
5543
5544
5545
5546
5547
5548
5549
5550
5551
5552
5553
5554
5555
5556
5557
5558
5559
5560
5561
5562
5563
5564
5565
5566
5567
5568
5569
5570
5571
5572
5573
5574
5575
5576
5577
5578
5579
5580
5581
5582
5583
5584
5585
5586
5587
5588
5589
5590
5591
5592
5593
5594
5595
5596
5597
5598
5599
5600
5601
5602
5603
5604
5605
5606
5607
5608
5609
5610
5611
5612
5613
5614
5615
5616
5617
5618
5619
5620
5621
5622
5623
5624
5625
5626
5627
5628
5629
5630
5631
5632
5633
5634
5635
5636
5637
5638
5639
5640
5641
5642
5643
5644
5645
5646
5647
5648
5649
5650
5651
5652
5653
5654
5655
5656
5657
5658
5659
5660
5661
5662
5663
5664
5665
5666
5667
5668
5669
5670
5671
5672
5673
5674
5675
5676
5677
5678
5679
5680
5681
5682
5683
5684
5685
5686
5687
5688
5689
5690
5691
5692
5693
5694
5695
5696
5697
5698
5699
5700
5701
5702
5703
5704
5705
5706
5707
5708
5709
5710
5711
5712
5713
5714
5715
5716
5717
5718
5719
5720
5721
5722
5723
5724
5725
5726
5727
5728
5729
5730
5731
5732
5733
5734
5735
5736
5737
5738
5739
5740
5741
5742
5743
5744
5745
5746
5747
5748
5749
5750
5751
5752
5753
5754
5755
5756
5757
5758
5759
5760
5761
5762
5763
5764
5765
5766
5767
5768
5769
5770
5771
5772
5773
5774
5775
5776
5777
5778
5779
5780
5781
5782
5783
5784
5785
5786
5787
5788
5789
5790
5791
5792
5793
5794
5795
5796
5797
5798
5799
5800
5801
5802
5803
5804
5805
5806
5807
5808
5809
5810
5811
5812
5813
5814
5815
5816
5817
5818
5819
5820
5821
5822
5823
5824
5825
5826
5827
5828
5829
5830
5831
5832
5833
5834
5835
5836
5837
5838
5839
5840
5841
5842
5843
5844
5845
5846
5847
5848
5849
5850
5851
5852
5853
5854
5855
5856
5857
5858
5859
5860
5861
5862
5863
5864
5865
5866
5867
5868
5869
5870
5871
5872
5873
5874
5875
5876
5877
5878
5879
5880
5881
5882
5883
5884
5885
5886
5887
5888
5889
5890
5891
5892
5893
5894
5895
5896
5897
5898
5899
5900
5901
5902
5903
5904
5905
5906
5907
5908
5909
5910
5911
5912
5913
5914
5915
5916
5917
5918
5919
5920
5921
5922
5923
5924
5925
5926
5927
5928
5929
5930
5931
5932
5933
5934
5935
5936
5937
5938
5939
5940
5941
5942
5943
5944
5945
5946
5947
5948
5949
5950
5951
5952
5953
5954
5955
5956
5957
5958
5959
5960
5961
5962
5963
5964
5965
5966
5967
5968
5969
5970
5971
5972
5973
5974
5975
5976
5977
5978
5979
5980
5981
5982
5983
5984
5985
5986
5987
5988
5989
5990
5991
5992
5993
5994
5995
5996
5997
5998
5999
6000
6001
6002
6003
6004
6005
6006
6007
6008
6009
6010
6011
6012
6013
6014
6015
6016
6017
6018
6019
6020
6021
6022
6023
6024
6025
6026
6027
6028
6029
6030
6031
6032
6033
6034
6035
6036
6037
6038
6039
6040
6041
6042
6043
6044
6045
6046
6047
6048
6049
6050
6051
6052
6053
6054
6055
6056
6057
6058
6059
6060
6061
6062
6063
6064
6065
6066
6067
6068
6069
6070
6071
6072
6073
6074
6075
6076
6077
6078
6079
6080
6081
6082
6083
6084
6085
6086
6087
6088
6089
6090
6091
6092
6093
6094
6095
6096
6097
6098
6099
6100
6101
6102
6103
6104
6105
6106
6107
6108
6109
6110
6111
6112
6113
6114
6115
6116
6117
6118
6119
6120
6121
6122
6123
6124
6125
6126
6127
6128
6129
6130
6131
6132
6133
6134
6135
6136
6137
6138
6139
6140
6141
6142
6143
6144
6145
6146
6147
6148
6149
6150
6151
6152
6153
6154
6155
6156
6157
6158
6159
6160
6161
6162
6163
6164
6165
6166
6167
6168
6169
6170
6171
6172
6173
6174
6175
6176
6177
6178
6179
6180
6181
6182
6183
6184
6185
6186
6187
6188
6189
6190
6191
6192
6193
6194
6195
6196
6197
6198
6199
6200
6201
6202
6203
6204
6205
6206
6207
6208
6209
6210
6211
6212
6213
6214
6215
6216
6217
6218
6219
6220
6221
6222
6223
6224
6225
6226
6227
6228
6229
6230
6231
6232
6233
6234
6235
6236
6237
6238
6239
6240
6241
6242
6243
6244
6245
6246
6247
6248
6249
6250
6251
6252
6253
6254
6255
6256
6257
6258
6259
6260
6261
6262
6263
6264
6265
6266
6267
6268
6269
6270
6271
6272
6273
6274
6275
6276
6277
6278
6279
6280
6281
6282
6283
6284
6285
6286
6287
6288
6289
6290
6291
6292
6293
6294
6295
6296
6297
6298
6299
6300
6301
6302
6303
6304
6305
6306
6307
6308
6309
6310
6311
6312
6313
6314
6315
6316
6317
6318
6319
6320
6321
6322
6323
6324
6325
6326
6327
6328
6329
6330
6331
6332
6333
6334
6335
6336
6337
6338
6339
6340
6341
6342
6343
6344
6345
6346
6347
6348
6349
6350
6351
6352
6353
6354
6355
6356
6357
6358
6359
6360
6361
6362
6363
6364
6365
6366
6367
6368
6369
6370
6371
6372
6373
6374
6375
6376
6377
6378
6379
6380
6381
6382
6383
6384
6385
6386
6387
6388
6389
6390
6391
6392
6393
6394
6395
6396
6397
6398
6399
6400
6401
6402
6403
6404
6405
6406
6407
6408
6409
6410
6411
6412
6413
6414
6415
6416
6417
6418
6419
6420
6421
6422
6423
6424
6425
6426
6427
6428
6429
6430
6431
6432
6433
6434
6435
6436
6437
6438
6439
6440
6441
6442
6443
6444
6445
6446
6447
6448
6449
6450
6451
6452
6453
6454
6455
6456
6457
6458
6459
6460
6461
6462
6463
6464
6465
6466
6467
6468
6469
6470
6471
6472
6473
6474
6475
6476
6477
6478
6479
6480
6481
6482
6483
6484
6485
6486
6487
6488
6489
6490
6491
6492
6493
6494
6495
6496
6497
6498
6499
6500
6501
6502
6503
6504
6505
6506
6507
6508
6509
6510
6511
6512
6513
6514
6515
6516
6517
6518
6519
6520
6521
6522
6523
6524
6525
6526
6527
6528
6529
6530
6531
6532
6533
6534
6535
6536
6537
6538
6539
6540
6541
6542
6543
6544
6545
6546
6547
6548
6549
6550
6551
6552
6553
6554
6555
6556
6557
6558
6559
6560
6561
6562
6563
6564
6565
6566
6567
6568
6569
6570
6571
6572
6573
6574
6575
6576
6577
6578
6579
6580
6581
6582
6583
6584
6585
6586
6587
6588
6589
6590
6591
6592
6593
6594
6595
6596
6597
6598
6599
6600
6601
6602
6603
6604
6605
6606
6607
6608
6609
6610
6611
6612
6613
6614
6615
6616
6617
6618
6619
6620
6621
6622
6623
6624
6625
6626
6627
6628
6629
6630
6631
6632
6633
6634
6635
6636
6637
6638
6639
6640
6641
6642
6643
6644
6645
6646
6647
6648
6649
6650
6651
6652
6653
6654
6655
6656
6657
6658
6659
6660
6661
6662
6663
6664
6665
6666
6667
6668
6669
6670
6671
6672
6673
6674
6675
6676
6677
6678
6679
6680
6681
6682
6683
6684
6685
6686
6687
6688
6689
6690
6691
6692
6693
6694
6695
6696
6697
6698
6699
6700
6701
6702
6703
6704
6705
6706
6707
6708
6709
6710
6711
6712
6713
6714
6715
6716
6717
6718
6719
6720
6721
6722
6723
6724
6725
6726
6727
6728
6729
6730
6731
6732
6733
6734
6735
6736
6737
6738
6739
6740
6741
6742
6743
6744
6745
6746
6747
6748
6749
6750
6751
6752
6753
6754
6755
6756
6757
6758
6759
6760
6761
6762
6763
6764
6765
6766
6767
6768
6769
6770
6771
6772
6773
6774
6775
6776
6777
6778
6779
6780
6781
6782
6783
6784
6785
6786
6787
6788
6789
6790
6791
6792
6793
6794
6795
6796
6797
6798
6799
6800
6801
6802
6803
6804
6805
6806
6807
6808
6809
6810
6811
6812
6813
6814
6815
6816
6817
6818
6819
6820
6821
6822
6823
6824
6825
6826
6827
6828
6829
6830
6831
6832
6833
6834
6835
6836
6837
6838
6839
6840
6841
6842
6843
6844
6845
6846
6847
6848
6849
6850
6851
6852
6853
6854
6855
6856
6857
6858
6859
6860
6861
6862
6863
6864
6865
6866
6867
6868
6869
6870
6871
6872
6873
6874
6875
6876
6877
6878
6879
6880
6881
6882
6883
6884
6885
6886
6887
6888
6889
6890
6891
6892
6893
6894
6895
6896
6897
6898
6899
6900
6901
6902
6903
6904
6905
6906
6907
6908
6909
6910
6911
6912
6913
6914
6915
6916
6917
6918
6919
6920
6921
6922
6923
6924
6925
6926
6927
6928
6929
6930
6931
6932
6933
6934
6935
6936
6937
6938
6939
6940
6941
6942
6943
6944
6945
6946
6947
6948
6949
6950
6951
6952
6953
6954
6955
6956
6957
6958
6959
6960
6961
6962
6963
6964
6965
6966
6967
6968
6969
6970
6971
6972
6973
6974
6975
6976
6977
6978
6979
6980
6981
6982
6983
6984
6985
6986
6987
6988
6989
6990
6991
6992
6993
6994
6995
6996
6997
6998
6999
7000
7001
7002
7003
7004
7005
7006
7007
7008
7009
7010
7011
7012
7013
7014
7015
7016
7017
7018
7019
7020
7021
7022
7023
7024
7025
7026
7027
7028
7029
7030
7031
7032
7033
7034
7035
7036
7037
7038
7039
7040
7041
7042
7043
7044
7045
7046
7047
7048
7049
7050
7051
7052
7053
7054
7055
7056
7057
7058
7059
7060
7061
7062
7063
7064
7065
7066
7067
7068
7069
7070
7071
7072
7073
7074
7075
7076
7077
7078
7079
7080
7081
7082
7083
7084
7085
7086
7087
7088
7089
7090
7091
7092
7093
7094
7095
7096
7097
7098
7099
7100
7101
7102
7103
7104
7105
7106
7107
7108
7109
7110
7111
7112
7113
7114
7115
7116
7117
7118
7119
7120
7121
7122
7123
7124
7125
7126
7127
7128
7129
7130
7131
7132
7133
7134
7135
7136
7137
7138
7139
7140
7141
7142
7143
7144
7145
7146
7147
7148
7149
7150
7151
7152
7153
7154
7155
7156
7157
7158
7159
7160
7161
7162
7163
7164
7165
7166
7167
7168
7169
7170
7171
7172
7173
7174
7175
7176
7177
7178
7179
7180
7181
7182
7183
7184
7185
7186
7187
7188
7189
7190
7191
7192
7193
7194
7195
7196
7197
7198
7199
7200
7201
7202
7203
7204
7205
7206
7207
7208
7209
7210
7211
7212
7213
7214
7215
7216
7217
7218
7219
7220
7221
7222
7223
7224
7225
7226
7227
7228
7229
7230
7231
7232
7233
7234
7235
7236
7237
7238
7239
7240
7241
7242
7243
7244
7245
7246
7247
7248
7249
7250
7251
7252
7253
7254
7255
7256
7257
7258
7259
7260
7261
7262
7263
7264
7265
7266
7267
7268
7269
7270
7271
7272
7273
7274
7275
7276
7277
7278
7279
7280
7281
7282
7283
7284
7285
7286
7287
7288
7289
7290
7291
7292
7293
7294
7295
7296
7297
7298
7299
7300
7301
7302
7303
7304
7305
7306
7307
7308
7309
7310
7311
7312
7313
7314
7315
7316
7317
7318
7319
7320
7321
7322
7323
7324
7325
7326
7327
7328
7329
7330
7331
7332
7333
7334
7335
7336
7337
7338
7339
7340
7341
7342
7343
7344
7345
7346
7347
7348
7349
7350
7351
7352
7353
7354
7355
7356
7357
7358
7359
7360
7361
7362
7363
7364
7365
7366
7367
7368
7369
7370
7371
7372
7373
7374
7375
7376
7377
7378
7379
7380
7381
7382
7383
7384
7385
7386
7387
7388
7389
7390
7391
7392
7393
7394
7395
7396
7397
7398
7399
7400
7401
7402
7403
7404
7405
7406
7407
7408
7409
7410
7411
7412
7413
7414
7415
7416
7417
7418
7419
7420
7421
7422
7423
7424
7425
7426
7427
7428
7429
7430
7431
7432
7433
7434
7435
7436
7437
7438
7439
7440
7441
7442
7443
7444
7445
7446
7447
7448
7449
7450
7451
7452
7453
7454
7455
7456
7457
7458
7459
7460
7461
7462
7463
7464
7465
7466
7467
7468
7469
7470
7471
7472
7473
7474
7475
7476
7477
7478
7479
7480
7481
7482
7483
7484
7485
7486
7487
7488
7489
7490
7491
7492
7493
7494
7495
7496
7497
7498
7499
7500
7501
7502
7503
7504
7505
7506
7507
7508
7509
7510
7511
7512
7513
7514
7515
7516
7517
7518
7519
7520
7521
7522
7523
7524
7525
7526
7527
7528
7529
7530
7531
7532
7533
7534
7535
7536
7537
7538
7539
7540
7541
7542
7543
7544
7545
7546
7547
7548
7549
7550
7551
7552
7553
7554
7555
7556
7557
7558
7559
7560
7561
7562
7563
7564
7565
7566
7567
7568
7569
7570
7571
7572
7573
7574
7575
7576
7577
7578
7579
7580
7581
7582
7583
7584
7585
7586
7587
7588
7589
7590
7591
7592
7593
7594
7595
7596
7597
7598
7599
7600
7601
7602
7603
7604
7605
7606
7607
7608
7609
7610
7611
7612
7613
7614
7615
7616
7617
7618
7619
7620
7621
7622
7623
7624
7625
7626
7627
7628
7629
7630
7631
7632
7633
7634
7635
7636
7637
7638
7639
7640
7641
7642
7643
7644
7645
7646
7647
7648
7649
7650
7651
7652
7653
7654
7655
7656
7657
7658
7659
7660
7661
7662
7663
7664
7665
7666
7667
7668
7669
7670
7671
7672
7673
7674
7675
7676
7677
7678
7679
7680
7681
7682
7683
7684
7685
7686
7687
7688
7689
7690
7691
7692
7693
7694
7695
7696
7697
7698
7699
7700
7701
7702
7703
7704
7705
7706
7707
7708
7709
7710
7711
7712
7713
7714
7715
7716
7717
7718
7719
7720
7721
7722
7723
7724
7725
7726
7727
7728
7729
7730
7731
7732
7733
7734
7735
7736
7737
7738
7739
7740
7741
7742
7743
7744
7745
7746
7747
7748
7749
7750
7751
7752
7753
7754
7755
7756
7757
7758
7759
7760
7761
7762
7763
7764
7765
7766
7767
7768
7769
7770
7771
7772
7773
7774
7775
7776
7777
7778
7779
7780
7781
7782
7783
7784
7785
7786
7787
7788
7789
7790
7791
7792
7793
7794
7795
7796
7797
7798
7799
7800
7801
7802
7803
7804
7805
7806
7807
7808
7809
7810
7811
7812
7813
7814
7815
7816
7817
7818
7819
7820
7821
7822
7823
7824
7825
7826
7827
7828
7829
7830
7831
7832
7833
7834
7835
7836
7837
7838
7839
7840
7841
7842
7843
7844
7845
7846
7847
7848
7849
7850
7851
7852
7853
7854
7855
7856
7857
7858
7859
7860
7861
7862
7863
7864
7865
7866
7867
7868
7869
7870
7871
7872
7873
7874
7875
7876
7877
7878
7879
7880
7881
7882
7883
7884
7885
7886
7887
7888
7889
7890
7891
7892
7893
7894
7895
7896
7897
7898
7899
7900
7901
7902
7903
7904
7905
7906
7907
7908
7909
7910
7911
7912
7913
7914
7915
7916
7917
7918
7919
7920
7921
7922
7923
7924
7925
7926
7927
7928
7929
7930
7931
7932
7933
7934
7935
7936
7937
7938
7939
7940
7941
7942
7943
7944
7945
7946
7947
7948
7949
7950
7951
7952
7953
7954
7955
7956
7957
7958
7959
7960
7961
7962
7963
7964
7965
7966
7967
7968
7969
7970
7971
7972
7973
7974
7975
7976
7977
7978
7979
7980
7981
7982
7983
7984
7985
7986
7987
7988
7989
7990
7991
7992
7993
7994
7995
7996
7997
7998
7999
8000
8001
8002
8003
8004
8005
8006
8007
8008
8009
8010
8011
8012
8013
8014
8015
8016
8017
8018
8019
8020
8021
8022
8023
8024
8025
8026
8027
8028
8029
8030
8031
8032
8033
8034
8035
8036
8037
8038
8039
8040
8041
8042
8043
8044
8045
8046
8047
8048
8049
8050
8051
8052
8053
8054
8055
8056
8057
8058
8059
8060
8061
8062
8063
8064
8065
8066
8067
8068
8069
8070
8071
8072
8073
8074
8075
8076
8077
8078
8079
8080
8081
8082
8083
8084
8085
8086
8087
8088
8089
8090
8091
8092
8093
8094
8095
8096
8097
8098
8099
8100
8101
8102
8103
8104
8105
8106
8107
8108
8109
8110
8111
8112
8113
8114
8115
8116
8117
8118
8119
8120
8121
8122
8123
8124
8125
8126
8127
8128
8129
8130
8131
8132
8133
8134
8135
8136
8137
8138
8139
8140
8141
8142
8143
8144
8145
8146
8147
8148
8149
8150
8151
8152
8153
8154
8155
8156
8157
8158
8159
8160
8161
8162
8163
8164
8165
8166
8167
8168
8169
8170
8171
8172
8173
8174
8175
8176
8177
8178
8179
8180
8181
8182
8183
8184
8185
8186
8187
8188
8189
8190
8191
8192
8193
8194
8195
8196
8197
8198
8199
8200
8201
8202
8203
8204
8205
8206
8207
8208
8209
8210
8211
8212
8213
8214
8215
8216
8217
8218
8219
8220
8221
8222
8223
8224
8225
8226
8227
8228
8229
8230
8231
8232
8233
8234
8235
8236
8237
8238
8239
8240
8241
8242
8243
8244
8245
8246
8247
8248
8249
8250
8251
8252
8253
8254
8255
8256
8257
8258
8259
8260
8261
8262
8263
8264
8265
8266
8267
8268
8269
8270
8271
8272
8273
8274
8275
8276
8277
8278
8279
8280
8281
8282
8283
8284
8285
8286
8287
8288
8289
8290
8291
8292
8293
8294
8295
8296
8297
8298
8299
8300
8301
8302
8303
8304
8305
8306
8307
8308
8309
8310
8311
8312
8313
8314
8315
8316
8317
8318
8319
8320
8321
8322
8323
8324
8325
8326
8327
8328
8329
8330
8331
8332
8333
8334
8335
8336
8337
8338
8339
8340
8341
8342
8343
8344
8345
8346
8347
8348
8349
8350
8351
8352
8353
8354
8355
8356
8357
8358
8359
8360
8361
8362
8363
8364
8365
8366
8367
8368
8369
8370
8371
8372
8373
8374
8375
8376
8377
8378
8379
8380
8381
8382
8383
8384
8385
8386
8387
8388
8389
8390
8391
8392
8393
8394
8395
8396
8397
8398
8399
8400
8401
8402
8403
8404
8405
8406
8407
8408
8409
8410
8411
8412
8413
8414
8415
8416
8417
8418
8419
8420
8421
8422
8423
8424
8425
8426
8427
8428
8429
8430
8431
8432
8433
8434
8435
8436
8437
8438
8439
8440
8441
8442
8443
8444
8445
8446
8447
8448
8449
8450
8451
8452
8453
8454
8455
8456
8457
8458
8459
8460
8461
8462
8463
8464
8465
8466
8467
8468
8469
8470
8471
8472
8473
8474
8475
8476
8477
8478
8479
8480
8481
8482
8483
8484
8485
8486
8487
8488
8489
8490
8491
8492
8493
8494
8495
8496
8497
8498
8499
8500
8501
8502
8503
8504
8505
8506
8507
8508
8509
8510
8511
8512
8513
8514
8515
8516
8517
8518
8519
8520
8521
8522
8523
8524
8525
8526
8527
8528
8529
8530
8531
8532
8533
8534
8535
8536
8537
8538
8539
8540
8541
8542
8543
8544
8545
8546
8547
8548
8549
8550
8551
8552
8553
8554
8555
8556
8557
8558
8559
8560
8561
8562
8563
8564
8565
8566
8567
8568
8569
8570
8571
8572
8573
8574
8575
8576
8577
8578
8579
8580
8581
8582
8583
8584
8585
8586
8587
8588
8589
8590
8591
8592
8593
8594
8595
8596
8597
8598
8599
8600
8601
8602
8603
8604
8605
8606
8607
8608
8609
8610
8611
8612
8613
8614
8615
8616
8617
8618
8619
8620
8621
8622
8623
8624
8625
8626
8627
8628
8629
8630
8631
8632
8633
8634
8635
8636
8637
8638
8639
8640
8641
8642
8643
8644
8645
8646
8647
8648
8649
8650
8651
8652
8653
8654
8655
8656
8657
8658
8659
8660
8661
8662
8663
8664
8665
8666
8667
8668
8669
8670
8671
8672
8673
8674
8675
8676
8677
8678
8679
8680
8681
8682
8683
8684
8685
8686
8687
8688
8689
8690
8691
8692
8693
8694
8695
8696
8697
8698
8699
8700
8701
8702
8703
8704
8705
8706
8707
8708
8709
8710
8711
8712
8713
8714
8715
8716
8717
8718
8719
8720
8721
8722
8723
8724
8725
8726
8727
8728
8729
8730
8731
8732
8733
8734
8735
8736
8737
8738
8739
8740
8741
8742
8743
8744
8745
8746
8747
8748
8749
8750
8751
8752
8753
8754
8755
8756
8757
8758
8759
8760
8761
8762
8763
8764
8765
8766
8767
8768
8769
8770
8771
8772
8773
8774
8775
8776
8777
8778
8779
8780
8781
8782
8783
8784
8785
8786
8787
8788
8789
8790
8791
8792
8793
8794
8795
8796
8797
8798
8799
8800
8801
8802
8803
8804
8805
8806
8807
8808
8809
8810
8811
8812
8813
8814
8815
8816
8817
8818
8819
8820
8821
8822
8823
8824
8825
8826
8827
8828
8829
8830
8831
8832
8833
8834
8835
8836
8837
8838
8839
8840
8841
8842
8843
8844
8845
8846
8847
8848
8849
8850
8851
8852
8853
8854
8855
8856
8857
8858
8859
8860
8861
8862
8863
8864
8865
8866
8867
8868
8869
8870
8871
8872
8873
8874
8875
8876
8877
8878
8879
8880
8881
8882
8883
8884
8885
8886
8887
8888
8889
8890
8891
8892
8893
8894
8895
8896
8897
8898
8899
8900
8901
8902
8903
8904
8905
8906
8907
8908
8909
8910
8911
8912
8913
8914
8915
8916
8917
8918
8919
8920
8921
8922
8923
8924
8925
8926
8927
8928
8929
8930
8931
8932
8933
8934
8935
8936
8937
8938
8939
8940
8941
8942
8943
8944
8945
8946
8947
8948
8949
8950
8951
8952
8953
8954
8955
8956
8957
8958
8959
8960
8961
8962
8963
8964
8965
8966
8967
8968
8969
8970
8971
8972
8973
8974
8975
8976
8977
8978
8979
8980
8981
8982
8983
8984
8985
8986
8987
8988
8989
8990
8991
8992
8993
8994
8995
8996
8997
8998
8999
9000
9001
9002
9003
9004
9005
9006
9007
9008
9009
9010
9011
9012
9013
9014
9015
9016
9017
9018
9019
9020
9021
9022
9023
9024
9025
9026
9027
9028
9029
9030
9031
9032
9033
9034
9035
9036
9037
9038
9039
9040
9041
9042
9043
9044
9045
9046
9047
9048
9049
9050
9051
9052
9053
9054
9055
9056
9057
9058
9059
9060
9061
9062
9063
9064
9065
9066
9067
9068
9069
9070
9071
9072
9073
9074
9075
9076
9077
9078
9079
9080
9081
9082
9083
9084
9085
9086
9087
9088
9089
9090
9091
9092
9093
9094
9095
9096
9097
9098
9099
9100
9101
9102
9103
9104
9105
9106
9107
9108
9109
9110
9111
9112
9113
9114
9115
9116
9117
9118
9119
9120
9121
9122
9123
9124
9125
9126
9127
9128
9129
9130
9131
9132
9133
9134
9135
9136
9137
9138
9139
9140
9141
9142
9143
9144
9145
9146
9147
9148
9149
9150
9151
9152
9153
9154
9155
9156
9157
9158
9159
9160
9161
9162
9163
9164
9165
9166
9167
9168
9169
9170
9171
9172
9173
9174
9175
9176
9177
9178
9179
9180
9181
9182
9183
9184
9185
9186
9187
9188
9189
9190
9191
9192
9193
9194
9195
9196
9197
9198
9199
9200
9201
9202
9203
9204
9205
9206
9207
9208
9209
9210
9211
9212
9213
9214
9215
9216
9217
9218
9219
9220
9221
9222
9223
9224
9225
9226
9227
9228
9229
9230
9231
9232
9233
9234
9235
9236
9237
9238
9239
9240
9241
9242
9243
9244
9245
9246
9247
9248
9249
9250
9251
9252
9253
9254
9255
9256
9257
9258
9259
9260
9261
9262
9263
9264
9265
9266
9267
9268
9269
9270
9271
9272
9273
9274
9275
9276
9277
9278
9279
9280
9281
9282
9283
9284
9285
9286
9287
9288
9289
9290
9291
9292
9293
9294
9295
9296
9297
9298
9299
9300
9301
9302
9303
9304
9305
9306
9307
9308
9309
9310
9311
9312
9313
9314
9315
9316
9317
9318
9319
9320
9321
9322
9323
9324
9325
9326
9327
9328
9329
9330
9331
9332
9333
9334
9335
9336
9337
9338
9339
9340
9341
9342
9343
9344
9345
9346
9347
9348
9349
9350
9351
9352
9353
9354
9355
9356
9357
9358
9359
9360
9361
9362
9363
9364
9365
9366
9367
9368
9369
9370
9371
9372
9373
9374
9375
9376
9377
9378
9379
9380
9381
9382
9383
9384
9385
9386
9387
9388
9389
9390
9391
9392
9393
9394
9395
9396
9397
9398
9399
9400
9401
9402
9403
9404
9405
9406
9407
9408
9409
9410
9411
9412
9413
9414
9415
9416
9417
9418
9419
9420
9421
9422
9423
9424
9425
9426
9427
9428
9429
9430
9431
9432
9433
9434
9435
9436
9437
9438
9439
9440
9441
9442
9443
9444
9445
9446
9447
9448
9449
9450
9451
9452
9453
9454
9455
9456
9457
9458
9459
9460
9461
9462
9463
9464
9465
9466
9467
9468
9469
9470
9471
9472
9473
9474
9475
9476
9477
9478
9479
9480
9481
9482
9483
9484
9485
9486
9487
9488
9489
9490
9491
9492
9493
9494
9495
9496
9497
9498
9499
9500
9501
9502
9503
9504
9505
9506
9507
9508
9509
9510
9511
9512
9513
9514
9515
9516
9517
9518
9519
9520
9521
9522
9523
9524
9525
9526
9527
9528
9529
9530
9531
9532
9533
9534
9535
9536
9537
9538
9539
9540
9541
9542
9543
9544
9545
9546
9547
9548
9549
9550
9551
9552
9553
9554
9555
9556
9557
9558
9559
9560
9561
9562
9563
9564
9565
9566
9567
9568
9569
9570
9571
9572
9573
9574
9575
9576
9577
9578
9579
9580
9581
9582
9583
9584
9585
9586
9587
9588
9589
9590
9591
9592
9593
9594
9595
9596
9597
9598
9599
9600
9601
9602
9603
9604
9605
9606
9607
9608
9609
9610
9611
9612
9613
9614
9615
9616
9617
9618
9619
9620
9621
9622
9623
9624
9625
9626
9627
9628
9629
9630
9631
9632
9633
9634
9635
9636
9637
9638
9639
9640
9641
9642
9643
9644
9645
9646
9647
9648
9649
9650
9651
9652
9653
9654
9655
9656
9657
9658
9659
9660
9661
9662
9663
9664
9665
9666
9667
9668
9669
9670
9671
9672
9673
9674
9675
9676
9677
9678
9679
9680
9681
9682
9683
9684
9685
9686
9687
9688
9689
9690
9691
9692
9693
9694
9695
9696
9697
9698
9699
9700
9701
9702
9703
9704
9705
9706
9707
9708
9709
9710
9711
9712
9713
9714
9715
9716
9717
9718
9719
9720
9721
9722
9723
9724
9725
9726
9727
9728
9729
9730
9731
9732
9733
9734
9735
9736
9737
9738
9739
9740
9741
9742
9743
9744
9745
9746
9747
9748
9749
9750
9751
9752
9753
9754
9755
9756
9757
9758
9759
9760
9761
9762
9763
9764
9765
9766
9767
9768
9769
9770
9771
9772
9773
9774
9775
9776
9777
9778
9779
9780
9781
9782
9783
9784
9785
9786
9787
9788
9789
9790
9791
9792
9793
9794
9795
9796
9797
9798
9799
9800
9801
9802
9803
9804
9805
9806
9807
9808
9809
9810
9811
9812
9813
9814
9815
9816
9817
9818
9819
9820
9821
9822
9823
9824
9825
9826
9827
9828
9829
9830
9831
9832
9833
9834
9835
9836
9837
9838
9839
9840
9841
9842
9843
9844
9845
9846
9847
9848
9849
9850
9851
9852
9853
9854
9855
9856
9857
9858
9859
9860
9861
9862
9863
9864
9865
9866
9867
9868
9869
9870
9871
9872
9873
9874
9875
9876
9877
9878
9879
9880
9881
9882
9883
9884
9885
9886
9887
9888
9889
9890
9891
9892
9893
9894
9895
9896
9897
9898
9899
9900
9901
9902
9903
9904
9905
9906
9907
9908
9909
9910
9911
9912
9913
9914
9915
9916
9917
9918
9919
9920
9921
9922
9923
9924
9925
9926
9927
9928
9929
9930
9931
9932
9933
9934
9935
9936
9937
9938
9939
9940
9941
9942
9943
9944
9945
9946
9947
9948
9949
9950
9951
9952
9953
9954
9955
9956
9957
9958
9959
9960
9961
9962
9963
9964
9965
9966
9967
9968
9969
9970
9971
9972
9973
9974
9975
9976
9977
9978
9979
9980
9981
9982
9983
9984
9985
9986
9987
9988
9989
9990
9991
9992
9993
9994
9995
9996
9997
9998
9999
10000
10001
10002
10003
10004
10005
10006
10007
10008
10009
10010
10011
10012
10013
10014
10015
10016
10017
10018
10019
10020
10021
10022
10023
10024
10025
10026
10027
10028
10029
10030
10031
10032
10033
10034
10035
10036
10037
10038
10039
10040
10041
10042
10043
10044
10045
10046
10047
10048
10049
10050
10051
10052
10053
10054
10055
10056
10057
10058
10059
10060
10061
10062
10063
10064
10065
10066
10067
10068
10069
10070
10071
10072
10073
10074
10075
10076
10077
10078
10079
10080
10081
10082
10083
10084
10085
10086
10087
10088
10089
10090
10091
10092
10093
10094
10095
10096
10097
10098
10099
10100
10101
10102
10103
10104
10105
10106
10107
10108
10109
10110
10111
10112
10113
10114
10115
10116
10117
10118
10119
10120
10121
10122
10123
10124
10125
10126
10127
10128
10129
10130
10131
10132
10133
10134
10135
10136
10137
10138
10139
10140
10141
10142
10143
10144
10145
10146
10147
10148
10149
10150
10151
10152
10153
10154
10155
10156
10157
10158
10159
10160
10161
10162
10163
10164
10165
10166
10167
10168
10169
10170
10171
10172
10173
10174
10175
10176
10177
10178
10179
10180
10181
10182
10183
10184
10185
10186
10187
10188
10189
10190
10191
10192
10193
10194
10195
10196
10197
10198
10199
10200
10201
10202
10203
10204
10205
10206
10207
10208
10209
10210
10211
10212
10213
10214
10215
10216
10217
10218
10219
10220
10221
10222
10223
10224
10225
10226
10227
10228
10229
10230
10231
10232
10233
10234
10235
10236
10237
10238
10239
10240
10241
10242
10243
10244
10245
10246
10247
10248
10249
10250
10251
10252
10253
10254
10255
10256
10257
10258
10259
10260
10261
10262
10263
10264
10265
10266
10267
10268
10269
10270
10271
10272
10273
10274
10275
10276
10277
10278
10279
10280
10281
10282
10283
10284
10285
10286
10287
10288
10289
10290
10291
10292
10293
10294
10295
10296
10297
10298
10299
10300
10301
10302
10303
10304
10305
10306
10307
10308
10309
10310
10311
10312
10313
10314
10315
10316
10317
10318
10319
10320
10321
10322
10323
10324
10325
10326
10327
10328
10329
10330
10331
10332
10333
10334
10335
10336
10337
10338
10339
10340
10341
10342
10343
10344
10345
10346
10347
10348
10349
10350
10351
10352
10353
10354
10355
10356
10357
10358
10359
10360
10361
10362
10363
10364
10365
10366
10367
10368
10369
10370
10371
10372
10373
10374
10375
10376
10377
10378
10379
10380
10381
10382
10383
10384
10385
10386
10387
10388
10389
10390
10391
10392
10393
10394
10395
10396
10397
10398
10399
10400
10401
10402
10403
10404
10405
10406
10407
10408
10409
10410
10411
10412
10413
10414
10415
10416
10417
10418
10419
10420
10421
10422
10423
10424
10425
10426
10427
10428
10429
10430
10431
10432
10433
10434
10435
10436
10437
10438
10439
10440
10441
10442
10443
10444
10445
10446
10447
10448
10449
10450
10451
10452
10453
10454
10455
10456
10457
10458
10459
10460
10461
10462
10463
10464
10465
10466
10467
10468
10469
10470
10471
10472
10473
10474
10475
10476
10477
10478
10479
10480
10481
10482
10483
10484
10485
10486
10487
10488
10489
10490
10491
10492
10493
10494
10495
10496
10497
10498
10499
10500
10501
10502
10503
10504
10505
10506
10507
10508
10509
10510
10511
10512
10513
10514
10515
10516
10517
10518
10519
10520
10521
10522
10523
10524
10525
10526
10527
10528
10529
10530
10531
10532
10533
10534
10535
10536
10537
10538
10539
10540
10541
10542
10543
10544
10545
10546
10547
10548
10549
10550
10551
10552
10553
10554
10555
10556
10557
10558
10559
10560
10561
10562
10563
10564
10565
10566
10567
10568
10569
10570
10571
10572
10573
10574
10575
10576
10577
10578
10579
10580
10581
10582
10583
10584
10585
10586
10587
10588
10589
10590
10591
10592
10593
10594
10595
10596
10597
10598
10599
10600
10601
10602
10603
10604
10605
10606
10607
10608
10609
10610
10611
10612
10613
10614
10615
10616
10617
10618
10619
10620
10621
10622
10623
10624
10625
10626
10627
10628
10629
10630
10631
10632
10633
10634
10635
10636
10637
10638
10639
10640
10641
10642
10643
10644
10645
10646
10647
10648
10649
10650
10651
10652
10653
10654
10655
10656
10657
10658
10659
10660
10661
10662
10663
10664
10665
10666
10667
10668
10669
10670
10671
10672
10673
10674
10675
10676
10677
10678
10679
10680
10681
10682
10683
10684
10685
10686
10687
10688
10689
10690
10691
10692
10693
10694
10695
10696
10697
10698
10699
10700
10701
10702
10703
10704
10705
10706
10707
10708
10709
10710
10711
10712
10713
10714
10715
10716
10717
10718
10719
10720
10721
10722
10723
10724
10725
10726
10727
10728
10729
10730
10731
10732
10733
10734
10735
10736
10737
10738
10739
10740
10741
10742
10743
10744
10745
10746
10747
10748
10749
10750
10751
10752
10753
10754
10755
10756
10757
10758
10759
10760
10761
10762
10763
10764
10765
10766
10767
10768
10769
10770
10771
10772
10773
10774
10775
10776
10777
10778
10779
10780
10781
10782
10783
10784
10785
10786
10787
10788
10789
10790
10791
10792
10793
10794
10795
10796
10797
10798
10799
10800
10801
10802
10803
10804
10805
10806
10807
10808
10809
10810
10811
10812
10813
10814
10815
10816
10817
10818
10819
10820
10821
10822
10823
10824
10825
10826
10827
10828
10829
10830
10831
10832
10833
10834
10835
10836
10837
10838
10839
10840
10841
10842
10843
10844
10845
10846
10847
10848
10849
10850
10851
10852
10853
10854
10855
10856
10857
10858
10859
10860
10861
10862
10863
10864
10865
10866
10867
10868
10869
10870
10871
10872
10873
10874
10875
10876
10877
10878
10879
10880
10881
10882
10883
10884
10885
10886
10887
10888
10889
10890
10891
10892
10893
10894
10895
10896
10897
10898
10899
10900
10901
10902
10903
10904
10905
10906
10907
10908
10909
10910
10911
10912
10913
10914
10915
10916
10917
10918
10919
10920
10921
10922
10923
10924
10925
10926
10927
10928
10929
10930
10931
10932
10933
10934
10935
10936
10937
10938
10939
10940
10941
10942
10943
10944
10945
10946
10947
10948
10949
10950
10951
10952
10953
10954
10955
10956
10957
10958
10959
10960
10961
10962
10963
10964
10965
10966
10967
10968
10969
10970
10971
10972
10973
10974
10975
10976
10977
10978
10979
10980
10981
10982
10983
10984
10985
10986
10987
10988
10989
10990
10991
10992
10993
10994
10995
10996
10997
10998
10999
11000
11001
11002
11003
11004
11005
11006
11007
11008
11009
11010
11011
11012
11013
11014
11015
11016
11017
11018
11019
11020
11021
11022
11023
11024
11025
11026
11027
11028
11029
11030
11031
11032
11033
11034
11035
11036
11037
11038
11039
11040
11041
11042
11043
11044
11045
11046
11047
11048
11049
11050
11051
11052
11053
11054
11055
11056
11057
11058
11059
11060
11061
11062
11063
11064
11065
11066
11067
11068
11069
11070
11071
11072
11073
11074
11075
11076
11077
11078
11079
11080
11081
11082
11083
11084
11085
11086
11087
11088
11089
11090
11091
11092
11093
11094
11095
11096
11097
11098
11099
11100
11101
11102
11103
11104
11105
11106
11107
11108
11109
11110
11111
11112
11113
11114
11115
11116
11117
11118
11119
11120
11121
11122
11123
11124
11125
11126
11127
11128
11129
11130
11131
11132
11133
11134
11135
11136
11137
11138
11139
11140
11141
11142
11143
11144
11145
11146
11147
11148
11149
11150
11151
11152
11153
11154
11155
11156
11157
11158
11159
11160
11161
11162
11163
11164
11165
11166
11167
11168
11169
11170
11171
11172
11173
11174
11175
11176
11177
11178
11179
11180
11181
11182
11183
11184
11185
11186
11187
11188
11189
11190
11191
11192
11193
11194
11195
11196
11197
11198
11199
11200
11201
11202
11203
11204
11205
11206
11207
11208
11209
11210
11211
11212
11213
11214
11215
11216
11217
11218
11219
11220
11221
11222
11223
11224
11225
11226
11227
11228
11229
11230
11231
11232
11233
11234
11235
11236
11237
11238
11239
11240
11241
11242
11243
11244
11245
11246
11247
11248
11249
11250
11251
11252
11253
11254
11255
11256
11257
11258
11259
11260
11261
11262
11263
11264
11265
11266
11267
11268
11269
11270
11271
11272
11273
11274
11275
11276
11277
11278
11279
11280
11281
11282
11283
11284
11285
11286
11287
11288
11289
11290
11291
11292
11293
11294
11295
11296
11297
11298
11299
11300
11301
11302
11303
11304
11305
11306
11307
11308
11309
11310
11311
11312
11313
11314
11315
11316
11317
11318
11319
11320
11321
11322
11323
11324
11325
11326
11327
11328
11329
11330
11331
11332
11333
11334
11335
11336
11337
11338
11339
11340
11341
11342
11343
11344
11345
11346
11347
11348
11349
11350
11351
11352
11353
11354
11355
11356
11357
11358
11359
11360
11361
11362
11363
11364
11365
11366
11367
11368
11369
11370
11371
11372
11373
11374
11375
11376
11377
11378
11379
11380
11381
11382
11383
11384
11385
11386
11387
11388
11389
11390
11391
11392
11393
11394
11395
11396
11397
11398
11399
11400
11401
11402
11403
11404
11405
11406
11407
11408
11409
11410
11411
11412
11413
11414
11415
11416
11417
11418
11419
11420
11421
11422
11423
11424
11425
11426
11427
11428
11429
11430
11431
11432
11433
11434
11435
11436
11437
11438
11439
11440
11441
11442
11443
11444
11445
11446
11447
11448
11449
11450
11451
11452
11453
11454
11455
11456
11457
11458
11459
11460
11461
11462
11463
11464
11465
11466
11467
11468
11469
11470
11471
11472
11473
11474
11475
11476
11477
11478
11479
11480
11481
11482
11483
11484
11485
11486
11487
11488
11489
11490
11491
11492
11493
11494
11495
11496
11497
11498
11499
11500
11501
11502
11503
11504
11505
11506
11507
11508
11509
11510
11511
11512
11513
11514
11515
11516
11517
11518
11519
11520
11521
11522
11523
11524
11525
11526
11527
11528
11529
11530
11531
11532
11533
11534
11535
11536
11537
11538
11539
11540
11541
11542
11543
11544
11545
11546
11547
11548
11549
11550
11551
11552
11553
11554
11555
11556
11557
11558
11559
11560
11561
11562
11563
11564
11565
11566
11567
11568
11569
11570
11571
11572
11573
11574
11575
11576
11577
11578
11579
11580
11581
11582
11583
11584
11585
11586
11587
11588
11589
11590
11591
11592
11593
11594
11595
11596
11597
11598
11599
11600
11601
11602
11603
11604
11605
11606
11607
11608
11609
11610
11611
11612
11613
11614
11615
11616
11617
11618
11619
11620
11621
11622
11623
11624
11625
11626
11627
11628
11629
11630
11631
11632
11633
11634
11635
11636
11637
11638
11639
11640
11641
11642
11643
11644
11645
11646
11647
11648
11649
11650
11651
11652
11653
11654
11655
11656
11657
11658
11659
11660
11661
11662
11663
11664
11665
11666
11667
11668
11669
11670
11671
11672
11673
11674
11675
11676
11677
11678
11679
11680
11681
11682
11683
11684
11685
11686
11687
11688
11689
11690
11691
11692
11693
11694
11695
11696
11697
11698
11699
11700
11701
11702
11703
11704
11705
11706
11707
11708
11709
11710
11711
11712
11713
11714
11715
11716
11717
11718
11719
11720
11721
11722
11723
11724
11725
11726
11727
11728
11729
11730
11731
11732
11733
11734
11735
11736
11737
11738
11739
11740
11741
11742
11743
11744
11745
11746
11747
11748
11749
11750
11751
11752
11753
11754
11755
11756
11757
11758
11759
11760
11761
11762
11763
11764
11765
11766
11767
11768
11769
11770
11771
11772
11773
11774
11775
11776
11777
11778
11779
11780
11781
11782
11783
11784
11785
11786
11787
11788
11789
11790
11791
11792
11793
11794
11795
11796
11797
11798
11799
11800
11801
11802
11803
11804
11805
11806
11807
11808
11809
11810
11811
11812
11813
11814
11815
11816
11817
11818
11819
11820
11821
11822
11823
11824
11825
11826
11827
11828
11829
11830
11831
11832
11833
11834
11835
11836
11837
11838
11839
11840
11841
11842
11843
11844
11845
11846
11847
11848
11849
11850
11851
11852
11853
11854
11855
11856
11857
11858
11859
11860
11861
11862
11863
11864
11865
11866
11867
11868
11869
11870
11871
11872
11873
11874
11875
11876
11877
11878
11879
11880
11881
11882
11883
11884
11885
11886
11887
11888
11889
11890
11891
11892
11893
11894
11895
11896
11897
11898
11899
11900
11901
11902
11903
11904
11905
11906
11907
11908
11909
11910
11911
11912
11913
11914
11915
11916
11917
11918
11919
11920
11921
11922
11923
11924
11925
11926
11927
11928
11929
11930
11931
11932
11933
11934
11935
11936
11937
11938
11939
11940
11941
11942
11943
11944
11945
11946
11947
11948
11949
11950
11951
11952
11953
11954
11955
11956
11957
11958
11959
11960
11961
11962
11963
11964
11965
11966
11967
11968
11969
11970
11971
11972
11973
11974
11975
11976
11977
11978
11979
11980
11981
11982
11983
11984
11985
11986
11987
11988
11989
11990
11991
11992
11993
11994
11995
11996
11997
11998
11999
12000
12001
12002
12003
12004
12005
12006
12007
12008
12009
12010
12011
12012
12013
12014
12015
12016
12017
12018
12019
12020
12021
12022
12023
12024
12025
12026
12027
12028
12029
12030
12031
12032
12033
12034
12035
12036
12037
12038
12039
12040
12041
12042
12043
12044
12045
12046
12047
12048
12049
12050
12051
12052
12053
12054
12055
12056
12057
12058
12059
12060
12061
12062
12063
12064
12065
12066
12067
12068
12069
12070
12071
12072
12073
12074
12075
12076
12077
12078
12079
12080
12081
12082
12083
12084
12085
12086
12087
12088
12089
12090
12091
12092
12093
12094
12095
12096
12097
12098
12099
12100
12101
12102
12103
12104
12105
12106
12107
12108
12109
12110
12111
12112
12113
12114
12115
12116
12117
12118
12119
12120
12121
12122
12123
12124
12125
12126
12127
12128
12129
12130
12131
12132
12133
12134
12135
12136
12137
12138
12139
12140
12141
12142
12143
12144
12145
12146
12147
12148
12149
12150
12151
12152
12153
12154
12155
12156
12157
12158
12159
12160
12161
12162
12163
12164
12165
12166
12167
12168
12169
12170
12171
12172
12173
12174
12175
12176
12177
12178
12179
12180
12181
12182
12183
12184
12185
12186
12187
12188
12189
12190
12191
12192
12193
12194
12195
12196
12197
12198
12199
12200
12201
12202
12203
12204
12205
12206
12207
12208
12209
12210
12211
12212
12213
12214
12215
12216
12217
12218
12219
12220
12221
12222
12223
12224
12225
12226
12227
12228
12229
12230
12231
12232
12233
12234
12235
12236
12237
12238
12239
12240
12241
12242
12243
12244
12245
12246
12247
12248
12249
12250
12251
12252
12253
12254
12255
12256
12257
12258
12259
12260
12261
12262
12263
12264
12265
12266
12267
12268
12269
12270
12271
12272
12273
12274
12275
12276
12277
12278
12279
12280
12281
12282
12283
12284
12285
12286
12287
12288
12289
12290
12291
12292
12293
12294
12295
12296
12297
12298
12299
12300
12301
12302
12303
12304
12305
12306
12307
12308
12309
12310
12311
12312
12313
12314
12315
12316
12317
12318
12319
12320
12321
12322
12323
12324
12325
12326
12327
12328
12329
12330
12331
12332
12333
12334
12335
12336
12337
12338
12339
12340
12341
12342
12343
12344
12345
12346
12347
12348
12349
12350
12351
12352
12353
12354
12355
12356
12357
12358
12359
12360
12361
12362
12363
12364
12365
12366
12367
12368
12369
12370
12371
12372
12373
12374
12375
12376
12377
12378
12379
12380
12381
12382
12383
12384
12385
12386
12387
12388
12389
12390
12391
12392
12393
12394
12395
12396
12397
12398
12399
12400
12401
12402
12403
12404
12405
12406
12407
12408
12409
12410
12411
12412
12413
12414
12415
12416
12417
12418
12419
12420
12421
12422
12423
12424
12425
12426
12427
12428
12429
12430
12431
12432
12433
12434
12435
12436
12437
12438
12439
12440
12441
12442
12443
12444
12445
12446
12447
12448
12449
12450
12451
12452
12453
12454
12455
12456
12457
12458
12459
12460
12461
12462
12463
12464
12465
12466
12467
12468
12469
12470
12471
12472
12473
12474
12475
12476
12477
12478
12479
12480
12481
12482
12483
12484
12485
12486
12487
12488
12489
12490
12491
12492
12493
12494
12495
12496
12497
12498
12499
12500
12501
12502
12503
12504
12505
12506
12507
12508
12509
12510
12511
12512
12513
12514
12515
12516
12517
12518
12519
12520
12521
12522
12523
12524
12525
12526
12527
12528
12529
12530
12531
12532
12533
12534
12535
12536
12537
12538
12539
12540
12541
12542
12543
12544
12545
12546
12547
12548
12549
12550
12551
12552
12553
12554
12555
12556
12557
12558
12559
12560
12561
12562
12563
12564
12565
12566
12567
12568
12569
12570
12571
12572
12573
12574
12575
12576
12577
12578
12579
12580
12581
12582
12583
12584
12585
12586
12587
12588
12589
12590
12591
12592
12593
12594
12595
12596
12597
12598
12599
12600
12601
12602
12603
12604
12605
12606
12607
12608
12609
12610
12611
12612
12613
12614
12615
12616
12617
12618
12619
12620
12621
12622
12623
12624
12625
12626
12627
12628
12629
12630
12631
12632
12633
12634
12635
12636
12637
12638
12639
12640
12641
12642
12643
12644
12645
12646
12647
12648
12649
12650
12651
12652
12653
12654
12655
12656
12657
12658
12659
12660
12661
12662
12663
12664
12665
12666
12667
12668
12669
12670
12671
12672
12673
12674
12675
12676
12677
12678
12679
12680
12681
12682
12683
12684
12685
12686
12687
12688
12689
12690
12691
12692
12693
12694
12695
12696
12697
12698
12699
12700
12701
12702
12703
12704
12705
12706
12707
12708
12709
12710
12711
12712
12713
12714
12715
12716
12717
12718
12719
12720
12721
12722
12723
12724
12725
12726
12727
12728
12729
12730
12731
12732
12733
12734
12735
12736
12737
12738
12739
12740
12741
12742
12743
12744
12745
12746
12747
12748
12749
12750
12751
12752
12753
12754
12755
12756
12757
12758
12759
12760
12761
12762
12763
12764
12765
12766
12767
12768
12769
12770
12771
12772
12773
12774
12775
12776
12777
12778
12779
12780
12781
12782
12783
12784
12785
12786
12787
12788
12789
12790
12791
12792
12793
12794
12795
12796
12797
12798
12799
12800
12801
12802
12803
12804
12805
12806
12807
12808
12809
12810
12811
12812
12813
12814
12815
12816
12817
12818
12819
12820
12821
12822
12823
12824
12825
12826
12827
12828
12829
12830
12831
12832
12833
12834
12835
12836
12837
12838
12839
12840
12841
12842
12843
12844
12845
12846
12847
12848
12849
12850
12851
12852
12853
12854
12855
12856
12857
12858
12859
12860
12861
12862
12863
12864
12865
12866
12867
12868
12869
12870
12871
12872
12873
12874
12875
12876
12877
12878
12879
12880
12881
12882
12883
12884
12885
12886
12887
12888
12889
12890
12891
12892
12893
12894
12895
12896
12897
12898
12899
12900
12901
12902
12903
12904
12905
12906
12907
12908
12909
12910
12911
12912
12913
12914
12915
12916
12917
12918
12919
12920
12921
12922
12923
12924
12925
12926
12927
12928
12929
12930
12931
12932
12933
12934
12935
12936
12937
12938
12939
12940
12941
12942
12943
12944
12945
12946
12947
12948
12949
12950
12951
12952
12953
12954
12955
12956
12957
12958
12959
12960
12961
12962
12963
12964
12965
12966
12967
12968
12969
12970
12971
12972
12973
12974
12975
12976
12977
12978
12979
12980
12981
12982
12983
12984
12985
12986
12987
12988
12989
12990
12991
12992
12993
12994
12995
12996
12997
12998
12999
13000
13001
13002
13003
13004
13005
13006
13007
13008
13009
13010
13011
13012
13013
13014
13015
13016
13017
13018
13019
13020
13021
13022
13023
13024
13025
13026
13027
13028
13029
13030
13031
13032
13033
13034
13035
13036
13037
13038
13039
13040
13041
13042
13043
13044
13045
13046
13047
13048
13049
13050
13051
13052
13053
13054
13055
13056
13057
13058
13059
13060
13061
13062
13063
13064
13065
13066
13067
13068
13069
13070
13071
13072
13073
13074
13075
13076
13077
13078
13079
13080
13081
13082
13083
13084
13085
13086
13087
13088
13089
13090
13091
13092
13093
13094
13095
13096
13097
13098
13099
13100
13101
13102
13103
13104
13105
13106
13107
13108
13109
13110
13111
13112
13113
13114
13115
13116
13117
13118
13119
13120
13121
13122
13123
13124
13125
13126
13127
13128
13129
13130
13131
13132
13133
13134
13135
13136
13137
13138
13139
13140
13141
13142
13143
13144
13145
13146
13147
13148
13149
13150
13151
13152
13153
13154
13155
13156
13157
13158
13159
13160
13161
13162
13163
13164
13165
13166
13167
13168
13169
13170
13171
13172
13173
13174
13175
13176
13177
13178
13179
13180
13181
13182
13183
13184
13185
13186
13187
13188
13189
13190
13191
13192
13193
13194
13195
13196
13197
13198
13199
13200
13201
13202
13203
13204
13205
13206
13207
13208
13209
13210
13211
13212
13213
13214
13215
13216
13217
13218
13219
13220
13221
13222
13223
13224
13225
13226
13227
13228
13229
13230
13231
13232
13233
13234
13235
13236
13237
13238
13239
13240
13241
13242
13243
13244
13245
13246
13247
13248
13249
13250
13251
13252
13253
13254
13255
13256
13257
13258
13259
13260
13261
13262
13263
13264
13265
13266
13267
13268
13269
13270
13271
13272
13273
13274
13275
13276
13277
13278
13279
13280
13281
13282
13283
13284
13285
13286
13287
13288
13289
13290
13291
13292
13293
13294
13295
13296
13297
13298
13299
13300
13301
13302
13303
13304
13305
13306
13307
13308
13309
13310
13311
13312
13313
13314
13315
13316
13317
13318
13319
13320
13321
13322
13323
13324
13325
13326
13327
13328
13329
13330
13331
13332
13333
13334
13335
13336
13337
13338
13339
13340
13341
13342
13343
13344
13345
13346
13347
13348
13349
13350
13351
13352
13353
13354
13355
13356
13357
13358
13359
13360
13361
13362
13363
13364
13365
13366
13367
13368
13369
13370
13371
13372
13373
13374
13375
13376
13377
13378
13379
13380
13381
13382
13383
13384
13385
13386
13387
13388
13389
13390
13391
13392
13393
13394
13395
13396
13397
13398
13399
13400
13401
13402
13403
13404
13405
13406
13407
13408
13409
13410
13411
13412
13413
13414
13415
13416
13417
13418
13419
13420
13421
13422
13423
13424
13425
13426
13427
13428
13429
13430
13431
13432
13433
13434
13435
13436
13437
13438
13439
13440
13441
13442
13443
13444
13445
13446
13447
13448
13449
13450
13451
13452
13453
13454
13455
13456
13457
13458
13459
13460
13461
13462
13463
13464
13465
13466
13467
13468
13469
13470
13471
13472
13473
13474
13475
13476
13477
13478
13479
13480
13481
13482
13483
13484
13485
13486
13487
13488
13489
13490
13491
13492
13493
13494
13495
13496
13497
13498
13499
13500
13501
13502
13503
13504
13505
13506
13507
13508
13509
13510
13511
13512
13513
13514
13515
13516
13517
13518
13519
13520
13521
13522
13523
13524
13525
13526
13527
13528
13529
13530
13531
13532
13533
13534
13535
13536
13537
13538
13539
13540
13541
13542
13543
13544
13545
13546
13547
13548
13549
13550
13551
13552
13553
13554
13555
13556
13557
13558
13559
13560
13561
13562
13563
13564
13565
13566
13567
13568
13569
13570
13571
13572
13573
13574
13575
13576
13577
13578
13579
13580
13581
13582
13583
13584
13585
13586
13587
13588
13589
13590
13591
13592
13593
13594
13595
13596
13597
13598
13599
13600
13601
13602
13603
13604
13605
13606
13607
13608
13609
13610
13611
13612
13613
13614
13615
13616
13617
13618
13619
13620
13621
13622
13623
13624
13625
13626
13627
13628
13629
13630
13631
13632
13633
13634
13635
13636
13637
13638
13639
13640
13641
13642
13643
13644
13645
13646
13647
13648
13649
13650
13651
13652
13653
13654
13655
13656
13657
13658
13659
13660
13661
13662
13663
13664
13665
13666
13667
13668
13669
13670
13671
13672
13673
13674
13675
13676
13677
13678
13679
13680
13681
13682
13683
13684
13685
13686
13687
13688
13689
13690
13691
13692
13693
13694
13695
13696
13697
13698
13699
13700
13701
13702
13703
13704
13705
13706
13707
13708
13709
13710
13711
13712
13713
13714
13715
13716
13717
13718
13719
13720
13721
13722
13723
13724
13725
13726
13727
13728
13729
13730
13731
13732
13733
13734
13735
13736
13737
13738
13739
13740
13741
13742
13743
13744
13745
13746
13747
13748
13749
13750
13751
13752
13753
13754
13755
13756
13757
13758
13759
13760
13761
13762
13763
13764
13765
13766
13767
13768
13769
13770
13771
13772
13773
13774
13775
13776
13777
13778
13779
13780
13781
13782
13783
13784
13785
13786
13787
13788
13789
13790
13791
13792
13793
13794
13795
13796
13797
13798
13799
13800
13801
13802
13803
13804
13805
13806
13807
13808
13809
13810
13811
13812
13813
13814
13815
13816
13817
13818
13819
13820
13821
13822
13823
13824
13825
13826
13827
13828
13829
13830
13831
13832
13833
13834
13835
13836
13837
13838
13839
13840
13841
13842
13843
13844
13845
13846
13847
13848
13849
13850
13851
13852
13853
13854
13855
13856
13857
13858
13859
13860
13861
13862
13863
13864
13865
13866
13867
13868
13869
13870
13871
13872
13873
13874
13875
13876
13877
13878
13879
13880
13881
13882
13883
13884
13885
13886
13887
13888
13889
13890
13891
13892
13893
13894
13895
13896
13897
13898
13899
13900
13901
13902
13903
13904
13905
13906
13907
13908
13909
13910
13911
13912
13913
13914
13915
13916
13917
13918
13919
13920
13921
13922
13923
13924
13925
13926
13927
13928
13929
13930
13931
13932
13933
13934
13935
13936
13937
13938
13939
13940
13941
13942
13943
13944
13945
13946
13947
13948
13949
13950
13951
13952
13953
13954
13955
13956
13957
13958
13959
13960
13961
13962
13963
13964
13965
13966
13967
13968
13969
13970
13971
13972
13973
13974
13975
13976
13977
13978
13979
13980
13981
13982
13983
13984
13985
13986
13987
13988
13989
13990
13991
13992
13993
13994
13995
13996
13997
13998
13999
14000
14001
14002
14003
14004
14005
14006
14007
14008
14009
14010
14011
14012
14013
14014
14015
14016
14017
14018
14019
14020
14021
14022
14023
14024
14025
14026
14027
14028
14029
14030
14031
14032
14033
14034
14035
14036
14037
14038
14039
14040
14041
14042
14043
14044
14045
14046
14047
14048
14049
14050
14051
14052
14053
14054
14055
14056
14057
14058
14059
14060
14061
14062
14063
14064
14065
14066
14067
14068
14069
14070
14071
14072
14073
14074
14075
14076
14077
14078
14079
14080
14081
14082
14083
14084
14085
14086
14087
14088
14089
14090
14091
14092
14093
14094
14095
14096
14097
14098
14099
14100
14101
14102
14103
14104
14105
14106
14107
14108
14109
14110
14111
14112
14113
14114
14115
14116
14117
14118
14119
14120
14121
14122
14123
14124
14125
14126
14127
14128
14129
14130
14131
14132
14133
14134
14135
14136
14137
14138
14139
14140
14141
14142
14143
14144
14145
14146
14147
14148
14149
14150
14151
14152
14153
14154
14155
14156
14157
14158
14159
14160
14161
14162
14163
14164
14165
14166
14167
14168
14169
14170
14171
14172
14173
14174
14175
14176
14177
14178
14179
14180
14181
14182
14183
14184
14185
14186
14187
14188
14189
14190
14191
14192
14193
14194
14195
14196
14197
14198
14199
14200
14201
14202
14203
14204
14205
14206
14207
14208
14209
14210
14211
14212
14213
14214
14215
14216
14217
14218
14219
14220
14221
14222
14223
14224
14225
14226
14227
14228
14229
14230
14231
14232
14233
14234
14235
14236
14237
14238
14239
14240
14241
14242
14243
14244
14245
14246
14247
14248
14249
14250
14251
14252
14253
14254
14255
14256
14257
14258
14259
14260
14261
14262
14263
14264
14265
14266
14267
14268
14269
14270
14271
14272
14273
14274
14275
14276
14277
14278
14279
14280
14281
14282
14283
14284
14285
14286
14287
14288
14289
14290
14291
14292
14293
14294
14295
14296
14297
14298
14299
14300
14301
14302
14303
14304
14305
14306
14307
14308
14309
14310
14311
14312
14313
14314
14315
14316
14317
14318
14319
14320
14321
14322
14323
14324
14325
14326
14327
14328
14329
14330
14331
14332
14333
14334
14335
14336
14337
14338
14339
14340
14341
14342
14343
14344
14345
14346
14347
14348
14349
14350
14351
14352
14353
14354
14355
14356
14357
14358
14359
14360
14361
14362
14363
14364
14365
14366
14367
14368
14369
14370
14371
14372
14373
14374
14375
14376
14377
14378
14379
14380
14381
14382
14383
14384
14385
14386
14387
14388
14389
14390
14391
14392
14393
14394
14395
14396
14397
14398
14399
14400
14401
14402
14403
14404
14405
14406
14407
14408
14409
14410
14411
14412
14413
14414
14415
14416
14417
14418
14419
14420
14421
14422
14423
14424
14425
14426
14427
14428
14429
14430
14431
14432
14433
14434
14435
14436
14437
14438
14439
14440
14441
14442
14443
14444
14445
14446
14447
14448
14449
14450
14451
14452
14453
14454
14455
14456
14457
14458
14459
14460
14461
14462
14463
14464
14465
14466
14467
14468
14469
14470
14471
14472
14473
14474
14475
14476
14477
14478
14479
14480
14481
14482
14483
14484
14485
14486
14487
14488
14489
14490
14491
14492
14493
14494
14495
14496
14497
14498
14499
14500
14501
14502
14503
14504
14505
14506
14507
14508
14509
14510
14511
14512
14513
14514
14515
14516
14517
14518
14519
14520
14521
14522
14523
14524
14525
14526
14527
14528
14529
14530
14531
14532
14533
14534
14535
14536
14537
14538
14539
14540
14541
14542
14543
14544
14545
14546
14547
14548
14549
14550
14551
14552
14553
14554
14555
14556
14557
14558
14559
14560
14561
14562
14563
14564
14565
14566
14567
14568
14569
14570
14571
14572
14573
14574
14575
14576
14577
14578
14579
14580
14581
14582
14583
14584
14585
14586
14587
14588
14589
14590
14591
14592
14593
14594
14595
14596
14597
14598
14599
14600
14601
14602
14603
14604
14605
14606
14607
14608
14609
14610
14611
14612
14613
14614
14615
14616
14617
14618
14619
14620
14621
14622
14623
14624
14625
14626
14627
14628
14629
14630
14631
14632
14633
14634
14635
14636
14637
14638
14639
14640
14641
14642
14643
14644
14645
14646
14647
14648
14649
14650
14651
14652
14653
14654
14655
14656
14657
14658
14659
14660
14661
14662
14663
14664
14665
14666
14667
14668
14669
14670
14671
14672
14673
14674
14675
14676
14677
14678
14679
14680
14681
14682
14683
14684
14685
14686
14687
14688
14689
14690
14691
14692
14693
14694
14695
14696
14697
14698
14699
14700
14701
14702
14703
14704
14705
14706
14707
14708
14709
14710
14711
14712
14713
14714
14715
14716
14717
14718
14719
14720
14721
14722
14723
14724
14725
14726
14727
14728
14729
14730
14731
14732
14733
14734
14735
14736
14737
14738
14739
14740
14741
14742
14743
14744
14745
14746
14747
14748
14749
14750
14751
14752
14753
14754
14755
14756
14757
14758
14759
14760
14761
14762
14763
14764
14765
14766
14767
14768
14769
14770
14771
14772
14773
14774
14775
14776
14777
14778
14779
14780
14781
14782
14783
14784
14785
14786
14787
14788
14789
14790
14791
14792
14793
14794
14795
14796
14797
14798
14799
14800
14801
14802
14803
14804
14805
14806
14807
14808
14809
14810
14811
14812
14813
14814
14815
14816
14817
14818
14819
14820
14821
14822
14823
14824
14825
14826
14827
14828
14829
14830
14831
14832
14833
14834
14835
14836
14837
14838
14839
14840
14841
14842
14843
14844
14845
14846
14847
14848
14849
14850
14851
14852
14853
14854
14855
14856
14857
14858
14859
14860
14861
14862
14863
14864
14865
14866
14867
14868
14869
14870
14871
14872
14873
14874
14875
14876
14877
14878
14879
14880
14881
14882
14883
14884
14885
14886
14887
14888
14889
14890
14891
14892
14893
14894
14895
14896
14897
14898
14899
14900
14901
14902
14903
14904
14905
14906
14907
14908
14909
14910
14911
14912
14913
14914
14915
14916
14917
14918
14919
14920
14921
14922
14923
14924
14925
14926
14927
14928
14929
14930
14931
14932
14933
14934
14935
14936
14937
14938
14939
14940
14941
14942
14943
14944
14945
14946
14947
14948
14949
14950
14951
14952
14953
14954
14955
14956
14957
14958
14959
14960
14961
14962
14963
14964
14965
14966
14967
14968
14969
14970
14971
14972
14973
14974
14975
14976
14977
14978
14979
14980
14981
14982
14983
14984
14985
14986
14987
14988
14989
14990
14991
14992
14993
14994
14995
14996
14997
14998
14999
15000
15001
15002
15003
15004
15005
15006
15007
15008
15009
15010
15011
15012
15013
15014
15015
15016
15017
15018
15019
15020
15021
15022
15023
15024
15025
15026
15027
15028
15029
15030
15031
15032
15033
15034
15035
15036
15037
15038
15039
15040
15041
15042
15043
15044
15045
15046
15047
15048
15049
15050
15051
15052
15053
15054
15055
15056
15057
15058
15059
15060
15061
15062
15063
15064
15065
15066
15067
15068
15069
15070
15071
15072
15073
15074
15075
15076
15077
15078
15079
15080
15081
15082
15083
15084
15085
15086
15087
15088
15089
15090
15091
15092
15093
15094
15095
15096
15097
15098
15099
15100
15101
15102
15103
15104
15105
15106
15107
15108
15109
15110
15111
15112
15113
15114
15115
15116
15117
15118
15119
15120
15121
15122
15123
15124
15125
15126
15127
15128
15129
15130
15131
15132
15133
15134
15135
15136
15137
15138
15139
15140
15141
15142
15143
15144
15145
15146
15147
15148
15149
15150
15151
15152
15153
15154
15155
15156
15157
15158
15159
15160
15161
15162
15163
15164
15165
15166
15167
15168
15169
15170
15171
15172
15173
15174
15175
15176
15177
15178
15179
15180
15181
15182
15183
15184
15185
15186
15187
15188
15189
15190
15191
15192
15193
15194
15195
15196
15197
15198
15199
15200
15201
15202
15203
15204
15205
15206
15207
15208
15209
15210
15211
15212
15213
15214
15215
15216
15217
15218
15219
15220
15221
15222
15223
15224
15225
15226
15227
15228
15229
15230
15231
15232
15233
15234
15235
15236
15237
15238
15239
15240
15241
15242
15243
15244
15245
15246
15247
15248
15249
15250
15251
15252
15253
15254
15255
15256
15257
15258
15259
15260
15261
15262
15263
15264
15265
15266
15267
15268
15269
15270
15271
15272
15273
15274
15275
15276
15277
15278
15279
15280
15281
15282
15283
15284
15285
15286
15287
15288
15289
15290
15291
15292
15293
15294
15295
15296
15297
15298
15299
15300
15301
15302
15303
15304
15305
15306
15307
15308
15309
15310
15311
15312
15313
15314
15315
15316
15317
15318
15319
15320
15321
15322
15323
15324
15325
15326
15327
15328
15329
15330
15331
15332
15333
15334
15335
15336
15337
15338
15339
15340
15341
15342
15343
15344
15345
15346
15347
15348
15349
15350
15351
15352
15353
15354
15355
15356
15357
15358
15359
15360
15361
15362
15363
15364
15365
15366
15367
15368
15369
15370
15371
15372
15373
15374
15375
15376
15377
15378
15379
15380
15381
15382
15383
15384
15385
15386
15387
15388
15389
15390
15391
15392
15393
15394
15395
15396
15397
15398
15399
15400
15401
15402
15403
15404
15405
15406
15407
15408
15409
15410
15411
15412
15413
15414
15415
15416
15417
15418
15419
15420
15421
15422
15423
15424
15425
15426
15427
15428
15429
15430
15431
15432
15433
15434
15435
15436
15437
15438
15439
15440
15441
15442
15443
15444
15445
15446
15447
15448
15449
15450
15451
15452
15453
15454
15455
15456
15457
15458
15459
15460
15461
15462
15463
15464
15465
15466
15467
15468
15469
15470
15471
15472
15473
15474
15475
15476
15477
15478
15479
15480
15481
15482
15483
15484
15485
15486
15487
15488
15489
15490
15491
15492
15493
15494
15495
15496
15497
15498
15499
15500
15501
15502
15503
15504
15505
15506
15507
15508
15509
15510
15511
15512
15513
15514
15515
15516
15517
15518
15519
15520
15521
15522
15523
15524
15525
15526
15527
15528
15529
15530
15531
15532
15533
15534
15535
15536
15537
15538
15539
15540
15541
15542
15543
15544
15545
15546
15547
15548
15549
15550
15551
15552
15553
15554
15555
15556
15557
15558
15559
15560
15561
15562
15563
15564
15565
15566
15567
15568
15569
15570
15571
15572
15573
15574
15575
15576
15577
15578
15579
15580
15581
15582
15583
15584
15585
15586
15587
15588
15589
15590
15591
15592
15593
15594
15595
15596
15597
15598
15599
15600
15601
15602
15603
15604
15605
15606
15607
15608
15609
15610
15611
15612
15613
15614
15615
15616
15617
15618
15619
15620
15621
15622
15623
15624
15625
15626
15627
15628
15629
15630
15631
15632
15633
15634
15635
15636
15637
15638
15639
15640
15641
15642
15643
15644
15645
15646
15647
15648
15649
15650
15651
15652
15653
15654
15655
15656
15657
15658
15659
15660
15661
15662
15663
15664
15665
15666
15667
15668
15669
15670
15671
15672
15673
15674
15675
15676
15677
15678
15679
15680
15681
15682
15683
15684
15685
15686
15687
15688
15689
15690
15691
15692
15693
15694
15695
15696
15697
15698
15699
15700
15701
15702
15703
15704
15705
15706
15707
15708
15709
15710
15711
15712
15713
15714
15715
15716
15717
15718
15719
15720
15721
15722
15723
15724
15725
15726
15727
15728
15729
15730
15731
15732
15733
15734
15735
15736
15737
15738
15739
15740
15741
15742
15743
15744
15745
15746
15747
15748
15749
15750
15751
15752
15753
15754
15755
15756
15757
15758
15759
15760
15761
15762
15763
15764
15765
15766
15767
15768
15769
15770
15771
15772
15773
15774
15775
15776
15777
15778
15779
15780
15781
15782
15783
15784
15785
15786
15787
15788
15789
15790
15791
15792
15793
15794
15795
15796
15797
15798
15799
15800
15801
15802
15803
15804
15805
15806
15807
15808
15809
15810
15811
15812
15813
15814
15815
15816
15817
15818
15819
15820
15821
15822
15823
15824
15825
15826
15827
15828
15829
15830
15831
15832
15833
15834
15835
15836
15837
15838
15839
15840
15841
15842
15843
15844
15845
15846
15847
15848
15849
15850
15851
15852
15853
15854
15855
15856
15857
15858
15859
15860
15861
15862
15863
15864
15865
15866
15867
15868
15869
15870
15871
15872
15873
15874
15875
15876
15877
15878
15879
15880
15881
15882
15883
15884
15885
15886
15887
15888
15889
15890
15891
15892
15893
15894
15895
15896
15897
15898
15899
15900
15901
15902
15903
15904
15905
15906
15907
15908
15909
15910
15911
15912
15913
15914
15915
15916
15917
15918
15919
15920
15921
15922
15923
15924
15925
15926
15927
15928
15929
15930
15931
15932
15933
15934
15935
15936
15937
15938
15939
15940
15941
15942
15943
15944
15945
15946
15947
15948
15949
15950
15951
15952
15953
15954
15955
15956
15957
15958
15959
15960
15961
15962
15963
15964
15965
15966
15967
15968
15969
15970
15971
15972
15973
15974
15975
15976
15977
15978
15979
15980
15981
15982
15983
15984
15985
15986
15987
15988
15989
15990
15991
15992
15993
15994
15995
15996
15997
15998
15999
16000
16001
16002
16003
16004
16005
16006
16007
16008
16009
16010
16011
16012
16013
16014
16015
16016
16017
16018
16019
16020
16021
16022
16023
16024
16025
16026
16027
16028
16029
16030
16031
16032
16033
16034
16035
16036
16037
16038
16039
16040
16041
16042
16043
16044
16045
16046
16047
16048
16049
16050
16051
16052
16053
16054
16055
16056
16057
16058
16059
16060
16061
16062
16063
16064
16065
16066
16067
16068
16069
16070
16071
16072
16073
16074
16075
16076
16077
16078
16079
16080
16081
16082
16083
16084
16085
16086
16087
16088
16089
16090
16091
16092
16093
16094
16095
16096
16097
16098
16099
16100
16101
16102
16103
16104
16105
16106
16107
16108
16109
16110
16111
16112
16113
16114
16115
16116
16117
16118
16119
16120
16121
16122
16123
16124
16125
16126
16127
16128
16129
16130
16131
16132
16133
16134
16135
16136
16137
16138
16139
16140
16141
16142
16143
16144
16145
16146
16147
16148
16149
16150
16151
16152
16153
16154
16155
16156
16157
16158
16159
16160
16161
16162
16163
16164
16165
16166
16167
16168
16169
16170
16171
16172
16173
16174
16175
16176
16177
16178
16179
16180
16181
16182
16183
16184
16185
16186
16187
16188
16189
16190
16191
16192
16193
16194
16195
16196
16197
16198
16199
16200
16201
16202
16203
16204
16205
16206
16207
16208
16209
16210
16211
16212
16213
16214
16215
16216
16217
16218
16219
16220
16221
16222
16223
16224
16225
16226
16227
16228
16229
16230
16231
16232
16233
16234
16235
16236
16237
16238
16239
16240
16241
16242
16243
16244
16245
16246
16247
16248
16249
16250
16251
16252
16253
16254
16255
16256
16257
16258
16259
16260
16261
16262
16263
16264
16265
16266
16267
16268
16269
16270
16271
16272
16273
16274
16275
16276
16277
16278
16279
16280
16281
16282
16283
16284
16285
16286
16287
16288
16289
16290
16291
16292
16293
16294
16295
16296
16297
16298
16299
16300
16301
16302
16303
16304
16305
16306
16307
16308
16309
16310
16311
16312
16313
16314
16315
16316
16317
16318
16319
16320
16321
16322
16323
16324
16325
16326
16327
16328
16329
16330
16331
16332
16333
16334
16335
16336
16337
16338
16339
16340
16341
16342
16343
16344
16345
16346
16347
16348
16349
16350
16351
16352
16353
16354
16355
16356
16357
16358
16359
16360
16361
16362
16363
16364
16365
16366
16367
16368
16369
16370
16371
16372
16373
16374
16375
16376
16377
16378
16379
16380
16381
16382
16383
16384
16385
16386
16387
16388
16389
16390
16391
16392
16393
16394
16395
16396
16397
16398
16399
16400
16401
16402
16403
16404
16405
16406
16407
16408
16409
16410
16411
16412
16413
16414
16415
16416
16417
16418
16419
16420
16421
16422
16423
16424
16425
16426
16427
16428
16429
16430
16431
16432
16433
16434
16435
16436
16437
16438
16439
16440
16441
16442
16443
16444
16445
16446
16447
16448
16449
16450
16451
16452
16453
16454
16455
16456
16457
16458
16459
16460
16461
16462
16463
16464
16465
16466
16467
16468
16469
16470
16471
16472
16473
16474
16475
16476
16477
16478
16479
16480
16481
16482
16483
16484
16485
16486
16487
16488
16489
16490
16491
16492
16493
16494
16495
16496
16497
16498
16499
16500
16501
16502
16503
16504
16505
16506
16507
16508
16509
16510
16511
16512
16513
16514
16515
16516
16517
16518
16519
16520
16521
16522
16523
16524
16525
16526
16527
16528
16529
16530
16531
16532
16533
16534
16535
16536
16537
16538
16539
16540
16541
16542
16543
16544
16545
16546
16547
16548
16549
16550
16551
16552
16553
16554
16555
16556
16557
16558
16559
16560
16561
16562
16563
16564
16565
16566
16567
16568
16569
16570
16571
16572
16573
16574
16575
16576
16577
16578
16579
16580
16581
16582
16583
16584
16585
16586
16587
16588
16589
16590
16591
16592
16593
16594
16595
16596
16597
16598
16599
16600
16601
16602
16603
16604
16605
16606
16607
16608
16609
16610
16611
16612
16613
16614
16615
16616
16617
16618
16619
16620
16621
16622
16623
16624
16625
16626
16627
16628
16629
16630
16631
16632
16633
16634
16635
16636
16637
16638
16639
16640
16641
16642
16643
16644
16645
16646
16647
16648
16649
16650
16651
16652
16653
16654
16655
16656
16657
16658
16659
16660
16661
16662
16663
16664
16665
16666
16667
16668
16669
16670
16671
16672
16673
16674
16675
16676
16677
16678
16679
16680
16681
16682
16683
16684
16685
16686
16687
16688
16689
16690
16691
16692
16693
16694
16695
16696
16697
16698
16699
16700
16701
16702
16703
16704
16705
16706
16707
16708
16709
16710
16711
16712
16713
16714
16715
16716
16717
16718
16719
16720
16721
16722
16723
16724
16725
16726
16727
16728
16729
16730
16731
16732
16733
16734
16735
16736
16737
16738
16739
16740
16741
16742
16743
16744
16745
16746
16747
16748
16749
16750
16751
16752
16753
16754
16755
16756
16757
16758
16759
16760
16761
16762
16763
16764
16765
16766
16767
16768
16769
16770
16771
16772
16773
16774
16775
16776
16777
16778
16779
16780
16781
16782
16783
16784
16785
16786
16787
16788
16789
16790
16791
16792
16793
16794
16795
16796
16797
16798
16799
16800
16801
16802
16803
16804
16805
16806
16807
16808
16809
16810
16811
16812
16813
16814
16815
16816
16817
16818
16819
16820
16821
16822
16823
16824
16825
16826
16827
16828
16829
16830
16831
16832
16833
16834
16835
16836
16837
16838
16839
16840
16841
16842
16843
16844
16845
16846
16847
16848
16849
16850
16851
16852
16853
16854
16855
16856
16857
16858
16859
16860
16861
16862
16863
16864
16865
16866
16867
16868
16869
16870
16871
16872
16873
16874
16875
16876
16877
16878
16879
16880
16881
16882
16883
16884
16885
16886
16887
16888
16889
16890
16891
16892
16893
16894
16895
16896
16897
16898
16899
16900
16901
16902
16903
16904
16905
16906
16907
16908
16909
16910
16911
16912
16913
16914
16915
16916
16917
16918
16919
16920
16921
16922
16923
16924
16925
16926
16927
16928
16929
16930
16931
16932
16933
16934
16935
16936
16937
16938
16939
16940
16941
16942
16943
16944
16945
16946
16947
16948
16949
16950
16951
16952
16953
16954
16955
16956
16957
16958
16959
16960
16961
16962
16963
16964
16965
16966
16967
16968
16969
16970
16971
16972
16973
16974
16975
16976
16977
16978
16979
16980
16981
16982
16983
16984
16985
16986
16987
16988
16989
16990
16991
16992
16993
16994
16995
16996
16997
16998
16999
17000
17001
17002
17003
17004
17005
17006
17007
17008
17009
17010
17011
17012
17013
17014
17015
17016
17017
17018
17019
17020
17021
17022
17023
17024
17025
17026
17027
17028
17029
17030
17031
17032
17033
17034
17035
17036
17037
17038
17039
17040
17041
17042
17043
17044
17045
17046
17047
17048
17049
17050
17051
17052
17053
17054
17055
17056
17057
17058
17059
17060
17061
17062
17063
17064
17065
17066
17067
17068
17069
17070
17071
17072
17073
17074
17075
17076
17077
17078
17079
17080
17081
17082
17083
17084
17085
17086
17087
17088
17089
17090
17091
17092
17093
17094
17095
17096
17097
17098
17099
17100
17101
17102
17103
17104
17105
17106
17107
17108
17109
17110
17111
17112
17113
17114
17115
17116
17117
17118
17119
17120
17121
17122
17123
17124
17125
17126
17127
17128
17129
17130
17131
17132
17133
17134
17135
17136
17137
17138
17139
17140
17141
17142
17143
17144
17145
17146
17147
17148
17149
17150
17151
17152
17153
17154
17155
17156
17157
17158
17159
17160
17161
17162
17163
17164
17165
17166
17167
17168
17169
17170
17171
17172
17173
17174
17175
17176
17177
17178
17179
17180
17181
17182
17183
17184
17185
17186
17187
17188
17189
17190
17191
17192
17193
17194
17195
17196
17197
17198
17199
17200
17201
17202
17203
17204
17205
17206
17207
17208
17209
17210
17211
17212
17213
17214
17215
17216
17217
17218
17219
17220
17221
17222
17223
17224
17225
17226
17227
17228
17229
17230
17231
17232
17233
17234
17235
17236
17237
17238
17239
17240
17241
17242
17243
17244
17245
17246
17247
17248
17249
17250
17251
17252
17253
17254
17255
17256
17257
17258
17259
17260
17261
17262
17263
17264
17265
17266
17267
17268
17269
17270
17271
17272
17273
17274
17275
17276
17277
17278
17279
17280
17281
17282
17283
17284
17285
17286
17287
17288
17289
17290
17291
17292
17293
17294
17295
17296
17297
17298
17299
17300
17301
17302
17303
17304
17305
17306
17307
17308
17309
17310
17311
17312
17313
17314
17315
17316
17317
17318
17319
17320
17321
17322
17323
17324
17325
17326
17327
17328
17329
17330
17331
17332
17333
17334
17335
17336
17337
17338
17339
17340
17341
17342
17343
17344
17345
17346
17347
17348
17349
17350
17351
17352
17353
17354
17355
17356
17357
17358
17359
17360
17361
17362
17363
17364
17365
17366
17367
17368
17369
17370
17371
17372
17373
17374
17375
17376
17377
17378
17379
17380
17381
17382
17383
17384
17385
17386
17387
17388
17389
17390
17391
17392
17393
17394
17395
17396
17397
17398
17399
17400
17401
17402
17403
17404
17405
17406
17407
17408
17409
17410
17411
17412
17413
17414
17415
17416
17417
17418
17419
17420
17421
17422
17423
17424
17425
17426
17427
17428
17429
17430
17431
17432
17433
17434
17435
17436
17437
17438
17439
17440
17441
17442
17443
17444
17445
17446
17447
17448
17449
17450
17451
17452
17453
17454
17455
17456
17457
17458
17459
17460
17461
17462
17463
17464
17465
17466
17467
17468
17469
17470
17471
17472
17473
17474
17475
17476
17477
17478
17479
17480
17481
17482
17483
17484
17485
17486
17487
17488
17489
17490
17491
17492
17493
17494
17495
17496
17497
17498
17499
17500
17501
17502
17503
17504
17505
17506
17507
17508
17509
17510
17511
17512
17513
17514
17515
17516
17517
17518
17519
17520
17521
17522
17523
17524
17525
17526
17527
17528
17529
17530
17531
17532
17533
17534
17535
17536
17537
17538
17539
17540
17541
17542
17543
17544
17545
17546
17547
17548
17549
17550
17551
17552
17553
17554
17555
17556
17557
17558
17559
17560
17561
17562
17563
17564
17565
17566
17567
17568
17569
17570
17571
17572
17573
17574
17575
17576
17577
17578
17579
17580
17581
17582
17583
17584
17585
17586
17587
17588
17589
17590
17591
17592
17593
17594
17595
17596
17597
17598
17599
17600
17601
17602
17603
17604
17605
17606
17607
17608
17609
17610
17611
17612
17613
17614
17615
17616
17617
17618
17619
17620
17621
17622
17623
17624
17625
17626
17627
17628
17629
17630
17631
17632
17633
17634
17635
17636
17637
17638
17639
17640
17641
17642
17643
17644
17645
17646
17647
17648
17649
17650
17651
17652
17653
17654
17655
17656
17657
17658
17659
17660
17661
17662
17663
17664
17665
17666
17667
17668
17669
17670
17671
17672
17673
17674
17675
17676
17677
17678
17679
17680
17681
17682
17683
17684
17685
17686
17687
17688
17689
17690
17691
17692
17693
17694
17695
17696
17697
17698
17699
17700
17701
17702
17703
17704
17705
17706
17707
17708
17709
17710
17711
17712
17713
17714
17715
17716
17717
17718
17719
17720
17721
17722
17723
17724
17725
17726
17727
17728
17729
17730
17731
17732
17733
17734
17735
17736
17737
17738
17739
17740
17741
17742
17743
17744
17745
17746
17747
17748
17749
17750
17751
17752
17753
17754
17755
17756
17757
17758
17759
17760
17761
17762
17763
17764
17765
17766
17767
17768
17769
17770
17771
17772
17773
17774
17775
17776
17777
17778
17779
17780
17781
17782
17783
17784
17785
17786
17787
17788
17789
17790
17791
17792
17793
17794
17795
17796
17797
17798
17799
17800
17801
17802
17803
17804
17805
17806
17807
17808
17809
17810
17811
17812
17813
17814
17815
17816
17817
17818
17819
17820
17821
17822
17823
17824
17825
17826
17827
17828
17829
17830
17831
17832
17833
17834
17835
17836
17837
17838
17839
17840
17841
17842
17843
17844
17845
17846
17847
17848
17849
17850
17851
17852
17853
17854
17855
17856
17857
17858
17859
17860
17861
17862
17863
17864
17865
17866
17867
17868
17869
17870
17871
17872
17873
17874
17875
17876
17877
17878
17879
17880
17881
17882
17883
17884
17885
17886
17887
17888
17889
17890
17891
17892
17893
17894
17895
17896
17897
17898
17899
17900
17901
17902
17903
17904
17905
17906
17907
17908
17909
17910
17911
17912
17913
17914
17915
17916
17917
17918
17919
17920
17921
17922
17923
17924
17925
17926
17927
17928
17929
17930
17931
17932
17933
17934
17935
17936
17937
17938
17939
17940
17941
17942
17943
17944
17945
17946
17947
17948
17949
17950
17951
17952
17953
17954
17955
17956
17957
17958
17959
17960
17961
17962
17963
17964
17965
17966
17967
17968
17969
17970
17971
17972
17973
17974
17975
17976
17977
17978
17979
17980
17981
17982
17983
17984
17985
17986
17987
17988
17989
17990
17991
17992
17993
17994
17995
17996
17997
17998
17999
18000
18001
18002
18003
18004
18005
18006
18007
18008
18009
18010
18011
18012
18013
18014
18015
18016
18017
18018
18019
18020
18021
18022
18023
18024
18025
18026
18027
18028
18029
18030
18031
18032
18033
18034
18035
18036
18037
18038
18039
18040
18041
18042
18043
18044
18045
18046
18047
18048
18049
18050
18051
18052
18053
18054
18055
18056
18057
18058
18059
18060
18061
18062
18063
18064
18065
18066
18067
18068
18069
18070
18071
18072
18073
18074
18075
18076
18077
18078
18079
18080
18081
18082
18083
18084
18085
18086
18087
18088
18089
18090
18091
18092
18093
18094
18095
18096
18097
18098
18099
18100
18101
18102
18103
18104
18105
18106
18107
18108
18109
18110
18111
18112
18113
18114
18115
18116
18117
18118
18119
18120
18121
18122
18123
18124
18125
18126
18127
18128
18129
18130
18131
18132
18133
18134
18135
18136
18137
18138
18139
18140
18141
18142
18143
18144
18145
18146
18147
18148
18149
18150
18151
18152
18153
18154
18155
18156
18157
18158
18159
18160
18161
18162
18163
18164
18165
18166
18167
18168
18169
18170
18171
18172
18173
18174
18175
18176
18177
18178
18179
18180
18181
18182
18183
18184
18185
18186
18187
18188
18189
18190
18191
18192
18193
18194
18195
18196
18197
18198
18199
18200
18201
18202
18203
18204
18205
18206
18207
18208
18209
18210
18211
18212
18213
18214
18215
18216
18217
18218
18219
18220
18221
18222
18223
18224
18225
18226
18227
18228
18229
18230
18231
18232
18233
18234
18235
18236
18237
18238
18239
18240
18241
18242
18243
18244
18245
18246
18247
18248
18249
18250
18251
18252
18253
18254
18255
18256
18257
18258
18259
18260
18261
18262
18263
18264
18265
18266
18267
18268
18269
18270
18271
18272
18273
18274
18275
18276
18277
18278
18279
18280
18281
18282
18283
18284
18285
18286
18287
18288
18289
18290
18291
18292
18293
18294
18295
18296
18297
18298
18299
18300
18301
18302
18303
18304
18305
18306
18307
18308
18309
18310
18311
18312
18313
18314
18315
18316
18317
18318
18319
18320
18321
18322
18323
18324
18325
18326
18327
18328
18329
18330
18331
18332
18333
18334
18335
18336
18337
18338
18339
18340
18341
18342
18343
18344
18345
18346
18347
18348
18349
18350
18351
18352
18353
18354
18355
18356
18357
18358
18359
18360
18361
18362
18363
18364
18365
18366
18367
18368
18369
18370
18371
18372
18373
18374
18375
18376
18377
18378
18379
18380
18381
18382
18383
18384
18385
18386
18387
18388
18389
18390
18391
18392
18393
18394
18395
18396
18397
18398
18399
18400
18401
18402
18403
18404
18405
18406
18407
18408
18409
18410
18411
18412
18413
18414
18415
18416
18417
18418
18419
18420
18421
18422
18423
18424
18425
18426
18427
18428
18429
18430
18431
18432
18433
18434
18435
18436
18437
18438
18439
18440
18441
18442
18443
18444
18445
18446
18447
18448
18449
18450
18451
18452
18453
18454
18455
18456
18457
18458
18459
18460
18461
18462
18463
18464
18465
18466
18467
18468
18469
18470
18471
18472
18473
18474
18475
18476
18477
18478
18479
18480
18481
18482
18483
18484
18485
18486
18487
18488
18489
18490
18491
18492
18493
18494
18495
18496
18497
18498
18499
18500
18501
18502
18503
18504
18505
18506
18507
18508
18509
18510
18511
18512
18513
18514
18515
18516
18517
18518
18519
18520
18521
18522
18523
18524
18525
18526
18527
18528
18529
18530
18531
18532
18533
18534
18535
18536
18537
18538
18539
18540
18541
18542
18543
18544
18545
18546
18547
18548
18549
18550
18551
18552
18553
18554
18555
18556
18557
18558
18559
18560
18561
18562
18563
18564
18565
18566
18567
18568
18569
18570
18571
18572
18573
18574
18575
18576
18577
18578
18579
18580
18581
18582
18583
18584
18585
18586
18587
18588
18589
18590
18591
18592
18593
18594
18595
18596
18597
18598
18599
18600
18601
18602
18603
18604
18605
18606
18607
18608
18609
18610
18611
18612
18613
18614
18615
18616
18617
18618
18619
18620
18621
18622
18623
18624
18625
18626
18627
18628
18629
18630
18631
18632
18633
18634
18635
18636
18637
18638
18639
18640
18641
18642
18643
18644
18645
18646
18647
18648
18649
18650
18651
18652
18653
18654
18655
18656
18657
18658
18659
18660
18661
18662
18663
18664
18665
18666
18667
18668
18669
18670
18671
18672
18673
18674
18675
18676
18677
18678
18679
18680
18681
18682
18683
18684
18685
18686
18687
18688
18689
18690
18691
18692
18693
18694
18695
18696
18697
18698
18699
18700
18701
18702
18703
18704
18705
18706
18707
18708
18709
18710
18711
18712
18713
18714
18715
18716
18717
18718
18719
18720
18721
18722
18723
18724
18725
18726
18727
18728
18729
18730
18731
18732
18733
18734
18735
18736
18737
18738
18739
18740
18741
18742
18743
18744
18745
18746
18747
18748
18749
18750
18751
18752
18753
18754
18755
18756
18757
18758
18759
18760
18761
18762
18763
18764
18765
18766
18767
18768
18769
18770
18771
18772
18773
18774
18775
18776
18777
18778
18779
18780
18781
18782
18783
18784
18785
18786
18787
18788
18789
18790
18791
18792
18793
18794
18795
18796
18797
18798
18799
18800
18801
18802
18803
18804
18805
18806
18807
18808
18809
18810
18811
18812
18813
18814
18815
18816
18817
18818
18819
18820
18821
18822
18823
18824
18825
18826
18827
18828
18829
18830
18831
18832
18833
18834
18835
18836
18837
18838
18839
18840
18841
18842
18843
18844
18845
18846
18847
18848
18849
18850
18851
18852
18853
18854
18855
18856
18857
18858
18859
18860
18861
18862
18863
18864
18865
18866
18867
18868
18869
18870
18871
18872
18873
18874
18875
18876
18877
18878
18879
18880
18881
18882
18883
18884
18885
18886
18887
18888
18889
18890
18891
18892
18893
18894
18895
18896
18897
18898
18899
18900
18901
18902
18903
18904
18905
18906
18907
18908
18909
18910
18911
18912
18913
18914
18915
18916
18917
18918
18919
18920
18921
18922
18923
18924
18925
18926
18927
18928
18929
18930
18931
18932
18933
18934
18935
18936
18937
18938
18939
18940
18941
18942
18943
18944
18945
18946
18947
18948
18949
18950
18951
18952
18953
18954
18955
18956
18957
18958
18959
18960
18961
18962
18963
18964
18965
18966
18967
18968
18969
18970
18971
18972
18973
18974
18975
18976
18977
18978
18979
18980
18981
18982
18983
18984
18985
18986
18987
18988
18989
18990
18991
18992
18993
18994
18995
18996
18997
18998
18999
19000
19001
19002
19003
19004
19005
19006
19007
19008
19009
19010
19011
19012
19013
19014
19015
19016
19017
19018
19019
19020
19021
19022
19023
19024
19025
19026
19027
19028
19029
19030
19031
19032
19033
19034
19035
19036
19037
19038
19039
19040
19041
19042
19043
19044
19045
19046
19047
19048
19049
19050
19051
19052
19053
19054
19055
19056
19057
19058
19059
19060
19061
19062
19063
19064
19065
19066
19067
19068
19069
19070
19071
19072
19073
19074
19075
19076
19077
19078
19079
19080
19081
19082
19083
19084
19085
19086
19087
19088
19089
19090
19091
19092
19093
19094
19095
19096
19097
19098
19099
19100
19101
19102
19103
19104
19105
19106
19107
19108
19109
19110
19111
19112
19113
19114
19115
19116
19117
19118
19119
19120
19121
19122
19123
19124
19125
19126
19127
19128
19129
19130
19131
19132
19133
19134
19135
19136
19137
19138
19139
19140
19141
19142
19143
19144
19145
19146
19147
19148
19149
19150
19151
19152
19153
19154
19155
19156
19157
19158
19159
19160
19161
19162
19163
19164
19165
19166
19167
19168
19169
19170
19171
19172
19173
19174
19175
19176
19177
19178
19179
19180
19181
19182
19183
19184
19185
19186
19187
19188
19189
19190
19191
19192
19193
19194
19195
19196
19197
19198
19199
19200
19201
19202
19203
19204
19205
19206
19207
19208
19209
19210
19211
19212
19213
19214
19215
19216
19217
19218
19219
19220
19221
19222
19223
19224
19225
19226
19227
19228
19229
19230
19231
19232
19233
19234
19235
19236
19237
19238
19239
19240
19241
19242
19243
19244
19245
19246
19247
19248
19249
19250
19251
19252
19253
19254
19255
19256
19257
19258
19259
19260
19261
19262
19263
19264
19265
19266
19267
19268
19269
19270
19271
19272
19273
19274
19275
19276
19277
19278
19279
19280
19281
19282
19283
19284
19285
19286
19287
19288
19289
19290
19291
19292
19293
19294
19295
19296
19297
19298
19299
19300
19301
19302
19303
19304
19305
19306
19307
19308
19309
19310
19311
19312
19313
19314
19315
19316
19317
19318
19319
19320
19321
19322
19323
19324
19325
19326
19327
19328
19329
19330
19331
19332
19333
19334
19335
19336
19337
19338
19339
19340
19341
19342
19343
19344
19345
19346
19347
19348
19349
19350
19351
19352
19353
19354
19355
19356
19357
19358
19359
19360
19361
19362
19363
19364
19365
19366
19367
19368
19369
19370
19371
19372
19373
19374
19375
19376
19377
19378
19379
19380
19381
19382
19383
19384
19385
19386
19387
19388
19389
19390
19391
19392
19393
19394
19395
19396
19397
19398
19399
19400
19401
19402
19403
19404
19405
19406
19407
19408
19409
19410
19411
19412
19413
19414
19415
19416
19417
19418
19419
19420
19421
19422
19423
19424
19425
19426
19427
19428
19429
19430
19431
19432
19433
19434
19435
19436
19437
19438
19439
19440
19441
19442
19443
19444
19445
19446
19447
19448
19449
19450
19451
19452
19453
19454
19455
19456
19457
19458
19459
19460
19461
19462
19463
19464
19465
19466
19467
19468
19469
19470
19471
19472
19473
19474
19475
19476
19477
19478
19479
19480
19481
19482
19483
19484
19485
19486
19487
19488
19489
19490
19491
19492
19493
19494
19495
19496
19497
19498
19499
19500
19501
19502
19503
19504
19505
19506
19507
19508
19509
19510
19511
19512
19513
19514
19515
19516
19517
19518
19519
19520
19521
19522
19523
19524
19525
19526
19527
19528
19529
19530
19531
19532
19533
19534
19535
19536
19537
19538
19539
19540
19541
19542
19543
19544
19545
19546
19547
19548
19549
19550
19551
19552
19553
19554
19555
19556
19557
19558
19559
19560
19561
19562
19563
19564
19565
19566
19567
19568
19569
19570
19571
19572
19573
19574
19575
19576
19577
19578
19579
19580
19581
19582
19583
19584
19585
19586
19587
19588
19589
19590
19591
19592
19593
19594
19595
19596
19597
19598
19599
19600
19601
19602
19603
19604
19605
19606
19607
19608
19609
19610
19611
19612
19613
19614
19615
19616
19617
19618
19619
19620
19621
19622
19623
19624
19625
19626
19627
19628
19629
19630
19631
19632
19633
19634
19635
19636
19637
19638
19639
19640
19641
19642
19643
19644
19645
19646
19647
19648
19649
19650
19651
19652
19653
19654
19655
19656
19657
19658
19659
19660
19661
19662
19663
19664
19665
19666
19667
19668
19669
19670
19671
19672
19673
19674
19675
19676
19677
19678
19679
19680
19681
19682
19683
19684
19685
19686
19687
19688
19689
19690
19691
19692
19693
19694
19695
19696
19697
19698
19699
19700
19701
19702
19703
19704
19705
19706
19707
19708
19709
19710
19711
19712
19713
19714
19715
19716
19717
19718
19719
19720
19721
19722
19723
19724
19725
19726
19727
19728
19729
19730
19731
19732
19733
19734
19735
19736
19737
19738
19739
19740
19741
19742
19743
19744
19745
19746
19747
19748
19749
19750
19751
19752
19753
19754
19755
19756
19757
19758
19759
19760
19761
19762
19763
19764
19765
19766
19767
19768
19769
19770
19771
19772
19773
19774
19775
19776
19777
19778
19779
19780
19781
19782
19783
19784
19785
19786
19787
19788
19789
19790
19791
19792
19793
19794
19795
19796
19797
19798
19799
19800
19801
19802
19803
19804
19805
19806
19807
19808
19809
19810
19811
19812
19813
19814
19815
19816
19817
19818
19819
19820
19821
19822
19823
19824
19825
19826
19827
19828
19829
19830
19831
19832
19833
19834
19835
19836
19837
19838
19839
19840
19841
19842
19843
19844
19845
19846
19847
19848
19849
19850
19851
19852
19853
19854
19855
19856
19857
19858
19859
19860
19861
19862
19863
19864
19865
19866
19867
19868
19869
19870
19871
19872
19873
19874
19875
19876
19877
19878
19879
19880
19881
19882
19883
19884
19885
19886
19887
19888
19889
19890
19891
19892
19893
19894
19895
19896
19897
19898
19899
19900
19901
19902
19903
19904
19905
19906
19907
19908
19909
19910
19911
19912
19913
19914
19915
19916
19917
19918
19919
19920
19921
19922
19923
19924
19925
19926
19927
19928
19929
19930
19931
19932
19933
19934
19935
19936
19937
19938
19939
19940
19941
19942
19943
19944
19945
19946
19947
19948
19949
19950
19951
19952
19953
19954
19955
19956
19957
19958
19959
19960
19961
19962
19963
19964
19965
19966
19967
19968
19969
19970
19971
19972
19973
19974
19975
19976
19977
19978
19979
19980
19981
19982
19983
19984
19985
19986
19987
19988
19989
19990
19991
19992
19993
19994
19995
19996
19997
19998
19999
20000
20001
20002
20003
20004
20005
20006
20007
20008
20009
20010
20011
20012
20013
20014
20015
20016
20017
20018
20019
20020
20021
20022
20023
20024
20025
20026
20027
20028
20029
20030
20031
20032
20033
20034
20035
20036
20037
20038
20039
20040
20041
20042
20043
20044
20045
20046
20047
20048
20049
20050
20051
20052
20053
20054
20055
20056
20057
20058
20059
20060
20061
20062
20063
20064
20065
20066
20067
20068
20069
20070
20071
20072
20073
20074
20075
20076
20077
20078
20079
20080
20081
20082
20083
20084
20085
20086
20087
20088
20089
20090
20091
20092
20093
20094
20095
20096
20097
20098
20099
20100
20101
20102
20103
20104
20105
20106
20107
20108
20109
20110
20111
20112
20113
20114
20115
20116
20117
20118
20119
20120
20121
20122
20123
20124
20125
20126
20127
20128
20129
20130
20131
20132
20133
20134
20135
20136
20137
20138
20139
20140
20141
20142
20143
20144
20145
20146
20147
20148
20149
20150
20151
20152
20153
20154
20155
20156
20157
20158
20159
20160
20161
20162
20163
20164
20165
20166
20167
20168
20169
20170
20171
20172
20173
20174
20175
20176
20177
20178
20179
20180
20181
20182
20183
20184
20185
20186
20187
20188
20189
20190
20191
20192
20193
20194
20195
20196
20197
20198
20199
20200
20201
20202
20203
20204
20205
20206
20207
20208
20209
20210
20211
20212
20213
20214
20215
20216
20217
20218
20219
20220
20221
20222
20223
20224
20225
20226
20227
20228
20229
20230
20231
20232
20233
20234
20235
20236
20237
20238
20239
20240
20241
20242
20243
20244
20245
20246
20247
20248
20249
20250
20251
20252
20253
20254
20255
20256
20257
20258
20259
20260
20261
20262
20263
20264
20265
20266
20267
20268
20269
20270
20271
20272
20273
20274
20275
20276
20277
20278
20279
20280
20281
20282
20283
20284
20285
20286
20287
20288
20289
20290
20291
20292
20293
20294
20295
20296
20297
20298
20299
20300
20301
20302
20303
20304
20305
20306
20307
20308
20309
20310
20311
20312
20313
20314
20315
20316
20317
20318
20319
20320
20321
20322
20323
20324
20325
20326
20327
20328
20329
20330
20331
20332
20333
20334
20335
20336
20337
20338
20339
20340
20341
20342
20343
20344
20345
20346
20347
20348
20349
20350
20351
20352
20353
20354
20355
20356
20357
20358
20359
20360
20361
20362
20363
20364
20365
20366
20367
20368
20369
20370
20371
20372
20373
20374
20375
20376
20377
20378
20379
20380
20381
20382
20383
20384
20385
20386
20387
20388
20389
20390
20391
20392
20393
20394
20395
20396
20397
20398
20399
20400
20401
20402
20403
20404
20405
20406
20407
20408
20409
20410
20411
20412
20413
20414
20415
20416
20417
20418
20419
20420
20421
20422
20423
20424
20425
20426
20427
20428
20429
20430
20431
20432
20433
20434
20435
20436
20437
20438
20439
20440
20441
20442
20443
20444
20445
20446
20447
20448
20449
20450
20451
20452
20453
20454
20455
20456
20457
20458
20459
20460
20461
20462
20463
20464
20465
20466
20467
20468
20469
20470
20471
20472
20473
20474
20475
20476
20477
20478
20479
20480
20481
20482
20483
20484
20485
20486
20487
20488
20489
20490
20491
20492
20493
20494
20495
20496
20497
20498
20499
20500
20501
20502
20503
20504
20505
20506
20507
20508
20509
20510
20511
20512
20513
20514
20515
20516
20517
20518
20519
20520
20521
20522
20523
20524
20525
20526
20527
20528
20529
20530
20531
20532
20533
20534
20535
20536
20537
20538
20539
20540
20541
20542
20543
20544
20545
20546
20547
20548
20549
20550
20551
20552
20553
20554
20555
20556
20557
20558
20559
20560
20561
20562
20563
20564
20565
20566
20567
20568
20569
20570
20571
20572
20573
20574
20575
20576
20577
20578
20579
20580
20581
20582
20583
20584
20585
20586
20587
20588
20589
20590
20591
20592
20593
20594
20595
20596
20597
20598
20599
20600
20601
20602
20603
20604
20605
20606
20607
20608
20609
20610
20611
20612
20613
20614
20615
20616
20617
20618
20619
20620
20621
20622
20623
20624
20625
20626
20627
20628
20629
20630
20631
20632
20633
20634
20635
20636
20637
20638
20639
20640
20641
20642
20643
20644
20645
20646
20647
20648
20649
20650
20651
20652
20653
20654
20655
20656
20657
20658
20659
20660
20661
20662
20663
20664
20665
20666
20667
20668
20669
20670
20671
20672
20673
20674
20675
20676
20677
20678
20679
20680
20681
20682
20683
20684
20685
20686
20687
20688
20689
20690
20691
20692
20693
20694
20695
20696
20697
20698
20699
20700
20701
20702
20703
20704
20705
20706
20707
20708
20709
20710
20711
20712
20713
20714
20715
20716
20717
20718
20719
20720
20721
20722
20723
20724
20725
20726
20727
20728
20729
20730
20731
20732
20733
20734
20735
20736
20737
20738
20739
20740
20741
20742
20743
20744
20745
20746
20747
20748
20749
20750
20751
20752
20753
20754
20755
20756
20757
20758
20759
20760
20761
20762
20763
20764
20765
20766
20767
20768
20769
20770
20771
20772
20773
20774
20775
20776
20777
20778
20779
20780
20781
20782
20783
20784
20785
20786
20787
20788
20789
20790
20791
20792
20793
20794
20795
20796
20797
20798
20799
20800
20801
20802
20803
20804
20805
20806
20807
20808
20809
20810
20811
20812
20813
20814
20815
20816
20817
20818
20819
20820
20821
20822
20823
20824
20825
20826
20827
20828
20829
20830
20831
20832
20833
20834
20835
20836
20837
20838
20839
20840
20841
20842
20843
20844
20845
20846
20847
20848
20849
20850
20851
20852
20853
20854
20855
20856
20857
20858
20859
20860
20861
20862
20863
20864
20865
20866
20867
20868
20869
20870
20871
20872
20873
20874
20875
20876
20877
20878
20879
20880
20881
20882
20883
20884
20885
20886
20887
20888
20889
20890
20891
20892
20893
20894
20895
20896
20897
20898
20899
20900
20901
20902
20903
20904
20905
20906
20907
20908
20909
20910
20911
20912
20913
20914
20915
20916
20917
20918
20919
20920
20921
20922
20923
20924
20925
20926
20927
20928
20929
20930
20931
20932
20933
20934
20935
20936
20937
20938
20939
20940
20941
20942
20943
20944
20945
20946
20947
20948
20949
20950
20951
20952
20953
20954
20955
20956
20957
20958
20959
20960
20961
20962
20963
20964
20965
20966
20967
20968
20969
20970
20971
20972
20973
20974
20975
20976
20977
20978
20979
20980
20981
20982
20983
20984
20985
20986
20987
20988
20989
20990
20991
20992
20993
20994
20995
20996
20997
20998
20999
21000
21001
21002
21003
21004
21005
21006
21007
21008
21009
21010
21011
21012
21013
21014
21015
21016
21017
21018
21019
21020
21021
21022
21023
21024
21025
21026
21027
21028
21029
21030
21031
21032
21033
21034
21035
21036
21037
21038
21039
21040
21041
21042
21043
21044
21045
21046
21047
21048
21049
21050
21051
21052
21053
21054
21055
21056
21057
21058
21059
21060
21061
21062
21063
21064
21065
21066
21067
21068
21069
21070
21071
21072
21073
21074
21075
21076
21077
21078
21079
21080
21081
21082
21083
21084
21085
21086
21087
21088
21089
21090
21091
21092
21093
21094
21095
21096
21097
21098
21099
21100
21101
21102
21103
21104
21105
21106
21107
21108
21109
21110
21111
21112
21113
21114
21115
21116
21117
21118
21119
21120
21121
21122
21123
21124
21125
21126
21127
21128
21129
21130
21131
21132
21133
21134
21135
21136
21137
21138
21139
21140
21141
21142
21143
21144
21145
21146
21147
21148
21149
21150
21151
21152
21153
21154
21155
21156
21157
21158
21159
21160
21161
21162
21163
21164
21165
21166
21167
21168
21169
21170
21171
21172
21173
21174
21175
21176
21177
21178
21179
21180
21181
21182
21183
21184
21185
21186
21187
21188
21189
21190
21191
21192
21193
21194
21195
21196
21197
21198
21199
21200
21201
21202
21203
21204
21205
21206
21207
21208
21209
21210
21211
21212
21213
21214
21215
21216
21217
21218
21219
21220
21221
21222
21223
21224
21225
21226
21227
21228
21229
21230
21231
21232
21233
21234
21235
21236
21237
21238
21239
21240
21241
21242
21243
21244
21245
21246
21247
21248
21249
21250
21251
21252
21253
21254
21255
21256
21257
21258
21259
21260
21261
21262
21263
21264
21265
21266
21267
21268
21269
21270
21271
21272
21273
21274
21275
21276
21277
21278
21279
21280
21281
21282
21283
21284
21285
21286
21287
21288
21289
21290
21291
21292
21293
21294
21295
21296
21297
21298
21299
21300
21301
21302
21303
21304
21305
21306
21307
21308
21309
21310
21311
21312
21313
21314
21315
21316
21317
21318
21319
21320
21321
21322
21323
21324
21325
21326
21327
21328
21329
21330
21331
21332
21333
21334
21335
21336
21337
21338
21339
21340
21341
21342
21343
21344
21345
21346
21347
21348
21349
21350
21351
21352
21353
21354
21355
21356
21357
21358
21359
21360
21361
21362
21363
21364
21365
21366
21367
21368
21369
21370
21371
21372
21373
21374
21375
21376
21377
21378
21379
21380
21381
21382
21383
21384
21385
21386
21387
21388
21389
21390
21391
21392
21393
21394
21395
21396
21397
21398
21399
21400
21401
21402
21403
21404
21405
21406
21407
21408
21409
21410
21411
21412
21413
21414
21415
21416
21417
21418
21419
21420
21421
21422
21423
21424
21425
21426
21427
21428
21429
21430
21431
21432
21433
21434
21435
21436
21437
21438
21439
21440
21441
21442
21443
21444
21445
21446
21447
21448
21449
21450
21451
21452
21453
21454
21455
21456
21457
21458
21459
21460
21461
21462
21463
21464
21465
21466
21467
21468
21469
21470
21471
21472
21473
21474
21475
21476
21477
21478
21479
21480
21481
21482
21483
21484
21485
21486
21487
21488
21489
21490
21491
21492
21493
21494
21495
21496
21497
21498
21499
21500
21501
21502
21503
21504
21505
21506
21507
21508
21509
21510
21511
21512
21513
21514
21515
21516
21517
21518
21519
21520
21521
21522
21523
21524
21525
21526
21527
21528
21529
21530
21531
21532
21533
21534
21535
21536
21537
21538
21539
21540
21541
21542
21543
21544
21545
21546
21547
21548
21549
21550
21551
21552
21553
21554
21555
21556
21557
21558
21559
21560
21561
21562
21563
21564
21565
21566
21567
21568
21569
21570
21571
21572
21573
21574
21575
21576
21577
21578
21579
21580
21581
21582
21583
21584
21585
21586
21587
21588
21589
21590
21591
21592
21593
21594
21595
21596
21597
21598
21599
21600
21601
21602
21603
21604
21605
21606
21607
21608
21609
21610
21611
21612
21613
21614
21615
21616
21617
21618
21619
21620
21621
21622
21623
21624
21625
21626
21627
21628
21629
21630
21631
21632
21633
21634
21635
21636
21637
21638
21639
21640
21641
21642
21643
21644
21645
21646
21647
21648
21649
21650
21651
21652
21653
21654
21655
21656
21657
21658
21659
21660
21661
21662
21663
21664
21665
21666
21667
21668
21669
21670
21671
21672
21673
21674
21675
21676
21677
21678
21679
21680
21681
21682
21683
21684
21685
21686
21687
21688
21689
21690
21691
21692
21693
21694
21695
21696
21697
21698
21699
21700
21701
21702
21703
21704
21705
21706
21707
21708
21709
21710
21711
21712
21713
21714
21715
21716
21717
21718
21719
21720
21721
21722
21723
21724
21725
21726
21727
21728
21729
21730
21731
21732
21733
21734
21735
21736
21737
21738
21739
21740
21741
21742
21743
21744
21745
21746
21747
21748
21749
21750
21751
21752
21753
21754
21755
21756
21757
21758
21759
21760
21761
21762
21763
21764
21765
21766
21767
21768
21769
21770
21771
21772
21773
21774
21775
21776
21777
21778
21779
21780
21781
21782
21783
21784
21785
21786
21787
21788
21789
21790
21791
21792
21793
21794
21795
21796
21797
21798
21799
21800
21801
21802
21803
21804
21805
21806
21807
21808
21809
21810
21811
21812
21813
21814
21815
21816
21817
21818
21819
21820
21821
21822
21823
21824
21825
21826
21827
21828
21829
21830
21831
21832
21833
21834
21835
21836
21837
21838
21839
21840
21841
21842
21843
21844
21845
21846
21847
21848
21849
21850
21851
21852
21853
21854
21855
21856
21857
21858
21859
21860
21861
21862
21863
21864
21865
21866
21867
21868
21869
21870
21871
21872
21873
21874
21875
21876
21877
21878
21879
21880
21881
21882
21883
21884
21885
21886
21887
21888
21889
21890
21891
21892
21893
21894
21895
21896
21897
21898
21899
21900
21901
21902
21903
21904
21905
21906
21907
21908
21909
21910
21911
21912
21913
21914
21915
21916
21917
21918
21919
21920
21921
21922
21923
21924
21925
21926
21927
21928
21929
21930
21931
21932
21933
21934
21935
21936
21937
21938
21939
21940
21941
21942
21943
21944
21945
21946
21947
21948
21949
21950
21951
21952
21953
21954
21955
21956
21957
21958
21959
21960
21961
21962
21963
21964
21965
21966
21967
21968
21969
21970
21971
21972
21973
21974
21975
21976
21977
21978
21979
21980
21981
21982
21983
21984
21985
21986
21987
21988
21989
21990
21991
21992
21993
21994
21995
21996
21997
21998
21999
22000
22001
22002
22003
22004
22005
22006
22007
22008
22009
22010
22011
22012
22013
22014
22015
22016
22017
22018
22019
22020
22021
22022
22023
22024
22025
22026
22027
22028
22029
22030
22031
22032
22033
22034
22035
22036
22037
22038
22039
22040
22041
22042
22043
22044
22045
22046
22047
22048
22049
22050
22051
22052
22053
22054
22055
22056
22057
22058
22059
22060
22061
22062
22063
22064
22065
22066
22067
22068
22069
22070
22071
22072
22073
22074
22075
22076
22077
22078
22079
22080
22081
22082
22083
22084
22085
22086
22087
22088
22089
22090
22091
22092
22093
22094
22095
22096
22097
22098
22099
22100
22101
22102
22103
22104
22105
22106
22107
22108
22109
22110
22111
22112
22113
22114
22115
22116
22117
22118
22119
22120
22121
22122
22123
22124
22125
22126
22127
22128
22129
22130
22131
22132
22133
22134
22135
22136
22137
22138
22139
22140
22141
22142
22143
22144
22145
22146
22147
22148
22149
22150
22151
22152
22153
22154
22155
22156
22157
22158
22159
22160
22161
22162
22163
22164
22165
22166
22167
22168
22169
22170
22171
22172
22173
22174
22175
22176
22177
22178
22179
22180
22181
22182
22183
22184
22185
22186
22187
22188
22189
22190
22191
22192
22193
22194
22195
22196
22197
22198
22199
22200
22201
22202
22203
22204
22205
22206
22207
22208
22209
22210
22211
22212
22213
22214
22215
22216
22217
22218
22219
22220
22221
22222
22223
22224
22225
22226
22227
22228
22229
22230
22231
22232
22233
22234
22235
22236
22237
22238
22239
22240
22241
22242
22243
22244
22245
22246
22247
22248
22249
22250
22251
22252
22253
22254
22255
22256
22257
22258
22259
22260
22261
22262
22263
22264
22265
22266
22267
22268
22269
22270
22271
22272
22273
22274
22275
22276
22277
22278
22279
22280
22281
22282
22283
22284
22285
22286
22287
22288
22289
22290
22291
22292
22293
22294
22295
22296
22297
22298
22299
22300
22301
22302
22303
22304
22305
22306
22307
22308
22309
22310
22311
22312
22313
22314
22315
22316
22317
22318
22319
22320
22321
22322
22323
22324
22325
22326
22327
22328
22329
22330
22331
22332
22333
22334
22335
22336
22337
22338
22339
22340
22341
22342
22343
22344
22345
22346
22347
22348
22349
22350
22351
22352
22353
22354
22355
22356
22357
22358
22359
22360
22361
22362
22363
22364
22365
22366
22367
22368
22369
22370
22371
22372
22373
22374
22375
22376
22377
22378
22379
22380
22381
22382
22383
22384
22385
22386
22387
22388
22389
22390
22391
22392
22393
22394
22395
22396
22397
22398
22399
22400
22401
22402
22403
22404
22405
22406
22407
22408
22409
22410
22411
22412
22413
22414
22415
22416
22417
22418
22419
22420
22421
22422
22423
22424
22425
22426
22427
22428
22429
22430
22431
22432
22433
22434
22435
22436
22437
22438
22439
22440
22441
22442
22443
22444
22445
22446
22447
22448
22449
22450
22451
22452
22453
22454
22455
22456
22457
22458
22459
22460
22461
22462
22463
22464
22465
22466
22467
22468
22469
22470
22471
22472
22473
22474
22475
22476
22477
22478
22479
22480
22481
22482
22483
22484
22485
22486
22487
22488
22489
22490
22491
22492
22493
22494
22495
22496
22497
22498
22499
22500
22501
22502
22503
22504
22505
22506
22507
22508
22509
22510
22511
22512
22513
22514
22515
22516
22517
22518
22519
22520
22521
22522
22523
22524
22525
22526
22527
22528
22529
22530
22531
22532
22533
22534
22535
22536
22537
22538
22539
22540
22541
22542
22543
22544
22545
22546
22547
22548
22549
22550
22551
22552
22553
22554
22555
22556
22557
22558
22559
22560
22561
22562
22563
22564
22565
22566
22567
22568
22569
22570
22571
22572
22573
22574
22575
22576
22577
22578
22579
22580
22581
22582
22583
22584
22585
22586
22587
22588
22589
22590
22591
22592
22593
22594
22595
22596
22597
22598
22599
22600
22601
22602
22603
22604
22605
22606
22607
22608
22609
22610
22611
22612
22613
22614
22615
22616
22617
22618
22619
22620
22621
22622
22623
22624
22625
22626
22627
22628
22629
22630
22631
22632
22633
22634
22635
22636
22637
22638
22639
22640
22641
22642
22643
22644
22645
22646
22647
22648
22649
22650
22651
22652
22653
22654
22655
22656
22657
22658
22659
22660
22661
22662
22663
22664
22665
22666
22667
22668
22669
22670
22671
22672
22673
22674
22675
22676
22677
22678
22679
22680
22681
22682
22683
22684
22685
22686
22687
22688
22689
22690
22691
22692
22693
22694
22695
22696
22697
22698
22699
22700
22701
22702
22703
22704
22705
22706
22707
22708
22709
22710
22711
22712
22713
22714
22715
22716
22717
22718
22719
22720
22721
22722
22723
22724
22725
22726
22727
22728
22729
22730
22731
22732
22733
22734
22735
22736
22737
22738
22739
22740
22741
22742
22743
22744
22745
22746
22747
22748
22749
22750
22751
22752
22753
22754
22755
22756
22757
22758
22759
22760
22761
22762
22763
22764
22765
22766
22767
22768
22769
22770
22771
22772
22773
22774
22775
22776
22777
22778
22779
22780
22781
22782
22783
22784
22785
22786
22787
22788
22789
22790
22791
22792
22793
22794
22795
22796
22797
22798
22799
22800
22801
22802
22803
22804
22805
22806
22807
22808
22809
22810
22811
22812
22813
22814
22815
22816
22817
22818
22819
22820
22821
22822
22823
22824
22825
22826
22827
22828
22829
22830
22831
22832
22833
22834
22835
22836
22837
22838
22839
22840
22841
22842
22843
22844
22845
22846
22847
22848
22849
22850
22851
22852
22853
22854
22855
22856
22857
22858
22859
22860
22861
22862
22863
22864
22865
22866
22867
22868
22869
22870
22871
22872
22873
22874
22875
22876
22877
22878
22879
22880
22881
22882
22883
22884
22885
22886
22887
22888
22889
22890
22891
22892
22893
22894
22895
22896
22897
22898
22899
22900
22901
22902
22903
22904
22905
22906
22907
22908
22909
22910
22911
22912
22913
22914
22915
22916
22917
22918
22919
22920
22921
22922
22923
22924
22925
22926
22927
22928
22929
22930
22931
22932
22933
22934
22935
22936
22937
22938
22939
22940
22941
22942
22943
22944
22945
22946
22947
22948
22949
22950
22951
22952
22953
22954
22955
22956
22957
22958
22959
22960
22961
22962
22963
22964
22965
22966
22967
22968
22969
22970
22971
22972
22973
22974
22975
22976
22977
22978
22979
22980
22981
22982
22983
22984
22985
22986
22987
22988
22989
22990
22991
22992
22993
22994
22995
22996
22997
22998
22999
23000
23001
23002
23003
23004
23005
23006
23007
23008
23009
23010
23011
23012
23013
23014
23015
23016
23017
23018
23019
23020
23021
23022
23023
23024
23025
23026
23027
23028
23029
23030
23031
23032
23033
23034
23035
23036
23037
23038
23039
23040
23041
23042
23043
23044
23045
23046
23047
23048
23049
23050
23051
23052
23053
23054
23055
23056
23057
23058
23059
23060
23061
23062
23063
23064
23065
23066
23067
23068
23069
23070
23071
23072
23073
23074
23075
23076
23077
23078
23079
23080
23081
23082
23083
23084
23085
23086
23087
23088
23089
23090
23091
23092
23093
23094
23095
23096
23097
23098
23099
23100
23101
23102
23103
23104
23105
23106
23107
23108
23109
23110
23111
23112
23113
23114
23115
23116
23117
23118
23119
23120
23121
23122
23123
23124
23125
23126
23127
23128
23129
23130
23131
23132
23133
23134
23135
23136
23137
23138
23139
23140
23141
23142
23143
23144
23145
23146
23147
23148
23149
23150
23151
23152
23153
23154
23155
23156
23157
23158
23159
23160
23161
23162
23163
23164
23165
23166
23167
23168
23169
23170
23171
23172
23173
23174
23175
23176
23177
23178
23179
23180
23181
23182
23183
23184
23185
23186
23187
23188
23189
23190
23191
23192
23193
23194
23195
23196
23197
23198
23199
23200
23201
23202
23203
23204
23205
23206
23207
23208
23209
23210
23211
23212
23213
23214
23215
23216
23217
23218
23219
23220
23221
23222
23223
23224
23225
23226
23227
23228
23229
23230
23231
23232
23233
23234
23235
23236
23237
23238
23239
23240
23241
23242
23243
23244
23245
23246
23247
23248
23249
23250
23251
23252
23253
23254
23255
23256
23257
23258
23259
23260
23261
23262
23263
23264
23265
23266
23267
23268
23269
23270
23271
23272
23273
23274
23275
23276
23277
23278
23279
23280
23281
23282
23283
23284
23285
23286
23287
23288
23289
23290
23291
23292
23293
23294
23295
23296
23297
23298
23299
23300
23301
23302
23303
23304
23305
23306
23307
23308
23309
23310
23311
23312
23313
23314
23315
23316
23317
23318
23319
23320
23321
23322
23323
23324
23325
23326
23327
23328
23329
23330
23331
23332
23333
23334
23335
23336
23337
23338
23339
23340
23341
23342
23343
23344
23345
23346
23347
23348
23349
23350
23351
23352
23353
23354
23355
23356
23357
23358
23359
23360
23361
23362
23363
23364
23365
23366
23367
23368
23369
23370
23371
23372
23373
23374
23375
23376
23377
23378
23379
23380
23381
23382
23383
23384
23385
23386
23387
23388
23389
23390
23391
23392
23393
23394
23395
23396
23397
23398
23399
23400
23401
23402
23403
23404
23405
23406
23407
23408
23409
23410
23411
23412
23413
23414
23415
23416
23417
23418
23419
23420
23421
23422
23423
23424
23425
23426
23427
23428
23429
23430
23431
23432
23433
23434
23435
23436
23437
23438
23439
23440
23441
23442
23443
23444
23445
23446
23447
23448
23449
23450
23451
23452
23453
23454
23455
23456
23457
23458
23459
23460
23461
23462
23463
23464
23465
23466
23467
23468
23469
23470
23471
23472
23473
23474
23475
23476
23477
23478
23479
23480
23481
23482
23483
23484
23485
23486
23487
23488
23489
23490
23491
23492
23493
23494
23495
23496
23497
23498
23499
23500
23501
23502
23503
23504
23505
23506
23507
23508
23509
23510
23511
23512
23513
23514
23515
23516
23517
23518
23519
23520
23521
23522
23523
23524
23525
23526
23527
23528
23529
23530
23531
23532
23533
23534
23535
23536
23537
23538
23539
23540
23541
23542
23543
23544
23545
23546
23547
23548
23549
23550
23551
23552
23553
23554
23555
23556
23557
23558
23559
23560
23561
23562
23563
23564
23565
23566
23567
23568
23569
23570
23571
23572
23573
23574
23575
23576
23577
23578
23579
23580
23581
23582
23583
23584
23585
23586
23587
23588
23589
23590
23591
23592
23593
23594
23595
23596
23597
23598
23599
23600
23601
23602
23603
23604
23605
23606
23607
23608
23609
23610
23611
23612
23613
23614
23615
23616
23617
23618
23619
23620
23621
23622
23623
23624
23625
23626
23627
23628
23629
23630
23631
23632
23633
23634
23635
23636
23637
23638
23639
23640
23641
23642
23643
23644
23645
23646
23647
23648
23649
23650
23651
23652
23653
23654
23655
23656
23657
23658
23659
23660
23661
23662
23663
23664
23665
23666
23667
23668
23669
23670
23671
23672
23673
23674
23675
23676
23677
23678
23679
23680
23681
23682
23683
23684
23685
23686
23687
23688
23689
23690
23691
23692
23693
23694
23695
23696
23697
23698
23699
23700
23701
23702
23703
23704
23705
23706
23707
23708
23709
23710
23711
23712
23713
23714
23715
23716
23717
23718
23719
23720
23721
23722
23723
23724
23725
23726
23727
23728
23729
23730
23731
23732
23733
23734
23735
23736
23737
23738
23739
23740
23741
23742
23743
23744
23745
23746
23747
23748
23749
23750
23751
23752
23753
23754
23755
23756
23757
23758
23759
23760
23761
23762
23763
23764
23765
23766
23767
23768
23769
23770
23771
23772
23773
23774
23775
23776
23777
23778
23779
23780
23781
23782
23783
23784
23785
23786
23787
23788
23789
23790
23791
23792
23793
23794
23795
23796
23797
23798
23799
23800
23801
23802
23803
23804
23805
23806
23807
23808
23809
23810
23811
23812
23813
23814
23815
23816
23817
23818
23819
23820
23821
23822
23823
23824
23825
23826
23827
23828
23829
23830
23831
23832
23833
23834
23835
23836
23837
23838
23839
23840
23841
23842
23843
23844
23845
23846
23847
23848
23849
23850
23851
23852
23853
23854
23855
23856
23857
23858
23859
23860
23861
23862
23863
23864
23865
23866
23867
23868
23869
23870
23871
23872
23873
23874
23875
23876
23877
23878
23879
23880
23881
23882
23883
23884
23885
23886
23887
23888
23889
23890
23891
23892
23893
23894
23895
23896
23897
23898
23899
23900
23901
23902
23903
23904
23905
23906
23907
23908
23909
23910
23911
23912
23913
23914
23915
23916
23917
23918
23919
23920
23921
23922
23923
23924
23925
23926
23927
23928
23929
23930
23931
23932
23933
23934
23935
23936
23937
23938
23939
23940
23941
23942
23943
23944
23945
23946
23947
23948
23949
23950
23951
23952
23953
23954
23955
23956
23957
23958
23959
23960
23961
23962
23963
23964
23965
23966
23967
23968
23969
23970
23971
23972
23973
23974
23975
23976
23977
23978
23979
23980
23981
23982
23983
23984
23985
23986
23987
23988
23989
23990
23991
23992
23993
23994
23995
23996
23997
23998
23999
24000
24001
24002
24003
24004
24005
24006
24007
24008
24009
24010
24011
24012
24013
24014
24015
24016
24017
24018
24019
24020
24021
24022
24023
24024
24025
24026
24027
24028
24029
24030
24031
24032
24033
24034
24035
24036
24037
24038
24039
24040
24041
24042
24043
24044
24045
24046
24047
24048
24049
24050
24051
24052
24053
24054
24055
24056
24057
24058
24059
24060
24061
24062
24063
24064
24065
24066
24067
24068
24069
24070
24071
24072
24073
24074
24075
24076
24077
24078
24079
24080
24081
24082
24083
24084
24085
24086
24087
24088
24089
24090
24091
24092
24093
24094
24095
24096
24097
24098
24099
24100
24101
24102
24103
24104
24105
24106
24107
24108
24109
24110
24111
24112
24113
24114
24115
24116
24117
24118
24119
24120
24121
24122
24123
24124
24125
24126
24127
24128
24129
24130
24131
24132
24133
24134
24135
24136
24137
24138
24139
24140
24141
24142
24143
24144
24145
24146
24147
24148
24149
24150
24151
24152
24153
24154
24155
24156
24157
24158
24159
24160
24161
24162
24163
24164
24165
24166
24167
24168
24169
24170
24171
24172
24173
24174
24175
24176
24177
24178
24179
24180
24181
24182
24183
24184
24185
24186
24187
24188
24189
24190
24191
24192
24193
24194
24195
24196
24197
24198
24199
24200
24201
24202
24203
24204
24205
24206
24207
24208
24209
24210
24211
24212
24213
24214
24215
24216
24217
24218
24219
24220
24221
24222
24223
24224
24225
24226
24227
24228
24229
24230
24231
24232
24233
24234
24235
24236
24237
24238
24239
24240
24241
24242
24243
24244
24245
24246
24247
24248
24249
24250
24251
24252
24253
24254
24255
24256
24257
24258
24259
24260
24261
24262
24263
24264
24265
24266
24267
24268
24269
24270
24271
24272
24273
24274
24275
24276
24277
24278
24279
24280
24281
24282
24283
24284
24285
24286
24287
24288
24289
24290
24291
24292
24293
24294
24295
24296
24297
24298
24299
24300
24301
24302
24303
24304
24305
24306
24307
24308
24309
24310
24311
24312
24313
24314
24315
24316
24317
24318
24319
24320
24321
24322
24323
24324
24325
24326
24327
24328
24329
24330
24331
24332
24333
24334
24335
24336
24337
24338
24339
24340
24341
24342
24343
24344
24345
24346
24347
24348
24349
24350
24351
24352
24353
24354
24355
24356
24357
24358
24359
24360
24361
24362
24363
24364
24365
24366
24367
24368
24369
24370
24371
24372
24373
24374
24375
24376
24377
24378
24379
24380
24381
24382
24383
24384
24385
24386
24387
24388
24389
24390
24391
24392
24393
24394
24395
24396
24397
24398
24399
24400
24401
24402
24403
24404
24405
24406
24407
24408
24409
24410
24411
24412
24413
24414
24415
24416
24417
24418
24419
24420
24421
24422
24423
24424
24425
24426
24427
24428
24429
24430
24431
24432
24433
24434
24435
24436
24437
24438
24439
24440
24441
24442
24443
24444
24445
24446
24447
24448
24449
24450
24451
24452
24453
24454
24455
24456
24457
24458
24459
24460
24461
24462
24463
24464
24465
24466
24467
24468
24469
24470
24471
24472
24473
24474
24475
24476
24477
24478
24479
24480
24481
24482
24483
24484
24485
24486
24487
24488
24489
24490
24491
24492
24493
24494
24495
24496
24497
24498
24499
24500
24501
24502
24503
24504
24505
24506
24507
24508
24509
24510
24511
24512
24513
24514
24515
24516
24517
24518
24519
24520
24521
24522
24523
24524
24525
24526
24527
24528
24529
24530
24531
24532
24533
24534
24535
24536
24537
24538
24539
24540
24541
24542
24543
24544
24545
24546
24547
24548
24549
24550
24551
24552
24553
24554
24555
24556
24557
24558
24559
24560
24561
24562
24563
24564
24565
24566
24567
24568
24569
24570
24571
24572
24573
24574
24575
24576
24577
24578
24579
24580
24581
24582
24583
24584
24585
24586
24587
24588
24589
24590
24591
24592
24593
24594
24595
24596
24597
24598
24599
24600
24601
24602
24603
24604
24605
24606
24607
24608
24609
24610
24611
24612
24613
24614
24615
24616
24617
24618
24619
24620
24621
24622
24623
24624
24625
24626
24627
24628
24629
24630
24631
24632
24633
24634
24635
24636
24637
24638
24639
24640
24641
24642
24643
24644
24645
24646
24647
24648
24649
24650
24651
24652
24653
24654
24655
24656
24657
24658
24659
24660
24661
24662
24663
24664
24665
24666
24667
24668
24669
24670
24671
24672
24673
24674
24675
24676
24677
24678
24679
24680
24681
24682
24683
24684
24685
24686
24687
24688
24689
24690
24691
24692
24693
24694
24695
24696
24697
24698
24699
24700
24701
24702
24703
24704
24705
24706
24707
24708
24709
24710
24711
24712
24713
24714
24715
24716
24717
24718
24719
24720
24721
24722
24723
24724
24725
24726
24727
24728
24729
24730
24731
24732
24733
24734
24735
24736
24737
24738
24739
24740
24741
24742
24743
24744
24745
24746
24747
24748
24749
24750
24751
24752
24753
24754
24755
24756
24757
24758
24759
24760
24761
24762
24763
24764
24765
24766
24767
24768
24769
24770
24771
24772
24773
24774
24775
24776
24777
24778
24779
24780
24781
24782
24783
24784
24785
24786
24787
24788
24789
24790
24791
24792
24793
24794
24795
24796
24797
24798
24799
24800
24801
24802
24803
24804
24805
24806
24807
24808
24809
24810
24811
24812
24813
24814
24815
24816
24817
24818
24819
24820
24821
24822
24823
24824
24825
24826
24827
24828
24829
24830
24831
24832
24833
24834
24835
24836
24837
24838
24839
24840
24841
24842
24843
24844
24845
24846
24847
24848
24849
24850
24851
24852
24853
24854
24855
24856
24857
24858
24859
24860
24861
24862
24863
24864
24865
24866
24867
24868
24869
24870
24871
24872
24873
24874
24875
24876
24877
24878
24879
24880
24881
24882
24883
24884
24885
24886
24887
24888
24889
24890
24891
24892
24893
24894
24895
24896
24897
24898
24899
24900
24901
24902
24903
24904
24905
24906
24907
24908
24909
24910
24911
24912
24913
24914
24915
24916
24917
24918
24919
24920
24921
24922
24923
24924
24925
24926
24927
24928
24929
24930
24931
24932
24933
24934
24935
24936
24937
24938
24939
24940
24941
24942
24943
24944
24945
24946
24947
24948
24949
24950
24951
24952
24953
24954
24955
24956
24957
24958
24959
24960
24961
24962
24963
24964
24965
24966
24967
24968
24969
24970
24971
24972
24973
24974
24975
24976
24977
24978
24979
24980
24981
24982
24983
24984
24985
24986
24987
24988
24989
24990
24991
24992
24993
24994
24995
24996
24997
24998
24999
25000
25001
25002
25003
25004
25005
25006
25007
25008
25009
25010
25011
25012
25013
25014
25015
25016
25017
25018
25019
25020
25021
25022
25023
25024
25025
25026
25027
25028
25029
25030
25031
25032
25033
25034
25035
25036
25037
25038
25039
25040
25041
25042
25043
25044
25045
25046
25047
25048
25049
25050
25051
25052
25053
25054
25055
25056
25057
25058
25059
25060
25061
25062
25063
25064
25065
25066
25067
25068
25069
25070
25071
25072
25073
25074
25075
25076
25077
25078
25079
25080
25081
25082
25083
25084
25085
25086
25087
25088
25089
25090
25091
25092
25093
25094
25095
25096
25097
25098
25099
25100
25101
25102
25103
25104
25105
25106
25107
25108
25109
25110
25111
25112
25113
25114
25115
25116
25117
25118
25119
25120
25121
25122
25123
25124
25125
25126
25127
25128
25129
25130
25131
25132
25133
25134
25135
25136
25137
25138
25139
25140
25141
25142
25143
25144
25145
25146
25147
25148
25149
25150
25151
25152
25153
25154
25155
25156
25157
25158
25159
25160
25161
25162
25163
25164
25165
25166
25167
25168
25169
25170
25171
25172
25173
25174
25175
25176
25177
25178
25179
25180
25181
25182
25183
25184
25185
25186
25187
25188
25189
25190
25191
25192
25193
25194
25195
25196
25197
25198
25199
25200
25201
25202
25203
25204
25205
25206
25207
25208
25209
25210
25211
25212
25213
25214
25215
25216
25217
25218
25219
25220
25221
25222
25223
25224
25225
25226
25227
25228
25229
25230
25231
25232
25233
25234
25235
25236
25237
25238
25239
25240
25241
25242
25243
25244
25245
25246
25247
25248
25249
25250
25251
25252
25253
25254
25255
25256
25257
25258
25259
25260
25261
25262
25263
25264
25265
25266
25267
25268
25269
25270
25271
25272
25273
25274
25275
25276
25277
25278
25279
25280
25281
25282
25283
25284
25285
25286
25287
25288
25289
25290
25291
25292
25293
25294
25295
25296
25297
25298
25299
25300
25301
25302
25303
25304
25305
25306
25307
25308
25309
25310
25311
25312
25313
25314
25315
25316
25317
25318
25319
25320
25321
25322
25323
25324
25325
25326
25327
25328
25329
25330
25331
25332
25333
25334
25335
25336
25337
25338
25339
25340
25341
25342
25343
25344
25345
25346
25347
25348
25349
25350
25351
25352
25353
25354
25355
25356
25357
25358
25359
25360
25361
25362
25363
25364
25365
25366
25367
25368
25369
25370
25371
25372
25373
25374
25375
25376
25377
25378
25379
25380
25381
25382
25383
25384
25385
25386
25387
25388
25389
25390
25391
25392
25393
25394
25395
25396
25397
25398
25399
25400
25401
25402
25403
25404
25405
25406
25407
25408
25409
25410
25411
25412
25413
25414
25415
25416
25417
25418
25419
25420
25421
25422
25423
25424
25425
25426
25427
25428
25429
25430
25431
25432
25433
25434
25435
25436
25437
25438
25439
25440
25441
25442
25443
25444
25445
25446
25447
25448
25449
25450
25451
25452
25453
25454
25455
25456
25457
25458
25459
25460
25461
25462
25463
25464
25465
25466
25467
25468
25469
25470
25471
25472
25473
25474
25475
25476
25477
25478
25479
25480
25481
25482
25483
25484
25485
25486
25487
25488
25489
25490
25491
25492
25493
25494
25495
25496
25497
25498
25499
25500
25501
25502
25503
25504
25505
25506
25507
25508
25509
25510
25511
25512
25513
25514
25515
25516
25517
25518
25519
25520
25521
25522
25523
25524
25525
25526
25527
25528
25529
25530
25531
25532
25533
25534
25535
25536
25537
25538
25539
25540
25541
25542
25543
25544
25545
25546
25547
25548
25549
25550
25551
25552
25553
25554
25555
25556
25557
25558
25559
25560
25561
25562
25563
25564
25565
25566
25567
25568
25569
25570
25571
25572
25573
25574
25575
25576
25577
25578
25579
25580
25581
25582
25583
25584
25585
25586
25587
25588
25589
25590
25591
25592
25593
25594
25595
25596
25597
25598
25599
25600
25601
25602
25603
25604
25605
25606
25607
25608
25609
25610
25611
25612
25613
25614
25615
25616
25617
25618
25619
25620
25621
25622
25623
25624
25625
25626
25627
25628
25629
25630
25631
25632
25633
25634
25635
25636
25637
25638
25639
25640
25641
25642
25643
25644
25645
25646
25647
25648
25649
25650
25651
25652
25653
25654
25655
25656
25657
25658
25659
25660
25661
25662
25663
25664
25665
25666
25667
25668
25669
25670
25671
25672
25673
25674
25675
25676
25677
25678
25679
25680
25681
25682
25683
25684
25685
25686
25687
25688
25689
25690
25691
25692
25693
25694
25695
25696
25697
25698
25699
25700
25701
25702
25703
25704
25705
25706
25707
25708
25709
25710
25711
25712
25713
25714
25715
25716
25717
25718
25719
25720
25721
25722
25723
25724
25725
25726
25727
25728
25729
25730
25731
25732
25733
25734
25735
25736
25737
25738
25739
25740
25741
25742
25743
25744
25745
25746
25747
25748
25749
25750
25751
25752
25753
25754
25755
25756
25757
25758
25759
25760
25761
25762
25763
25764
25765
25766
25767
25768
25769
25770
25771
25772
25773
25774
25775
25776
25777
25778
25779
25780
25781
25782
25783
25784
25785
25786
25787
25788
25789
25790
25791
25792
25793
25794
25795
25796
25797
25798
25799
25800
25801
25802
25803
25804
25805
25806
25807
25808
25809
25810
25811
25812
25813
25814
25815
25816
25817
25818
25819
25820
25821
25822
25823
25824
25825
25826
25827
25828
25829
25830
25831
25832
25833
25834
25835
25836
25837
25838
25839
25840
25841
25842
25843
25844
25845
25846
25847
25848
25849
25850
25851
25852
25853
25854
25855
25856
25857
25858
25859
25860
25861
25862
25863
25864
25865
25866
25867
25868
25869
25870
25871
25872
25873
25874
25875
25876
25877
25878
25879
25880
25881
25882
25883
25884
25885
25886
25887
25888
25889
25890
25891
25892
25893
25894
25895
25896
25897
25898
25899
25900
25901
25902
25903
25904
25905
25906
25907
25908
25909
25910
25911
25912
25913
25914
25915
25916
25917
25918
25919
25920
25921
25922
25923
25924
25925
25926
25927
25928
25929
25930
25931
25932
25933
25934
25935
25936
25937
25938
25939
25940
25941
25942
25943
25944
25945
25946
25947
25948
25949
25950
25951
25952
25953
25954
25955
25956
25957
25958
25959
25960
25961
25962
25963
25964
25965
25966
25967
25968
25969
25970
25971
25972
25973
25974
25975
25976
25977
25978
25979
25980
25981
25982
25983
25984
25985
25986
25987
25988
25989
25990
25991
25992
25993
25994
25995
25996
25997
25998
25999
26000
26001
26002
26003
26004
26005
26006
26007
26008
26009
26010
26011
26012
26013
26014
26015
26016
26017
26018
26019
26020
26021
26022
26023
26024
26025
26026
26027
26028
26029
26030
26031
26032
26033
26034
26035
26036
26037
26038
26039
26040
26041
26042
26043
26044
26045
26046
26047
26048
26049
26050
26051
26052
26053
26054
26055
26056
26057
26058
26059
26060
26061
26062
26063
26064
26065
26066
26067
26068
26069
26070
26071
26072
26073
26074
26075
26076
26077
26078
26079
26080
26081
26082
26083
26084
26085
26086
26087
26088
26089
26090
26091
26092
26093
26094
26095
26096
26097
26098
26099
26100
26101
26102
26103
26104
26105
26106
26107
26108
26109
26110
26111
26112
26113
26114
26115
26116
26117
26118
26119
26120
26121
26122
26123
26124
26125
26126
26127
26128
26129
26130
26131
26132
26133
26134
26135
26136
26137
26138
26139
26140
26141
26142
26143
26144
26145
26146
26147
26148
26149
26150
26151
26152
26153
26154
26155
26156
26157
26158
26159
26160
26161
26162
26163
26164
26165
26166
26167
26168
26169
26170
26171
26172
26173
26174
26175
26176
26177
26178
26179
26180
26181
26182
26183
26184
26185
26186
26187
26188
26189
26190
26191
26192
26193
26194
26195
26196
26197
26198
26199
26200
26201
26202
26203
26204
26205
26206
26207
26208
26209
26210
26211
26212
26213
26214
26215
26216
26217
26218
26219
26220
26221
26222
26223
26224
26225
26226
26227
26228
26229
26230
26231
26232
26233
26234
26235
26236
26237
26238
26239
26240
26241
26242
26243
26244
26245
26246
26247
26248
26249
26250
26251
26252
26253
26254
26255
26256
26257
26258
26259
26260
26261
26262
26263
26264
26265
26266
26267
26268
26269
26270
26271
26272
26273
26274
26275
26276
26277
26278
26279
26280
26281
26282
26283
26284
26285
26286
26287
26288
26289
26290
26291
26292
26293
26294
26295
26296
26297
26298
26299
26300
26301
26302
26303
26304
26305
26306
26307
26308
26309
26310
26311
26312
26313
26314
26315
26316
26317
26318
26319
26320
26321
26322
26323
26324
26325
26326
26327
26328
26329
26330
26331
26332
26333
26334
26335
26336
26337
26338
26339
26340
26341
26342
26343
26344
26345
26346
26347
26348
26349
26350
26351
26352
26353
26354
26355
26356
26357
26358
26359
26360
26361
26362
26363
26364
26365
26366
26367
26368
26369
26370
26371
26372
26373
26374
26375
26376
26377
26378
26379
26380
26381
26382
26383
26384
26385
26386
26387
26388
26389
26390
26391
26392
26393
26394
26395
26396
26397
26398
26399
26400
26401
26402
26403
26404
26405
26406
26407
26408
26409
26410
26411
26412
26413
26414
26415
26416
26417
26418
26419
26420
26421
26422
26423
26424
26425
26426
26427
26428
26429
26430
26431
26432
26433
26434
26435
26436
26437
26438
26439
26440
26441
26442
26443
26444
26445
26446
26447
26448
26449
26450
26451
26452
26453
26454
26455
26456
26457
26458
26459
26460
26461
26462
26463
26464
26465
26466
26467
26468
26469
26470
26471
26472
26473
26474
26475
26476
26477
26478
26479
26480
26481
26482
26483
26484
26485
26486
26487
26488
26489
26490
26491
26492
26493
26494
26495
26496
26497
26498
26499
26500
26501
26502
26503
26504
26505
26506
26507
26508
26509
26510
26511
26512
26513
26514
26515
26516
26517
26518
26519
26520
26521
26522
26523
26524
26525
26526
26527
26528
26529
26530
26531
26532
26533
26534
26535
26536
26537
26538
26539
26540
26541
26542
26543
26544
26545
26546
26547
26548
26549
26550
26551
26552
26553
26554
26555
26556
26557
26558
26559
26560
26561
26562
26563
26564
26565
26566
26567
26568
26569
26570
26571
26572
26573
26574
26575
26576
26577
26578
26579
26580
26581
26582
26583
26584
26585
26586
26587
26588
26589
26590
26591
26592
26593
26594
26595
26596
26597
26598
26599
26600
26601
26602
26603
26604
26605
26606
26607
26608
26609
26610
26611
26612
26613
26614
26615
26616
26617
26618
26619
26620
26621
26622
26623
26624
26625
26626
26627
26628
26629
26630
26631
26632
26633
26634
26635
26636
26637
26638
26639
26640
26641
26642
26643
26644
26645
26646
26647
26648
26649
26650
26651
26652
26653
26654
26655
26656
26657
26658
26659
26660
26661
26662
26663
26664
26665
26666
26667
26668
26669
26670
26671
26672
26673
26674
26675
26676
26677
26678
26679
26680
26681
26682
26683
26684
26685
26686
26687
26688
26689
26690
26691
26692
26693
26694
26695
26696
26697
26698
26699
26700
26701
26702
26703
26704
26705
26706
26707
26708
26709
26710
26711
26712
26713
26714
26715
26716
26717
26718
26719
26720
26721
26722
26723
26724
26725
26726
26727
26728
26729
26730
26731
26732
26733
26734
26735
26736
26737
26738
26739
26740
26741
26742
26743
26744
26745
26746
26747
26748
26749
26750
26751
26752
26753
26754
26755
26756
26757
26758
26759
26760
26761
26762
26763
26764
26765
26766
26767
26768
26769
26770
26771
26772
26773
26774
26775
26776
26777
26778
26779
26780
26781
26782
26783
26784
26785
26786
26787
26788
26789
26790
26791
26792
26793
26794
26795
26796
26797
26798
26799
26800
26801
26802
26803
26804
26805
26806
26807
26808
26809
26810
26811
26812
26813
26814
26815
26816
26817
26818
26819
26820
26821
26822
26823
26824
26825
26826
26827
26828
26829
26830
26831
26832
26833
26834
26835
26836
26837
26838
26839
26840
26841
26842
26843
26844
26845
26846
26847
26848
26849
26850
26851
26852
26853
26854
26855
26856
26857
26858
26859
26860
26861
26862
26863
26864
26865
26866
26867
26868
26869
26870
26871
26872
26873
26874
26875
26876
26877
26878
26879
26880
26881
26882
26883
26884
26885
26886
26887
26888
26889
26890
26891
26892
26893
26894
26895
26896
26897
26898
26899
26900
26901
26902
26903
26904
26905
26906
26907
26908
26909
26910
26911
26912
26913
26914
26915
26916
26917
26918
26919
26920
26921
26922
26923
26924
26925
26926
26927
26928
26929
26930
26931
26932
26933
26934
26935
26936
26937
26938
26939
26940
26941
26942
26943
26944
26945
26946
26947
26948
26949
26950
26951
26952
26953
26954
26955
26956
26957
26958
26959
26960
26961
26962
26963
26964
26965
26966
26967
26968
26969
26970
26971
26972
26973
26974
26975
26976
26977
26978
26979
26980
26981
26982
26983
26984
26985
26986
26987
26988
26989
26990
26991
26992
26993
26994
26995
26996
26997
26998
26999
27000
27001
27002
27003
27004
27005
27006
27007
27008
27009
27010
27011
27012
27013
27014
27015
27016
27017
27018
27019
27020
27021
27022
27023
27024
27025
27026
27027
27028
27029
27030
27031
27032
27033
27034
27035
27036
27037
27038
| /*===- TableGen'erated file -------------------------------------*- C++ -*-===*\
|* *|
|* Assembly Writer Source Fragment *|
|* *|
|* Automatically generated file, do not edit! *|
|* *|
\*===----------------------------------------------------------------------===*/
/// printInstruction - This method is automatically generated by tablegen
/// from the instruction set description.
void AArch64InstPrinter::printInstruction(const MCInst *MI, const MCSubtargetInfo &STI, raw_ostream &O) {
static const char AsmStrs[] = {
/* 0 */ 's', 'h', 'a', '1', 's', 'u', '0', 9, 0,
/* 9 */ 's', 'h', 'a', '5', '1', '2', 's', 'u', '0', 9, 0,
/* 20 */ 's', 'h', 'a', '2', '5', '6', 's', 'u', '0', 9, 0,
/* 31 */ 'l', 'd', '1', 9, 0,
/* 36 */ 't', 'r', 'n', '1', 9, 0,
/* 42 */ 'z', 'i', 'p', '1', 9, 0,
/* 48 */ 'u', 'z', 'p', '1', 9, 0,
/* 54 */ 'd', 'c', 'p', 's', '1', 9, 0,
/* 61 */ 's', 'm', '3', 's', 's', '1', 9, 0,
/* 69 */ 's', 't', '1', 9, 0,
/* 74 */ 's', 'h', 'a', '1', 's', 'u', '1', 9, 0,
/* 83 */ 's', 'h', 'a', '5', '1', '2', 's', 'u', '1', 9, 0,
/* 94 */ 's', 'h', 'a', '2', '5', '6', 's', 'u', '1', 9, 0,
/* 105 */ 's', 'm', '3', 'p', 'a', 'r', 't', 'w', '1', 9, 0,
/* 116 */ 'r', 'a', 'x', '1', 9, 0,
/* 122 */ 'r', 'e', 'v', '3', '2', 9, 0,
/* 129 */ 'l', 'd', '2', 9, 0,
/* 134 */ 's', 'h', 'a', '5', '1', '2', 'h', '2', 9, 0,
/* 144 */ 's', 'h', 'a', '2', '5', '6', 'h', '2', 9, 0,
/* 154 */ 's', 'a', 'b', 'a', 'l', '2', 9, 0,
/* 162 */ 'u', 'a', 'b', 'a', 'l', '2', 9, 0,
/* 170 */ 's', 'q', 'd', 'm', 'l', 'a', 'l', '2', 9, 0,
/* 180 */ 'f', 'm', 'l', 'a', 'l', '2', 9, 0,
/* 188 */ 's', 'm', 'l', 'a', 'l', '2', 9, 0,
/* 196 */ 'u', 'm', 'l', 'a', 'l', '2', 9, 0,
/* 204 */ 's', 's', 'u', 'b', 'l', '2', 9, 0,
/* 212 */ 'u', 's', 'u', 'b', 'l', '2', 9, 0,
/* 220 */ 's', 'a', 'b', 'd', 'l', '2', 9, 0,
/* 228 */ 'u', 'a', 'b', 'd', 'l', '2', 9, 0,
/* 236 */ 's', 'a', 'd', 'd', 'l', '2', 9, 0,
/* 244 */ 'u', 'a', 'd', 'd', 'l', '2', 9, 0,
/* 252 */ 's', 's', 'h', 'l', 'l', '2', 9, 0,
/* 260 */ 'u', 's', 'h', 'l', 'l', '2', 9, 0,
/* 268 */ 's', 'q', 'd', 'm', 'u', 'l', 'l', '2', 9, 0,
/* 278 */ 'p', 'm', 'u', 'l', 'l', '2', 9, 0,
/* 286 */ 's', 'm', 'u', 'l', 'l', '2', 9, 0,
/* 294 */ 'u', 'm', 'u', 'l', 'l', '2', 9, 0,
/* 302 */ 's', 'q', 'd', 'm', 'l', 's', 'l', '2', 9, 0,
/* 312 */ 'f', 'm', 'l', 's', 'l', '2', 9, 0,
/* 320 */ 's', 'm', 'l', 's', 'l', '2', 9, 0,
/* 328 */ 'u', 'm', 'l', 's', 'l', '2', 9, 0,
/* 336 */ 'f', 'c', 'v', 't', 'l', '2', 9, 0,
/* 344 */ 'r', 's', 'u', 'b', 'h', 'n', '2', 9, 0,
/* 353 */ 'r', 'a', 'd', 'd', 'h', 'n', '2', 9, 0,
/* 362 */ 's', 'q', 's', 'h', 'r', 'n', '2', 9, 0,
/* 371 */ 'u', 'q', 's', 'h', 'r', 'n', '2', 9, 0,
/* 380 */ 's', 'q', 'r', 's', 'h', 'r', 'n', '2', 9, 0,
/* 390 */ 'u', 'q', 'r', 's', 'h', 'r', 'n', '2', 9, 0,
/* 400 */ 't', 'r', 'n', '2', 9, 0,
/* 406 */ 'f', 'c', 'v', 't', 'n', '2', 9, 0,
/* 414 */ 's', 'q', 'x', 't', 'n', '2', 9, 0,
/* 422 */ 'u', 'q', 'x', 't', 'n', '2', 9, 0,
/* 430 */ 's', 'q', 's', 'h', 'r', 'u', 'n', '2', 9, 0,
/* 440 */ 's', 'q', 'r', 's', 'h', 'r', 'u', 'n', '2', 9, 0,
/* 451 */ 's', 'q', 'x', 't', 'u', 'n', '2', 9, 0,
/* 460 */ 'f', 'c', 'v', 't', 'x', 'n', '2', 9, 0,
/* 469 */ 'z', 'i', 'p', '2', 9, 0,
/* 475 */ 'u', 'z', 'p', '2', 9, 0,
/* 481 */ 'd', 'c', 'p', 's', '2', 9, 0,
/* 488 */ 's', 't', '2', 9, 0,
/* 493 */ 's', 's', 'u', 'b', 'w', '2', 9, 0,
/* 501 */ 'u', 's', 'u', 'b', 'w', '2', 9, 0,
/* 509 */ 's', 'a', 'd', 'd', 'w', '2', 9, 0,
/* 517 */ 'u', 'a', 'd', 'd', 'w', '2', 9, 0,
/* 525 */ 's', 'm', '3', 'p', 'a', 'r', 't', 'w', '2', 9, 0,
/* 536 */ 'l', 'd', '3', 9, 0,
/* 541 */ 'e', 'o', 'r', '3', 9, 0,
/* 547 */ 'd', 'c', 'p', 's', '3', 9, 0,
/* 554 */ 's', 't', '3', 9, 0,
/* 559 */ 'r', 'e', 'v', '6', '4', 9, 0,
/* 566 */ 'l', 'd', '4', 9, 0,
/* 571 */ 's', 't', '4', 9, 0,
/* 576 */ 's', 'e', 't', 'f', '1', '6', 9, 0,
/* 584 */ 'r', 'e', 'v', '1', '6', 9, 0,
/* 591 */ 's', 'e', 't', 'f', '8', 9, 0,
/* 598 */ 's', 'm', '3', 't', 't', '1', 'a', 9, 0,
/* 607 */ 's', 'm', '3', 't', 't', '2', 'a', 9, 0,
/* 616 */ 'b', 'r', 'a', 'a', 9, 0,
/* 622 */ 'l', 'd', 'r', 'a', 'a', 9, 0,
/* 629 */ 'b', 'l', 'r', 'a', 'a', 9, 0,
/* 636 */ 's', 'a', 'b', 'a', 9, 0,
/* 642 */ 'u', 'a', 'b', 'a', 9, 0,
/* 648 */ 'p', 'a', 'c', 'd', 'a', 9, 0,
/* 655 */ 'l', 'd', 'a', 'd', 'd', 'a', 9, 0,
/* 663 */ 'f', 'a', 'd', 'd', 'a', 9, 0,
/* 670 */ 'a', 'u', 't', 'd', 'a', 9, 0,
/* 677 */ 'p', 'a', 'c', 'g', 'a', 9, 0,
/* 684 */ 'p', 'a', 'c', 'i', 'a', 9, 0,
/* 691 */ 'a', 'u', 't', 'i', 'a', 9, 0,
/* 698 */ 'b', 'r', 'k', 'a', 9, 0,
/* 704 */ 'f', 'c', 'm', 'l', 'a', 9, 0,
/* 711 */ 'f', 'm', 'l', 'a', 9, 0,
/* 717 */ 'f', 'n', 'm', 'l', 'a', 9, 0,
/* 724 */ 'l', 'd', 's', 'm', 'i', 'n', 'a', 9, 0,
/* 733 */ 'l', 'd', 'u', 'm', 'i', 'n', 'a', 9, 0,
/* 742 */ 'b', 'r', 'k', 'p', 'a', 9, 0,
/* 749 */ 'c', 'a', 's', 'p', 'a', 9, 0,
/* 756 */ 's', 'w', 'p', 'a', 9, 0,
/* 762 */ 'f', 'e', 'x', 'p', 'a', 9, 0,
/* 769 */ 'l', 'd', 'c', 'l', 'r', 'a', 9, 0,
/* 777 */ 'l', 'd', 'e', 'o', 'r', 'a', 9, 0,
/* 785 */ 's', 'r', 's', 'r', 'a', 9, 0,
/* 792 */ 'u', 'r', 's', 'r', 'a', 9, 0,
/* 799 */ 's', 's', 'r', 'a', 9, 0,
/* 805 */ 'u', 's', 'r', 'a', 9, 0,
/* 811 */ 'c', 'a', 's', 'a', 9, 0,
/* 817 */ 'l', 'd', 's', 'e', 't', 'a', 9, 0,
/* 825 */ 'f', 'r', 'i', 'n', 't', 'a', 9, 0,
/* 833 */ 'c', 'l', 'a', 's', 't', 'a', 9, 0,
/* 841 */ 'l', 'd', 's', 'm', 'a', 'x', 'a', 9, 0,
/* 850 */ 'l', 'd', 'u', 'm', 'a', 'x', 'a', 9, 0,
/* 859 */ 'p', 'a', 'c', 'd', 'z', 'a', 9, 0,
/* 867 */ 'a', 'u', 't', 'd', 'z', 'a', 9, 0,
/* 875 */ 'p', 'a', 'c', 'i', 'z', 'a', 9, 0,
/* 883 */ 'a', 'u', 't', 'i', 'z', 'a', 9, 0,
/* 891 */ 'l', 'd', '1', 'b', 9, 0,
/* 897 */ 'l', 'd', 'f', 'f', '1', 'b', 9, 0,
/* 905 */ 'l', 'd', 'n', 'f', '1', 'b', 9, 0,
/* 913 */ 'l', 'd', 'n', 't', '1', 'b', 9, 0,
/* 921 */ 's', 't', 'n', 't', '1', 'b', 9, 0,
/* 929 */ 's', 't', '1', 'b', 9, 0,
/* 935 */ 's', 'm', '3', 't', 't', '1', 'b', 9, 0,
/* 944 */ 'c', 'r', 'c', '3', '2', 'b', 9, 0,
/* 952 */ 'l', 'd', '2', 'b', 9, 0,
/* 958 */ 's', 't', '2', 'b', 9, 0,
/* 964 */ 's', 'm', '3', 't', 't', '2', 'b', 9, 0,
/* 973 */ 'l', 'd', '3', 'b', 9, 0,
/* 979 */ 's', 't', '3', 'b', 9, 0,
/* 985 */ 'l', 'd', '4', 'b', 9, 0,
/* 991 */ 's', 't', '4', 'b', 9, 0,
/* 997 */ 'l', 'd', 'a', 'd', 'd', 'a', 'b', 9, 0,
/* 1006 */ 'l', 'd', 's', 'm', 'i', 'n', 'a', 'b', 9, 0,
/* 1016 */ 'l', 'd', 'u', 'm', 'i', 'n', 'a', 'b', 9, 0,
/* 1026 */ 's', 'w', 'p', 'a', 'b', 9, 0,
/* 1033 */ 'b', 'r', 'a', 'b', 9, 0,
/* 1039 */ 'l', 'd', 'r', 'a', 'b', 9, 0,
/* 1046 */ 'b', 'l', 'r', 'a', 'b', 9, 0,
/* 1053 */ 'l', 'd', 'c', 'l', 'r', 'a', 'b', 9, 0,
/* 1062 */ 'l', 'd', 'e', 'o', 'r', 'a', 'b', 9, 0,
/* 1071 */ 'c', 'a', 's', 'a', 'b', 9, 0,
/* 1078 */ 'l', 'd', 's', 'e', 't', 'a', 'b', 9, 0,
/* 1087 */ 'l', 'd', 's', 'm', 'a', 'x', 'a', 'b', 9, 0,
/* 1097 */ 'l', 'd', 'u', 'm', 'a', 'x', 'a', 'b', 9, 0,
/* 1107 */ 'c', 'r', 'c', '3', '2', 'c', 'b', 9, 0,
/* 1116 */ 's', 'q', 'd', 'e', 'c', 'b', 9, 0,
/* 1124 */ 'u', 'q', 'd', 'e', 'c', 'b', 9, 0,
/* 1132 */ 's', 'q', 'i', 'n', 'c', 'b', 9, 0,
/* 1140 */ 'u', 'q', 'i', 'n', 'c', 'b', 9, 0,
/* 1148 */ 'p', 'a', 'c', 'd', 'b', 9, 0,
/* 1155 */ 'l', 'd', 'a', 'd', 'd', 'b', 9, 0,
/* 1163 */ 'a', 'u', 't', 'd', 'b', 9, 0,
/* 1170 */ 'p', 'r', 'f', 'b', 9, 0,
/* 1176 */ 'f', 'l', 'o', 'g', 'b', 9, 0,
/* 1183 */ 'p', 'a', 'c', 'i', 'b', 9, 0,
/* 1190 */ 'a', 'u', 't', 'i', 'b', 9, 0,
/* 1197 */ 'b', 'r', 'k', 'b', 9, 0,
/* 1203 */ 's', 'a', 'b', 'a', 'l', 'b', 9, 0,
/* 1211 */ 'u', 'a', 'b', 'a', 'l', 'b', 9, 0,
/* 1219 */ 'l', 'd', 'a', 'd', 'd', 'a', 'l', 'b', 9, 0,
/* 1229 */ 's', 'q', 'd', 'm', 'l', 'a', 'l', 'b', 9, 0,
/* 1239 */ 'f', 'm', 'l', 'a', 'l', 'b', 9, 0,
/* 1247 */ 's', 'm', 'l', 'a', 'l', 'b', 9, 0,
/* 1255 */ 'u', 'm', 'l', 'a', 'l', 'b', 9, 0,
/* 1263 */ 'l', 'd', 's', 'm', 'i', 'n', 'a', 'l', 'b', 9, 0,
/* 1274 */ 'l', 'd', 'u', 'm', 'i', 'n', 'a', 'l', 'b', 9, 0,
/* 1285 */ 's', 'w', 'p', 'a', 'l', 'b', 9, 0,
/* 1293 */ 'l', 'd', 'c', 'l', 'r', 'a', 'l', 'b', 9, 0,
/* 1303 */ 'l', 'd', 'e', 'o', 'r', 'a', 'l', 'b', 9, 0,
/* 1313 */ 'c', 'a', 's', 'a', 'l', 'b', 9, 0,
/* 1321 */ 'l', 'd', 's', 'e', 't', 'a', 'l', 'b', 9, 0,
/* 1331 */ 'l', 'd', 's', 'm', 'a', 'x', 'a', 'l', 'b', 9, 0,
/* 1342 */ 'l', 'd', 'u', 'm', 'a', 'x', 'a', 'l', 'b', 9, 0,
/* 1353 */ 's', 's', 'u', 'b', 'l', 'b', 9, 0,
/* 1361 */ 'u', 's', 'u', 'b', 'l', 'b', 9, 0,
/* 1369 */ 's', 'b', 'c', 'l', 'b', 9, 0,
/* 1376 */ 'a', 'd', 'c', 'l', 'b', 9, 0,
/* 1383 */ 's', 'a', 'b', 'd', 'l', 'b', 9, 0,
/* 1391 */ 'u', 'a', 'b', 'd', 'l', 'b', 9, 0,
/* 1399 */ 'l', 'd', 'a', 'd', 'd', 'l', 'b', 9, 0,
/* 1408 */ 's', 'a', 'd', 'd', 'l', 'b', 9, 0,
/* 1416 */ 'u', 'a', 'd', 'd', 'l', 'b', 9, 0,
/* 1424 */ 's', 's', 'h', 'l', 'l', 'b', 9, 0,
/* 1432 */ 'u', 's', 'h', 'l', 'l', 'b', 9, 0,
/* 1440 */ 's', 'q', 'd', 'm', 'u', 'l', 'l', 'b', 9, 0,
/* 1450 */ 'p', 'm', 'u', 'l', 'l', 'b', 9, 0,
/* 1458 */ 's', 'm', 'u', 'l', 'l', 'b', 9, 0,
/* 1466 */ 'u', 'm', 'u', 'l', 'l', 'b', 9, 0,
/* 1474 */ 'l', 'd', 's', 'm', 'i', 'n', 'l', 'b', 9, 0,
/* 1484 */ 'l', 'd', 'u', 'm', 'i', 'n', 'l', 'b', 9, 0,
/* 1494 */ 's', 'w', 'p', 'l', 'b', 9, 0,
/* 1501 */ 'l', 'd', 'c', 'l', 'r', 'l', 'b', 9, 0,
/* 1510 */ 'l', 'd', 'e', 'o', 'r', 'l', 'b', 9, 0,
/* 1519 */ 'c', 'a', 's', 'l', 'b', 9, 0,
/* 1526 */ 's', 'q', 'd', 'm', 'l', 's', 'l', 'b', 9, 0,
/* 1536 */ 'f', 'm', 'l', 's', 'l', 'b', 9, 0,
/* 1544 */ 's', 'm', 'l', 's', 'l', 'b', 9, 0,
/* 1552 */ 'u', 'm', 'l', 's', 'l', 'b', 9, 0,
/* 1560 */ 'l', 'd', 's', 'e', 't', 'l', 'b', 9, 0,
/* 1569 */ 'l', 'd', 's', 'm', 'a', 'x', 'l', 'b', 9, 0,
/* 1579 */ 'l', 'd', 'u', 'm', 'a', 'x', 'l', 'b', 9, 0,
/* 1589 */ 'd', 'm', 'b', 9, 0,
/* 1594 */ 'r', 's', 'u', 'b', 'h', 'n', 'b', 9, 0,
/* 1603 */ 'r', 'a', 'd', 'd', 'h', 'n', 'b', 9, 0,
/* 1612 */ 'l', 'd', 's', 'm', 'i', 'n', 'b', 9, 0,
/* 1621 */ 'l', 'd', 'u', 'm', 'i', 'n', 'b', 9, 0,
/* 1630 */ 's', 'q', 's', 'h', 'r', 'n', 'b', 9, 0,
/* 1639 */ 'u', 'q', 's', 'h', 'r', 'n', 'b', 9, 0,
/* 1648 */ 's', 'q', 'r', 's', 'h', 'r', 'n', 'b', 9, 0,
/* 1658 */ 'u', 'q', 'r', 's', 'h', 'r', 'n', 'b', 9, 0,
/* 1668 */ 's', 'q', 'x', 't', 'n', 'b', 9, 0,
/* 1676 */ 'u', 'q', 'x', 't', 'n', 'b', 9, 0,
/* 1684 */ 's', 'q', 's', 'h', 'r', 'u', 'n', 'b', 9, 0,
/* 1694 */ 's', 'q', 'r', 's', 'h', 'r', 'u', 'n', 'b', 9, 0,
/* 1705 */ 's', 'q', 'x', 't', 'u', 'n', 'b', 9, 0,
/* 1714 */ 'b', 'r', 'k', 'p', 'b', 9, 0,
/* 1721 */ 's', 'w', 'p', 'b', 9, 0,
/* 1727 */ 'l', 'd', '1', 'r', 'q', 'b', 9, 0,
/* 1735 */ 'l', 'd', '1', 'r', 'b', 9, 0,
/* 1742 */ 'l', 'd', 'a', 'r', 'b', 9, 0,
/* 1749 */ 'l', 'd', 'l', 'a', 'r', 'b', 9, 0,
/* 1757 */ 'l', 'd', 'r', 'b', 9, 0,
/* 1763 */ 'l', 'd', 'c', 'l', 'r', 'b', 9, 0,
/* 1771 */ 's', 't', 'l', 'l', 'r', 'b', 9, 0,
/* 1779 */ 's', 't', 'l', 'r', 'b', 9, 0,
/* 1786 */ 'l', 'd', 'e', 'o', 'r', 'b', 9, 0,
/* 1794 */ 'l', 'd', 'a', 'p', 'r', 'b', 9, 0,
/* 1802 */ 'l', 'd', 't', 'r', 'b', 9, 0,
/* 1809 */ 's', 't', 'r', 'b', 9, 0,
/* 1815 */ 's', 't', 't', 'r', 'b', 9, 0,
/* 1822 */ 'l', 'd', 'u', 'r', 'b', 9, 0,
/* 1829 */ 's', 't', 'l', 'u', 'r', 'b', 9, 0,
/* 1837 */ 'l', 'd', 'a', 'p', 'u', 'r', 'b', 9, 0,
/* 1846 */ 's', 't', 'u', 'r', 'b', 9, 0,
/* 1853 */ 'l', 'd', 'a', 'x', 'r', 'b', 9, 0,
/* 1861 */ 'l', 'd', 'x', 'r', 'b', 9, 0,
/* 1868 */ 's', 't', 'l', 'x', 'r', 'b', 9, 0,
/* 1876 */ 's', 't', 'x', 'r', 'b', 9, 0,
/* 1883 */ 'l', 'd', '1', 's', 'b', 9, 0,
/* 1890 */ 'l', 'd', 'f', 'f', '1', 's', 'b', 9, 0,
/* 1899 */ 'l', 'd', 'n', 'f', '1', 's', 'b', 9, 0,
/* 1908 */ 'l', 'd', 'n', 't', '1', 's', 'b', 9, 0,
/* 1917 */ 'c', 'a', 's', 'b', 9, 0,
/* 1923 */ 'd', 's', 'b', 9, 0,
/* 1928 */ 'i', 's', 'b', 9, 0,
/* 1933 */ 'f', 'm', 's', 'b', 9, 0,
/* 1939 */ 'f', 'n', 'm', 's', 'b', 9, 0,
/* 1946 */ 'l', 'd', '1', 'r', 's', 'b', 9, 0,
/* 1954 */ 'l', 'd', 'r', 's', 'b', 9, 0,
/* 1961 */ 'l', 'd', 't', 'r', 's', 'b', 9, 0,
/* 1969 */ 'l', 'd', 'u', 'r', 's', 'b', 9, 0,
/* 1977 */ 'l', 'd', 'a', 'p', 'u', 'r', 's', 'b', 9, 0,
/* 1987 */ 't', 's', 'b', 9, 0,
/* 1992 */ 'l', 'd', 's', 'e', 't', 'b', 9, 0,
/* 2000 */ 's', 's', 'u', 'b', 'l', 't', 'b', 9, 0,
/* 2009 */ 'c', 'n', 't', 'b', 9, 0,
/* 2015 */ 'e', 'o', 'r', 't', 'b', 9, 0,
/* 2022 */ 'c', 'l', 'a', 's', 't', 'b', 9, 0,
/* 2030 */ 's', 'x', 't', 'b', 9, 0,
/* 2036 */ 'u', 'x', 't', 'b', 9, 0,
/* 2042 */ 'f', 's', 'u', 'b', 9, 0,
/* 2048 */ 's', 'h', 's', 'u', 'b', 9, 0,
/* 2055 */ 'u', 'h', 's', 'u', 'b', 9, 0,
/* 2062 */ 'f', 'm', 's', 'u', 'b', 9, 0,
/* 2069 */ 'f', 'n', 'm', 's', 'u', 'b', 9, 0,
/* 2077 */ 's', 'q', 's', 'u', 'b', 9, 0,
/* 2084 */ 'u', 'q', 's', 'u', 'b', 9, 0,
/* 2091 */ 'r', 'e', 'v', 'b', 9, 0,
/* 2097 */ 's', 's', 'u', 'b', 'w', 'b', 9, 0,
/* 2105 */ 'u', 's', 'u', 'b', 'w', 'b', 9, 0,
/* 2113 */ 's', 'a', 'd', 'd', 'w', 'b', 9, 0,
/* 2121 */ 'u', 'a', 'd', 'd', 'w', 'b', 9, 0,
/* 2129 */ 'l', 'd', 's', 'm', 'a', 'x', 'b', 9, 0,
/* 2138 */ 'l', 'd', 'u', 'm', 'a', 'x', 'b', 9, 0,
/* 2147 */ 'p', 'a', 'c', 'd', 'z', 'b', 9, 0,
/* 2155 */ 'a', 'u', 't', 'd', 'z', 'b', 9, 0,
/* 2163 */ 'p', 'a', 'c', 'i', 'z', 'b', 9, 0,
/* 2171 */ 'a', 'u', 't', 'i', 'z', 'b', 9, 0,
/* 2179 */ 's', 'h', 'a', '1', 'c', 9, 0,
/* 2186 */ 's', 'b', 'c', 9, 0,
/* 2191 */ 'a', 'd', 'c', 9, 0,
/* 2196 */ 'b', 'i', 'c', 9, 0,
/* 2201 */ 'a', 'e', 's', 'i', 'm', 'c', 9, 0,
/* 2209 */ 'a', 'e', 's', 'm', 'c', 9, 0,
/* 2216 */ 'c', 's', 'i', 'n', 'c', 9, 0,
/* 2223 */ 'h', 'v', 'c', 9, 0,
/* 2228 */ 's', 'v', 'c', 9, 0,
/* 2233 */ 'l', 'd', '1', 'd', 9, 0,
/* 2239 */ 'l', 'd', 'f', 'f', '1', 'd', 9, 0,
/* 2247 */ 'l', 'd', 'n', 'f', '1', 'd', 9, 0,
/* 2255 */ 'l', 'd', 'n', 't', '1', 'd', 9, 0,
/* 2263 */ 's', 't', 'n', 't', '1', 'd', 9, 0,
/* 2271 */ 's', 't', '1', 'd', 9, 0,
/* 2277 */ 'l', 'd', '2', 'd', 9, 0,
/* 2283 */ 's', 't', '2', 'd', 9, 0,
/* 2289 */ 'l', 'd', '3', 'd', 9, 0,
/* 2295 */ 's', 't', '3', 'd', 9, 0,
/* 2301 */ 'l', 'd', '4', 'd', 9, 0,
/* 2307 */ 's', 't', '4', 'd', 9, 0,
/* 2313 */ 'f', 'm', 'a', 'd', 9, 0,
/* 2319 */ 'f', 'n', 'm', 'a', 'd', 9, 0,
/* 2326 */ 'f', 't', 'm', 'a', 'd', 9, 0,
/* 2333 */ 'f', 'a', 'b', 'd', 9, 0,
/* 2339 */ 's', 'a', 'b', 'd', 9, 0,
/* 2345 */ 'u', 'a', 'b', 'd', 9, 0,
/* 2351 */ 'x', 'p', 'a', 'c', 'd', 9, 0,
/* 2358 */ 's', 'q', 'd', 'e', 'c', 'd', 9, 0,
/* 2366 */ 'u', 'q', 'd', 'e', 'c', 'd', 9, 0,
/* 2374 */ 's', 'q', 'i', 'n', 'c', 'd', 9, 0,
/* 2382 */ 'u', 'q', 'i', 'n', 'c', 'd', 9, 0,
/* 2390 */ 'f', 'c', 'a', 'd', 'd', 9, 0,
/* 2397 */ 's', 'q', 'c', 'a', 'd', 'd', 9, 0,
/* 2405 */ 'l', 'd', 'a', 'd', 'd', 9, 0,
/* 2412 */ 'f', 'a', 'd', 'd', 9, 0,
/* 2418 */ 's', 'r', 'h', 'a', 'd', 'd', 9, 0,
/* 2426 */ 'u', 'r', 'h', 'a', 'd', 'd', 9, 0,
/* 2434 */ 's', 'h', 'a', 'd', 'd', 9, 0,
/* 2441 */ 'u', 'h', 'a', 'd', 'd', 9, 0,
/* 2448 */ 'f', 'm', 'a', 'd', 'd', 9, 0,
/* 2455 */ 'f', 'n', 'm', 'a', 'd', 'd', 9, 0,
/* 2463 */ 'u', 's', 'q', 'a', 'd', 'd', 9, 0,
/* 2471 */ 's', 'u', 'q', 'a', 'd', 'd', 9, 0,
/* 2479 */ 'p', 'r', 'f', 'd', 9, 0,
/* 2485 */ 'n', 'a', 'n', 'd', 9, 0,
/* 2491 */ 'l', 'd', '1', 'r', 'q', 'd', 9, 0,
/* 2499 */ 'l', 'd', '1', 'r', 'd', 9, 0,
/* 2506 */ 'a', 's', 'r', 'd', 9, 0,
/* 2512 */ 'a', 'e', 's', 'd', 9, 0,
/* 2518 */ 'c', 'n', 't', 'd', 9, 0,
/* 2524 */ 's', 'm', '4', 'e', 9, 0,
/* 2530 */ 's', 'p', 'l', 'i', 'c', 'e', 9, 0,
/* 2538 */ 'f', 'a', 'c', 'g', 'e', 9, 0,
/* 2545 */ 'w', 'h', 'i', 'l', 'e', 'g', 'e', 9, 0,
/* 2554 */ 'f', 'c', 'm', 'g', 'e', 9, 0,
/* 2561 */ 'c', 'm', 'p', 'g', 'e', 9, 0,
/* 2568 */ 'f', 's', 'c', 'a', 'l', 'e', 9, 0,
/* 2576 */ 'w', 'h', 'i', 'l', 'e', 'l', 'e', 9, 0,
/* 2585 */ 'f', 'c', 'm', 'l', 'e', 9, 0,
/* 2592 */ 'c', 'm', 'p', 'l', 'e', 9, 0,
/* 2599 */ 'f', 'c', 'm', 'n', 'e', 9, 0,
/* 2606 */ 'c', 't', 'e', 'r', 'm', 'n', 'e', 9, 0,
/* 2615 */ 'c', 'm', 'p', 'n', 'e', 9, 0,
/* 2622 */ 'f', 'r', 'e', 'c', 'p', 'e', 9, 0,
/* 2630 */ 'u', 'r', 'e', 'c', 'p', 'e', 9, 0,
/* 2638 */ 'f', 'c', 'c', 'm', 'p', 'e', 9, 0,
/* 2646 */ 'f', 'c', 'm', 'p', 'e', 9, 0,
/* 2653 */ 'a', 'e', 's', 'e', 9, 0,
/* 2659 */ 'p', 'f', 'a', 'l', 's', 'e', 9, 0,
/* 2667 */ 'f', 'r', 's', 'q', 'r', 't', 'e', 9, 0,
/* 2676 */ 'u', 'r', 's', 'q', 'r', 't', 'e', 9, 0,
/* 2685 */ 'p', 't', 'r', 'u', 'e', 9, 0,
/* 2692 */ 'u', 'd', 'f', 9, 0,
/* 2697 */ 'b', 'i', 'f', 9, 0,
/* 2702 */ 'r', 'm', 'i', 'f', 9, 0,
/* 2708 */ 's', 'c', 'v', 't', 'f', 9, 0,
/* 2715 */ 'u', 'c', 'v', 't', 'f', 9, 0,
/* 2722 */ 's', 't', '2', 'g', 9, 0,
/* 2728 */ 's', 't', 'z', '2', 'g', 9, 0,
/* 2735 */ 's', 'u', 'b', 'g', 9, 0,
/* 2741 */ 'a', 'd', 'd', 'g', 9, 0,
/* 2747 */ 'l', 'd', 'g', 9, 0,
/* 2752 */ 'f', 'n', 'e', 'g', 9, 0,
/* 2758 */ 's', 'q', 'n', 'e', 'g', 9, 0,
/* 2765 */ 'c', 's', 'n', 'e', 'g', 9, 0,
/* 2772 */ 'h', 'i', 's', 't', 's', 'e', 'g', 9, 0,
/* 2781 */ 'i', 'r', 'g', 9, 0,
/* 2786 */ 's', 't', 'g', 9, 0,
/* 2791 */ 's', 't', 'z', 'g', 9, 0,
/* 2797 */ 's', 'h', 'a', '1', 'h', 9, 0,
/* 2804 */ 'l', 'd', '1', 'h', 9, 0,
/* 2810 */ 'l', 'd', 'f', 'f', '1', 'h', 9, 0,
/* 2818 */ 'l', 'd', 'n', 'f', '1', 'h', 9, 0,
/* 2826 */ 'l', 'd', 'n', 't', '1', 'h', 9, 0,
/* 2834 */ 's', 't', 'n', 't', '1', 'h', 9, 0,
/* 2842 */ 's', 't', '1', 'h', 9, 0,
/* 2848 */ 's', 'h', 'a', '5', '1', '2', 'h', 9, 0,
/* 2857 */ 'c', 'r', 'c', '3', '2', 'h', 9, 0,
/* 2865 */ 'l', 'd', '2', 'h', 9, 0,
/* 2871 */ 's', 't', '2', 'h', 9, 0,
/* 2877 */ 'l', 'd', '3', 'h', 9, 0,
/* 2883 */ 's', 't', '3', 'h', 9, 0,
/* 2889 */ 'l', 'd', '4', 'h', 9, 0,
/* 2895 */ 's', 't', '4', 'h', 9, 0,
/* 2901 */ 's', 'h', 'a', '2', '5', '6', 'h', 9, 0,
/* 2910 */ 'l', 'd', 'a', 'd', 'd', 'a', 'h', 9, 0,
/* 2919 */ 's', 'q', 'r', 'd', 'c', 'm', 'l', 'a', 'h', 9, 0,
/* 2930 */ 's', 'q', 'r', 'd', 'm', 'l', 'a', 'h', 9, 0,
/* 2940 */ 'l', 'd', 's', 'm', 'i', 'n', 'a', 'h', 9, 0,
/* 2950 */ 'l', 'd', 'u', 'm', 'i', 'n', 'a', 'h', 9, 0,
/* 2960 */ 's', 'w', 'p', 'a', 'h', 9, 0,
/* 2967 */ 'l', 'd', 'c', 'l', 'r', 'a', 'h', 9, 0,
/* 2976 */ 'l', 'd', 'e', 'o', 'r', 'a', 'h', 9, 0,
/* 2985 */ 'c', 'a', 's', 'a', 'h', 9, 0,
/* 2992 */ 'l', 'd', 's', 'e', 't', 'a', 'h', 9, 0,
/* 3001 */ 'l', 'd', 's', 'm', 'a', 'x', 'a', 'h', 9, 0,
/* 3011 */ 'l', 'd', 'u', 'm', 'a', 'x', 'a', 'h', 9, 0,
/* 3021 */ 'c', 'r', 'c', '3', '2', 'c', 'h', 9, 0,
/* 3030 */ 's', 'q', 'd', 'e', 'c', 'h', 9, 0,
/* 3038 */ 'u', 'q', 'd', 'e', 'c', 'h', 9, 0,
/* 3046 */ 's', 'q', 'i', 'n', 'c', 'h', 9, 0,
/* 3054 */ 'u', 'q', 'i', 'n', 'c', 'h', 9, 0,
/* 3062 */ 'n', 'm', 'a', 't', 'c', 'h', 9, 0,
/* 3070 */ 'l', 'd', 'a', 'd', 'd', 'h', 9, 0,
/* 3078 */ 'p', 'r', 'f', 'h', 9, 0,
/* 3084 */ 'l', 'd', 'a', 'd', 'd', 'a', 'l', 'h', 9, 0,
/* 3094 */ 'l', 'd', 's', 'm', 'i', 'n', 'a', 'l', 'h', 9, 0,
/* 3105 */ 'l', 'd', 'u', 'm', 'i', 'n', 'a', 'l', 'h', 9, 0,
/* 3116 */ 's', 'w', 'p', 'a', 'l', 'h', 9, 0,
/* 3124 */ 'l', 'd', 'c', 'l', 'r', 'a', 'l', 'h', 9, 0,
/* 3134 */ 'l', 'd', 'e', 'o', 'r', 'a', 'l', 'h', 9, 0,
/* 3144 */ 'c', 'a', 's', 'a', 'l', 'h', 9, 0,
/* 3152 */ 'l', 'd', 's', 'e', 't', 'a', 'l', 'h', 9, 0,
/* 3162 */ 'l', 'd', 's', 'm', 'a', 'x', 'a', 'l', 'h', 9, 0,
/* 3173 */ 'l', 'd', 'u', 'm', 'a', 'x', 'a', 'l', 'h', 9, 0,
/* 3184 */ 'l', 'd', 'a', 'd', 'd', 'l', 'h', 9, 0,
/* 3193 */ 'l', 'd', 's', 'm', 'i', 'n', 'l', 'h', 9, 0,
/* 3203 */ 'l', 'd', 'u', 'm', 'i', 'n', 'l', 'h', 9, 0,
/* 3213 */ 's', 'w', 'p', 'l', 'h', 9, 0,
/* 3220 */ 'l', 'd', 'c', 'l', 'r', 'l', 'h', 9, 0,
/* 3229 */ 'l', 'd', 'e', 'o', 'r', 'l', 'h', 9, 0,
/* 3238 */ 'c', 'a', 's', 'l', 'h', 9, 0,
/* 3245 */ 'l', 'd', 's', 'e', 't', 'l', 'h', 9, 0,
/* 3254 */ 's', 'q', 'd', 'm', 'u', 'l', 'h', 9, 0,
/* 3263 */ 's', 'q', 'r', 'd', 'm', 'u', 'l', 'h', 9, 0,
/* 3273 */ 's', 'm', 'u', 'l', 'h', 9, 0,
/* 3280 */ 'u', 'm', 'u', 'l', 'h', 9, 0,
/* 3287 */ 'l', 'd', 's', 'm', 'a', 'x', 'l', 'h', 9, 0,
/* 3297 */ 'l', 'd', 'u', 'm', 'a', 'x', 'l', 'h', 9, 0,
/* 3307 */ 'l', 'd', 's', 'm', 'i', 'n', 'h', 9, 0,
/* 3316 */ 'l', 'd', 'u', 'm', 'i', 'n', 'h', 9, 0,
/* 3325 */ 's', 'w', 'p', 'h', 9, 0,
/* 3331 */ 'l', 'd', '1', 'r', 'q', 'h', 9, 0,
/* 3339 */ 'l', 'd', '1', 'r', 'h', 9, 0,
/* 3346 */ 'l', 'd', 'a', 'r', 'h', 9, 0,
/* 3353 */ 'l', 'd', 'l', 'a', 'r', 'h', 9, 0,
/* 3361 */ 'l', 'd', 'r', 'h', 9, 0,
/* 3367 */ 'l', 'd', 'c', 'l', 'r', 'h', 9, 0,
/* 3375 */ 's', 't', 'l', 'l', 'r', 'h', 9, 0,
/* 3383 */ 's', 't', 'l', 'r', 'h', 9, 0,
/* 3390 */ 'l', 'd', 'e', 'o', 'r', 'h', 9, 0,
/* 3398 */ 'l', 'd', 'a', 'p', 'r', 'h', 9, 0,
/* 3406 */ 'l', 'd', 't', 'r', 'h', 9, 0,
/* 3413 */ 's', 't', 'r', 'h', 9, 0,
/* 3419 */ 's', 't', 't', 'r', 'h', 9, 0,
/* 3426 */ 'l', 'd', 'u', 'r', 'h', 9, 0,
/* 3433 */ 's', 't', 'l', 'u', 'r', 'h', 9, 0,
/* 3441 */ 'l', 'd', 'a', 'p', 'u', 'r', 'h', 9, 0,
/* 3450 */ 's', 't', 'u', 'r', 'h', 9, 0,
/* 3457 */ 'l', 'd', 'a', 'x', 'r', 'h', 9, 0,
/* 3465 */ 'l', 'd', 'x', 'r', 'h', 9, 0,
/* 3472 */ 's', 't', 'l', 'x', 'r', 'h', 9, 0,
/* 3480 */ 's', 't', 'x', 'r', 'h', 9, 0,
/* 3487 */ 'l', 'd', '1', 's', 'h', 9, 0,
/* 3494 */ 'l', 'd', 'f', 'f', '1', 's', 'h', 9, 0,
/* 3503 */ 'l', 'd', 'n', 'f', '1', 's', 'h', 9, 0,
/* 3512 */ 'l', 'd', 'n', 't', '1', 's', 'h', 9, 0,
/* 3521 */ 'c', 'a', 's', 'h', 9, 0,
/* 3527 */ 's', 'q', 'r', 'd', 'm', 'l', 's', 'h', 9, 0,
/* 3537 */ 'l', 'd', '1', 'r', 's', 'h', 9, 0,
/* 3545 */ 'l', 'd', 'r', 's', 'h', 9, 0,
/* 3552 */ 'l', 'd', 't', 'r', 's', 'h', 9, 0,
/* 3560 */ 'l', 'd', 'u', 'r', 's', 'h', 9, 0,
/* 3568 */ 'l', 'd', 'a', 'p', 'u', 'r', 's', 'h', 9, 0,
/* 3578 */ 'l', 'd', 's', 'e', 't', 'h', 9, 0,
/* 3586 */ 'c', 'n', 't', 'h', 9, 0,
/* 3592 */ 's', 'x', 't', 'h', 9, 0,
/* 3598 */ 'u', 'x', 't', 'h', 9, 0,
/* 3604 */ 'r', 'e', 'v', 'h', 9, 0,
/* 3610 */ 'l', 'd', 's', 'm', 'a', 'x', 'h', 9, 0,
/* 3619 */ 'l', 'd', 'u', 'm', 'a', 'x', 'h', 9, 0,
/* 3628 */ 'x', 'p', 'a', 'c', 'i', 9, 0,
/* 3635 */ 'w', 'h', 'i', 'l', 'e', 'h', 'i', 9, 0,
/* 3644 */ 'p', 'u', 'n', 'p', 'k', 'h', 'i', 9, 0,
/* 3653 */ 's', 'u', 'n', 'p', 'k', 'h', 'i', 9, 0,
/* 3662 */ 'u', 'u', 'n', 'p', 'k', 'h', 'i', 9, 0,
/* 3671 */ 'c', 'm', 'h', 'i', 9, 0,
/* 3677 */ 'c', 'm', 'p', 'h', 'i', 9, 0,
/* 3684 */ 's', 'l', 'i', 9, 0,
/* 3689 */ 'g', 'm', 'i', 9, 0,
/* 3694 */ 'm', 'v', 'n', 'i', 9, 0,
/* 3700 */ 's', 'r', 'i', 9, 0,
/* 3705 */ 'f', 'r', 'i', 'n', 't', 'i', 9, 0,
/* 3713 */ 'm', 'o', 'v', 'i', 9, 0,
/* 3719 */ 'b', 'r', 'k', 9, 0,
/* 3724 */ 'm', 'o', 'v', 'k', 9, 0,
/* 3730 */ 's', 'a', 'b', 'a', 'l', 9, 0,
/* 3737 */ 'u', 'a', 'b', 'a', 'l', 9, 0,
/* 3744 */ 'l', 'd', 'a', 'd', 'd', 'a', 'l', 9, 0,
/* 3753 */ 's', 'q', 'd', 'm', 'l', 'a', 'l', 9, 0,
/* 3762 */ 'f', 'm', 'l', 'a', 'l', 9, 0,
/* 3769 */ 's', 'm', 'l', 'a', 'l', 9, 0,
/* 3776 */ 'u', 'm', 'l', 'a', 'l', 9, 0,
/* 3783 */ 'l', 'd', 's', 'm', 'i', 'n', 'a', 'l', 9, 0,
/* 3793 */ 'l', 'd', 'u', 'm', 'i', 'n', 'a', 'l', 9, 0,
/* 3803 */ 'c', 'a', 's', 'p', 'a', 'l', 9, 0,
/* 3811 */ 's', 'w', 'p', 'a', 'l', 9, 0,
/* 3818 */ 'l', 'd', 'c', 'l', 'r', 'a', 'l', 9, 0,
/* 3827 */ 'l', 'd', 'e', 'o', 'r', 'a', 'l', 9, 0,
/* 3836 */ 'c', 'a', 's', 'a', 'l', 9, 0,
/* 3843 */ 'l', 'd', 's', 'e', 't', 'a', 'l', 9, 0,
/* 3852 */ 'l', 'd', 's', 'm', 'a', 'x', 'a', 'l', 9, 0,
/* 3862 */ 'l', 'd', 'u', 'm', 'a', 'x', 'a', 'l', 9, 0,
/* 3872 */ 't', 'b', 'l', 9, 0,
/* 3877 */ 's', 'm', 's', 'u', 'b', 'l', 9, 0,
/* 3885 */ 'u', 'm', 's', 'u', 'b', 'l', 9, 0,
/* 3893 */ 's', 's', 'u', 'b', 'l', 9, 0,
/* 3900 */ 'u', 's', 'u', 'b', 'l', 9, 0,
/* 3907 */ 's', 'a', 'b', 'd', 'l', 9, 0,
/* 3914 */ 'u', 'a', 'b', 'd', 'l', 9, 0,
/* 3921 */ 'l', 'd', 'a', 'd', 'd', 'l', 9, 0,
/* 3929 */ 's', 'm', 'a', 'd', 'd', 'l', 9, 0,
/* 3937 */ 'u', 'm', 'a', 'd', 'd', 'l', 9, 0,
/* 3945 */ 's', 'a', 'd', 'd', 'l', 9, 0,
/* 3952 */ 'u', 'a', 'd', 'd', 'l', 9, 0,
/* 3959 */ 't', 'c', 'a', 'n', 'c', 'e', 'l', 9, 0,
/* 3968 */ 'f', 'c', 's', 'e', 'l', 9, 0,
/* 3975 */ 'f', 't', 's', 's', 'e', 'l', 9, 0,
/* 3983 */ 's', 'q', 's', 'h', 'l', 9, 0,
/* 3990 */ 'u', 'q', 's', 'h', 'l', 9, 0,
/* 3997 */ 's', 'q', 'r', 's', 'h', 'l', 9, 0,
/* 4005 */ 'u', 'q', 'r', 's', 'h', 'l', 9, 0,
/* 4013 */ 's', 'r', 's', 'h', 'l', 9, 0,
/* 4020 */ 'u', 'r', 's', 'h', 'l', 9, 0,
/* 4027 */ 's', 's', 'h', 'l', 9, 0,
/* 4033 */ 'u', 's', 'h', 'l', 9, 0,
/* 4039 */ 's', 's', 'h', 'l', 'l', 9, 0,
/* 4046 */ 'u', 's', 'h', 'l', 'l', 9, 0,
/* 4053 */ 's', 'q', 'd', 'm', 'u', 'l', 'l', 9, 0,
/* 4062 */ 'p', 'm', 'u', 'l', 'l', 9, 0,
/* 4069 */ 's', 'm', 'u', 'l', 'l', 9, 0,
/* 4076 */ 'u', 'm', 'u', 'l', 'l', 9, 0,
/* 4083 */ 'l', 'd', 's', 'm', 'i', 'n', 'l', 9, 0,
/* 4092 */ 'l', 'd', 'u', 'm', 'i', 'n', 'l', 9, 0,
/* 4101 */ 'a', 'd', 'd', 'p', 'l', 9, 0,
/* 4108 */ 'c', 'a', 's', 'p', 'l', 9, 0,
/* 4115 */ 's', 'w', 'p', 'l', 9, 0,
/* 4121 */ 'l', 'd', 'c', 'l', 'r', 'l', 9, 0,
/* 4129 */ 'l', 'd', 'e', 'o', 'r', 'l', 9, 0,
/* 4137 */ 'c', 'a', 's', 'l', 9, 0,
/* 4143 */ 'n', 'b', 's', 'l', 9, 0,
/* 4149 */ 's', 'q', 'd', 'm', 'l', 's', 'l', 9, 0,
/* 4158 */ 'f', 'm', 'l', 's', 'l', 9, 0,
/* 4165 */ 's', 'm', 'l', 's', 'l', 9, 0,
/* 4172 */ 'u', 'm', 'l', 's', 'l', 9, 0,
/* 4179 */ 's', 'y', 's', 'l', 9, 0,
/* 4185 */ 'l', 'd', 's', 'e', 't', 'l', 9, 0,
/* 4193 */ 'f', 'c', 'v', 't', 'l', 9, 0,
/* 4200 */ 'f', 'm', 'u', 'l', 9, 0,
/* 4206 */ 'f', 'n', 'm', 'u', 'l', 9, 0,
/* 4213 */ 'p', 'm', 'u', 'l', 9, 0,
/* 4219 */ 'f', 't', 's', 'm', 'u', 'l', 9, 0,
/* 4227 */ 'a', 'd', 'd', 'v', 'l', 9, 0,
/* 4234 */ 'r', 'd', 'v', 'l', 9, 0,
/* 4240 */ 'l', 'd', 's', 'm', 'a', 'x', 'l', 9, 0,
/* 4249 */ 'l', 'd', 'u', 'm', 'a', 'x', 'l', 9, 0,
/* 4258 */ 's', 'h', 'a', '1', 'm', 9, 0,
/* 4265 */ 's', 'b', 'f', 'm', 9, 0,
/* 4271 */ 'u', 'b', 'f', 'm', 9, 0,
/* 4277 */ 'p', 'r', 'f', 'm', 9, 0,
/* 4283 */ 'l', 'd', 'g', 'm', 9, 0,
/* 4289 */ 's', 't', 'g', 'm', 9, 0,
/* 4295 */ 's', 't', 'z', 'g', 'm', 9, 0,
/* 4302 */ 'f', 'm', 'i', 'n', 'n', 'm', 9, 0,
/* 4310 */ 'f', 'm', 'a', 'x', 'n', 'm', 9, 0,
/* 4318 */ 'd', 'u', 'p', 'm', 9, 0,
/* 4324 */ 'f', 'r', 'i', 'n', 't', 'm', 9, 0,
/* 4332 */ 'p', 'r', 'f', 'u', 'm', 9, 0,
/* 4339 */ 'b', 's', 'l', '1', 'n', 9, 0,
/* 4346 */ 'b', 's', 'l', '2', 'n', 9, 0,
/* 4353 */ 'r', 's', 'u', 'b', 'h', 'n', 9, 0,
/* 4361 */ 'r', 'a', 'd', 'd', 'h', 'n', 9, 0,
/* 4369 */ 'f', 'm', 'i', 'n', 9, 0,
/* 4375 */ 'l', 'd', 's', 'm', 'i', 'n', 9, 0,
/* 4383 */ 'l', 'd', 'u', 'm', 'i', 'n', 9, 0,
/* 4391 */ 'b', 'r', 'k', 'n', 9, 0,
/* 4397 */ 'c', 'c', 'm', 'n', 9, 0,
/* 4403 */ 'e', 'o', 'n', 9, 0,
/* 4408 */ 's', 'q', 's', 'h', 'r', 'n', 9, 0,
/* 4416 */ 'u', 'q', 's', 'h', 'r', 'n', 9, 0,
/* 4424 */ 's', 'q', 'r', 's', 'h', 'r', 'n', 9, 0,
/* 4433 */ 'u', 'q', 'r', 's', 'h', 'r', 'n', 9, 0,
/* 4442 */ 'o', 'r', 'n', 9, 0,
/* 4447 */ 'f', 'r', 'i', 'n', 't', 'n', 9, 0,
/* 4455 */ 'f', 'c', 'v', 't', 'n', 9, 0,
/* 4462 */ 's', 'q', 'x', 't', 'n', 9, 0,
/* 4469 */ 'u', 'q', 'x', 't', 'n', 9, 0,
/* 4476 */ 's', 'q', 's', 'h', 'r', 'u', 'n', 9, 0,
/* 4485 */ 's', 'q', 'r', 's', 'h', 'r', 'u', 'n', 9, 0,
/* 4495 */ 's', 'q', 'x', 't', 'u', 'n', 9, 0,
/* 4503 */ 'm', 'o', 'v', 'n', 9, 0,
/* 4509 */ 'f', 'c', 'v', 't', 'x', 'n', 9, 0,
/* 4517 */ 'w', 'h', 'i', 'l', 'e', 'l', 'o', 9, 0,
/* 4526 */ 'p', 'u', 'n', 'p', 'k', 'l', 'o', 9, 0,
/* 4535 */ 's', 'u', 'n', 'p', 'k', 'l', 'o', 9, 0,
/* 4544 */ 'u', 'u', 'n', 'p', 'k', 'l', 'o', 9, 0,
/* 4553 */ 'c', 'm', 'p', 'l', 'o', 9, 0,
/* 4560 */ 'f', 'c', 'm', 'u', 'o', 9, 0,
/* 4567 */ 's', 'h', 'a', '1', 'p', 9, 0,
/* 4574 */ 's', 'u', 'b', 'p', 9, 0,
/* 4580 */ 's', 'q', 'd', 'e', 'c', 'p', 9, 0,
/* 4588 */ 'u', 'q', 'd', 'e', 'c', 'p', 9, 0,
/* 4596 */ 's', 'q', 'i', 'n', 'c', 'p', 9, 0,
/* 4604 */ 'u', 'q', 'i', 'n', 'c', 'p', 9, 0,
/* 4612 */ 'f', 'a', 'd', 'd', 'p', 9, 0,
/* 4619 */ 'l', 'd', 'p', 9, 0,
/* 4624 */ 'b', 'd', 'e', 'p', 9, 0,
/* 4630 */ 's', 't', 'g', 'p', 9, 0,
/* 4636 */ 's', 'a', 'd', 'a', 'l', 'p', 9, 0,
/* 4644 */ 'u', 'a', 'd', 'a', 'l', 'p', 9, 0,
/* 4652 */ 's', 'a', 'd', 'd', 'l', 'p', 9, 0,
/* 4660 */ 'u', 'a', 'd', 'd', 'l', 'p', 9, 0,
/* 4668 */ 'f', 'c', 'c', 'm', 'p', 9, 0,
/* 4675 */ 'f', 'c', 'm', 'p', 9, 0,
/* 4681 */ 'f', 'm', 'i', 'n', 'n', 'm', 'p', 9, 0,
/* 4690 */ 'f', 'm', 'a', 'x', 'n', 'm', 'p', 9, 0,
/* 4699 */ 'l', 'd', 'n', 'p', 9, 0,
/* 4705 */ 'f', 'm', 'i', 'n', 'p', 9, 0,
/* 4712 */ 's', 'm', 'i', 'n', 'p', 9, 0,
/* 4719 */ 'u', 'm', 'i', 'n', 'p', 9, 0,
/* 4726 */ 's', 't', 'n', 'p', 9, 0,
/* 4732 */ 'a', 'd', 'r', 'p', 9, 0,
/* 4738 */ 'b', 'g', 'r', 'p', 9, 0,
/* 4744 */ 'c', 'a', 's', 'p', 9, 0,
/* 4750 */ 'c', 'n', 't', 'p', 9, 0,
/* 4756 */ 'f', 'r', 'i', 'n', 't', 'p', 9, 0,
/* 4764 */ 's', 't', 'p', 9, 0,
/* 4769 */ 'f', 'd', 'u', 'p', 9, 0,
/* 4775 */ 's', 'w', 'p', 9, 0,
/* 4780 */ 'l', 'd', 'a', 'x', 'p', 9, 0,
/* 4787 */ 'f', 'm', 'a', 'x', 'p', 9, 0,
/* 4794 */ 's', 'm', 'a', 'x', 'p', 9, 0,
/* 4801 */ 'u', 'm', 'a', 'x', 'p', 9, 0,
/* 4808 */ 'l', 'd', 'x', 'p', 9, 0,
/* 4814 */ 's', 't', 'l', 'x', 'p', 9, 0,
/* 4821 */ 's', 't', 'x', 'p', 9, 0,
/* 4827 */ 'f', 'c', 'm', 'e', 'q', 9, 0,
/* 4834 */ 'c', 't', 'e', 'r', 'm', 'e', 'q', 9, 0,
/* 4843 */ 'c', 'm', 'p', 'e', 'q', 9, 0,
/* 4850 */ 'l', 'd', '1', 'r', 9, 0,
/* 4856 */ 'l', 'd', '2', 'r', 9, 0,
/* 4862 */ 'l', 'd', '3', 'r', 9, 0,
/* 4868 */ 'l', 'd', '4', 'r', 9, 0,
/* 4874 */ 'l', 'd', 'a', 'r', 9, 0,
/* 4880 */ 'l', 'd', 'l', 'a', 'r', 9, 0,
/* 4887 */ 'x', 'a', 'r', 9, 0,
/* 4892 */ 'f', 's', 'u', 'b', 'r', 9, 0,
/* 4899 */ 's', 'h', 's', 'u', 'b', 'r', 9, 0,
/* 4907 */ 'u', 'h', 's', 'u', 'b', 'r', 9, 0,
/* 4915 */ 's', 'q', 's', 'u', 'b', 'r', 9, 0,
/* 4923 */ 'u', 'q', 's', 'u', 'b', 'r', 9, 0,
/* 4931 */ 'a', 'd', 'r', 9, 0,
/* 4936 */ 'l', 'd', 'r', 9, 0,
/* 4941 */ 'r', 'd', 'f', 'f', 'r', 9, 0,
/* 4948 */ 'w', 'r', 'f', 'f', 'r', 9, 0,
/* 4955 */ 's', 'r', 's', 'h', 'r', 9, 0,
/* 4962 */ 'u', 'r', 's', 'h', 'r', 9, 0,
/* 4969 */ 's', 's', 'h', 'r', 9, 0,
/* 4975 */ 'u', 's', 'h', 'r', 9, 0,
/* 4981 */ 'b', 'l', 'r', 9, 0,
/* 4986 */ 'l', 'd', 'c', 'l', 'r', 9, 0,
/* 4993 */ 's', 'q', 's', 'h', 'l', 'r', 9, 0,
/* 5001 */ 'u', 'q', 's', 'h', 'l', 'r', 9, 0,
/* 5009 */ 's', 'q', 'r', 's', 'h', 'l', 'r', 9, 0,
/* 5018 */ 'u', 'q', 'r', 's', 'h', 'l', 'r', 9, 0,
/* 5027 */ 's', 'r', 's', 'h', 'l', 'r', 9, 0,
/* 5035 */ 'u', 'r', 's', 'h', 'l', 'r', 9, 0,
/* 5043 */ 's', 't', 'l', 'l', 'r', 9, 0,
/* 5050 */ 'l', 's', 'l', 'r', 9, 0,
/* 5056 */ 's', 't', 'l', 'r', 9, 0,
/* 5062 */ 'l', 'd', 'e', 'o', 'r', 9, 0,
/* 5069 */ 'n', 'o', 'r', 9, 0,
/* 5074 */ 'r', 'o', 'r', 9, 0,
/* 5079 */ 'l', 'd', 'a', 'p', 'r', 9, 0,
/* 5086 */ 'o', 'r', 'r', 9, 0,
/* 5091 */ 'a', 's', 'r', 'r', 9, 0,
/* 5097 */ 'l', 's', 'r', 'r', 9, 0,
/* 5103 */ 'a', 's', 'r', 9, 0,
/* 5108 */ 'l', 's', 'r', 9, 0,
/* 5113 */ 'm', 's', 'r', 9, 0,
/* 5118 */ 'i', 'n', 's', 'r', 9, 0,
/* 5124 */ 'l', 'd', 't', 'r', 9, 0,
/* 5130 */ 's', 't', 'r', 9, 0,
/* 5135 */ 's', 't', 't', 'r', 9, 0,
/* 5141 */ 'e', 'x', 't', 'r', 9, 0,
/* 5147 */ 'l', 'd', 'u', 'r', 9, 0,
/* 5153 */ 's', 't', 'l', 'u', 'r', 9, 0,
/* 5160 */ 'l', 'd', 'a', 'p', 'u', 'r', 9, 0,
/* 5168 */ 's', 't', 'u', 'r', 9, 0,
/* 5174 */ 'f', 'd', 'i', 'v', 'r', 9, 0,
/* 5181 */ 's', 'd', 'i', 'v', 'r', 9, 0,
/* 5188 */ 'u', 'd', 'i', 'v', 'r', 9, 0,
/* 5195 */ 'w', 'h', 'i', 'l', 'e', 'w', 'r', 9, 0,
/* 5204 */ 'l', 'd', 'a', 'x', 'r', 9, 0,
/* 5211 */ 'l', 'd', 'x', 'r', 9, 0,
/* 5217 */ 's', 't', 'l', 'x', 'r', 9, 0,
/* 5224 */ 's', 't', 'x', 'r', 9, 0,
/* 5230 */ 'c', 'a', 's', 9, 0,
/* 5235 */ 'b', 'r', 'k', 'a', 's', 9, 0,
/* 5242 */ 'b', 'r', 'k', 'p', 'a', 's', 9, 0,
/* 5250 */ 'f', 'c', 'v', 't', 'a', 's', 9, 0,
/* 5258 */ 'f', 'a', 'b', 's', 9, 0,
/* 5264 */ 's', 'q', 'a', 'b', 's', 9, 0,
/* 5271 */ 'b', 'r', 'k', 'b', 's', 9, 0,
/* 5278 */ 'b', 'r', 'k', 'p', 'b', 's', 9, 0,
/* 5286 */ 's', 'u', 'b', 's', 9, 0,
/* 5292 */ 's', 'b', 'c', 's', 9, 0,
/* 5298 */ 'a', 'd', 'c', 's', 9, 0,
/* 5304 */ 'b', 'i', 'c', 's', 9, 0,
/* 5310 */ 'a', 'd', 'd', 's', 9, 0,
/* 5316 */ 'n', 'a', 'n', 'd', 's', 9, 0,
/* 5323 */ 'p', 't', 'r', 'u', 'e', 's', 9, 0,
/* 5331 */ 'w', 'h', 'i', 'l', 'e', 'h', 's', 9, 0,
/* 5340 */ 'c', 'm', 'h', 's', 9, 0,
/* 5346 */ 'c', 'm', 'p', 'h', 's', 9, 0,
/* 5353 */ 'c', 'l', 's', 9, 0,
/* 5358 */ 'w', 'h', 'i', 'l', 'e', 'l', 's', 9, 0,
/* 5367 */ 'f', 'm', 'l', 's', 9, 0,
/* 5373 */ 'f', 'n', 'm', 'l', 's', 9, 0,
/* 5380 */ 'c', 'm', 'p', 'l', 's', 9, 0,
/* 5387 */ 'f', 'c', 'v', 't', 'm', 's', 9, 0,
/* 5395 */ 'i', 'n', 's', 9, 0,
/* 5400 */ 'b', 'r', 'k', 'n', 's', 9, 0,
/* 5407 */ 'o', 'r', 'n', 's', 9, 0,
/* 5413 */ 'f', 'c', 'v', 't', 'n', 's', 9, 0,
/* 5421 */ 's', 'u', 'b', 'p', 's', 9, 0,
/* 5428 */ 'f', 'r', 'e', 'c', 'p', 's', 9, 0,
/* 5436 */ 'f', 'c', 'v', 't', 'p', 's', 9, 0,
/* 5444 */ 'r', 'd', 'f', 'f', 'r', 's', 9, 0,
/* 5452 */ 'm', 'r', 's', 9, 0,
/* 5457 */ 'e', 'o', 'r', 's', 9, 0,
/* 5463 */ 'n', 'o', 'r', 's', 9, 0,
/* 5469 */ 'o', 'r', 'r', 's', 9, 0,
/* 5475 */ 'f', 'r', 's', 'q', 'r', 't', 's', 9, 0,
/* 5484 */ 's', 'y', 's', 9, 0,
/* 5489 */ 'f', 'c', 'v', 't', 'z', 's', 9, 0,
/* 5497 */ 'f', 'j', 'c', 'v', 't', 'z', 's', 9, 0,
/* 5506 */ 's', 'q', 'd', 'm', 'l', 'a', 'l', 'b', 't', 9, 0,
/* 5517 */ 's', 's', 'u', 'b', 'l', 'b', 't', 9, 0,
/* 5526 */ 's', 'a', 'd', 'd', 'l', 'b', 't', 9, 0,
/* 5535 */ 's', 'q', 'd', 'm', 'l', 's', 'l', 'b', 't', 9, 0,
/* 5546 */ 'e', 'o', 'r', 'b', 't', 9, 0,
/* 5553 */ 'c', 'o', 'm', 'p', 'a', 'c', 't', 9, 0,
/* 5562 */ 'r', 'e', 't', 9, 0,
/* 5567 */ 'l', 'd', 's', 'e', 't', 9, 0,
/* 5574 */ 'f', 'a', 'c', 'g', 't', 9, 0,
/* 5581 */ 'w', 'h', 'i', 'l', 'e', 'g', 't', 9, 0,
/* 5590 */ 'f', 'c', 'm', 'g', 't', 9, 0,
/* 5597 */ 'c', 'm', 'p', 'g', 't', 9, 0,
/* 5604 */ 'r', 'b', 'i', 't', 9, 0,
/* 5610 */ 's', 'a', 'b', 'a', 'l', 't', 9, 0,
/* 5618 */ 'u', 'a', 'b', 'a', 'l', 't', 9, 0,
/* 5626 */ 's', 'q', 'd', 'm', 'l', 'a', 'l', 't', 9, 0,
/* 5636 */ 'f', 'm', 'l', 'a', 'l', 't', 9, 0,
/* 5644 */ 's', 'm', 'l', 'a', 'l', 't', 9, 0,
/* 5652 */ 'u', 'm', 'l', 'a', 'l', 't', 9, 0,
/* 5660 */ 's', 's', 'u', 'b', 'l', 't', 9, 0,
/* 5668 */ 'u', 's', 'u', 'b', 'l', 't', 9, 0,
/* 5676 */ 's', 'b', 'c', 'l', 't', 9, 0,
/* 5683 */ 'a', 'd', 'c', 'l', 't', 9, 0,
/* 5690 */ 's', 'a', 'b', 'd', 'l', 't', 9, 0,
/* 5698 */ 'u', 'a', 'b', 'd', 'l', 't', 9, 0,
/* 5706 */ 's', 'a', 'd', 'd', 'l', 't', 9, 0,
/* 5714 */ 'u', 'a', 'd', 'd', 'l', 't', 9, 0,
/* 5722 */ 'w', 'h', 'i', 'l', 'e', 'l', 't', 9, 0,
/* 5731 */ 'h', 'l', 't', 9, 0,
/* 5736 */ 's', 's', 'h', 'l', 'l', 't', 9, 0,
/* 5744 */ 'u', 's', 'h', 'l', 'l', 't', 9, 0,
/* 5752 */ 's', 'q', 'd', 'm', 'u', 'l', 'l', 't', 9, 0,
/* 5762 */ 'p', 'm', 'u', 'l', 'l', 't', 9, 0,
/* 5770 */ 's', 'm', 'u', 'l', 'l', 't', 9, 0,
/* 5778 */ 'u', 'm', 'u', 'l', 'l', 't', 9, 0,
/* 5786 */ 'f', 'c', 'm', 'l', 't', 9, 0,
/* 5793 */ 'c', 'm', 'p', 'l', 't', 9, 0,
/* 5800 */ 's', 'q', 'd', 'm', 'l', 's', 'l', 't', 9, 0,
/* 5810 */ 'f', 'm', 'l', 's', 'l', 't', 9, 0,
/* 5818 */ 's', 'm', 'l', 's', 'l', 't', 9, 0,
/* 5826 */ 'u', 'm', 'l', 's', 'l', 't', 9, 0,
/* 5834 */ 'f', 'c', 'v', 't', 'l', 't', 9, 0,
/* 5842 */ 'h', 'i', 's', 't', 'c', 'n', 't', 9, 0,
/* 5851 */ 'r', 's', 'u', 'b', 'h', 'n', 't', 9, 0,
/* 5860 */ 'r', 'a', 'd', 'd', 'h', 'n', 't', 9, 0,
/* 5869 */ 'h', 'i', 'n', 't', 9, 0,
/* 5875 */ 's', 'q', 's', 'h', 'r', 'n', 't', 9, 0,
/* 5884 */ 'u', 'q', 's', 'h', 'r', 'n', 't', 9, 0,
/* 5893 */ 's', 'q', 'r', 's', 'h', 'r', 'n', 't', 9, 0,
/* 5903 */ 'u', 'q', 'r', 's', 'h', 'r', 'n', 't', 9, 0,
/* 5913 */ 'f', 'c', 'v', 't', 'n', 't', 9, 0,
/* 5921 */ 's', 'q', 'x', 't', 'n', 't', 9, 0,
/* 5929 */ 'u', 'q', 'x', 't', 'n', 't', 9, 0,
/* 5937 */ 's', 'q', 's', 'h', 'r', 'u', 'n', 't', 9, 0,
/* 5947 */ 's', 'q', 'r', 's', 'h', 'r', 'u', 'n', 't', 9, 0,
/* 5958 */ 's', 'q', 'x', 't', 'u', 'n', 't', 9, 0,
/* 5967 */ 'f', 'c', 'v', 't', 'x', 'n', 't', 9, 0,
/* 5976 */ 'c', 'd', 'o', 't', 9, 0,
/* 5982 */ 's', 'd', 'o', 't', 9, 0,
/* 5988 */ 'u', 'd', 'o', 't', 9, 0,
/* 5994 */ 'c', 'n', 'o', 't', 9, 0,
/* 6000 */ 't', 's', 't', 'a', 'r', 't', 9, 0,
/* 6008 */ 'f', 's', 'q', 'r', 't', 9, 0,
/* 6015 */ 'p', 't', 'e', 's', 't', 9, 0,
/* 6022 */ 't', 't', 'e', 's', 't', 9, 0,
/* 6029 */ 'p', 'f', 'i', 'r', 's', 't', 9, 0,
/* 6037 */ 'c', 'm', 't', 's', 't', 9, 0,
/* 6044 */ 'f', 'c', 'v', 't', 9, 0,
/* 6050 */ 's', 's', 'u', 'b', 'w', 't', 9, 0,
/* 6058 */ 'u', 's', 'u', 'b', 'w', 't', 9, 0,
/* 6066 */ 's', 'a', 'd', 'd', 'w', 't', 9, 0,
/* 6074 */ 'u', 'a', 'd', 'd', 'w', 't', 9, 0,
/* 6082 */ 'b', 'e', 'x', 't', 9, 0,
/* 6088 */ 'p', 'n', 'e', 'x', 't', 9, 0,
/* 6095 */ 'f', 'c', 'v', 't', 'a', 'u', 9, 0,
/* 6103 */ 's', 'q', 's', 'h', 'l', 'u', 9, 0,
/* 6111 */ 'f', 'c', 'v', 't', 'm', 'u', 9, 0,
/* 6119 */ 'f', 'c', 'v', 't', 'n', 'u', 9, 0,
/* 6127 */ 'f', 'c', 'v', 't', 'p', 'u', 9, 0,
/* 6135 */ 'f', 'c', 'v', 't', 'z', 'u', 9, 0,
/* 6143 */ 'f', 'a', 'd', 'd', 'v', 9, 0,
/* 6150 */ 's', 'a', 'd', 'd', 'v', 9, 0,
/* 6157 */ 'u', 'a', 'd', 'd', 'v', 9, 0,
/* 6164 */ 'a', 'n', 'd', 'v', 9, 0,
/* 6170 */ 'r', 'e', 'v', 9, 0,
/* 6175 */ 'f', 'd', 'i', 'v', 9, 0,
/* 6181 */ 's', 'd', 'i', 'v', 9, 0,
/* 6187 */ 'u', 'd', 'i', 'v', 9, 0,
/* 6193 */ 's', 'a', 'd', 'd', 'l', 'v', 9, 0,
/* 6201 */ 'u', 'a', 'd', 'd', 'l', 'v', 9, 0,
/* 6209 */ 'f', 'm', 'i', 'n', 'n', 'm', 'v', 9, 0,
/* 6218 */ 'f', 'm', 'a', 'x', 'n', 'm', 'v', 9, 0,
/* 6227 */ 'f', 'm', 'i', 'n', 'v', 9, 0,
/* 6234 */ 's', 'm', 'i', 'n', 'v', 9, 0,
/* 6241 */ 'u', 'm', 'i', 'n', 'v', 9, 0,
/* 6248 */ 'c', 's', 'i', 'n', 'v', 9, 0,
/* 6255 */ 'f', 'm', 'o', 'v', 9, 0,
/* 6261 */ 's', 'm', 'o', 'v', 9, 0,
/* 6267 */ 'u', 'm', 'o', 'v', 9, 0,
/* 6273 */ 'e', 'o', 'r', 'v', 9, 0,
/* 6279 */ 'f', 'm', 'a', 'x', 'v', 9, 0,
/* 6286 */ 's', 'm', 'a', 'x', 'v', 9, 0,
/* 6293 */ 'u', 'm', 'a', 'x', 'v', 9, 0,
/* 6300 */ 'l', 'd', '1', 'w', 9, 0,
/* 6306 */ 'l', 'd', 'f', 'f', '1', 'w', 9, 0,
/* 6314 */ 'l', 'd', 'n', 'f', '1', 'w', 9, 0,
/* 6322 */ 'l', 'd', 'n', 't', '1', 'w', 9, 0,
/* 6330 */ 's', 't', 'n', 't', '1', 'w', 9, 0,
/* 6338 */ 's', 't', '1', 'w', 9, 0,
/* 6344 */ 'c', 'r', 'c', '3', '2', 'w', 9, 0,
/* 6352 */ 'l', 'd', '2', 'w', 9, 0,
/* 6358 */ 's', 't', '2', 'w', 9, 0,
/* 6364 */ 'l', 'd', '3', 'w', 9, 0,
/* 6370 */ 's', 't', '3', 'w', 9, 0,
/* 6376 */ 'l', 'd', '4', 'w', 9, 0,
/* 6382 */ 's', 't', '4', 'w', 9, 0,
/* 6388 */ 's', 's', 'u', 'b', 'w', 9, 0,
/* 6395 */ 'u', 's', 'u', 'b', 'w', 9, 0,
/* 6402 */ 'c', 'r', 'c', '3', '2', 'c', 'w', 9, 0,
/* 6411 */ 's', 'q', 'd', 'e', 'c', 'w', 9, 0,
/* 6419 */ 'u', 'q', 'd', 'e', 'c', 'w', 9, 0,
/* 6427 */ 's', 'q', 'i', 'n', 'c', 'w', 9, 0,
/* 6435 */ 'u', 'q', 'i', 'n', 'c', 'w', 9, 0,
/* 6443 */ 's', 'a', 'd', 'd', 'w', 9, 0,
/* 6450 */ 'u', 'a', 'd', 'd', 'w', 9, 0,
/* 6457 */ 'p', 'r', 'f', 'w', 9, 0,
/* 6463 */ 'l', 'd', '1', 'r', 'q', 'w', 9, 0,
/* 6471 */ 'l', 'd', '1', 'r', 'w', 9, 0,
/* 6478 */ 'w', 'h', 'i', 'l', 'e', 'r', 'w', 9, 0,
/* 6487 */ 'l', 'd', '1', 's', 'w', 9, 0,
/* 6494 */ 'l', 'd', 'f', 'f', '1', 's', 'w', 9, 0,
/* 6503 */ 'l', 'd', 'n', 'f', '1', 's', 'w', 9, 0,
/* 6512 */ 'l', 'd', 'n', 't', '1', 's', 'w', 9, 0,
/* 6521 */ 'l', 'd', 'p', 's', 'w', 9, 0,
/* 6528 */ 'l', 'd', '1', 'r', 's', 'w', 9, 0,
/* 6536 */ 'l', 'd', 'r', 's', 'w', 9, 0,
/* 6543 */ 'l', 'd', 't', 'r', 's', 'w', 9, 0,
/* 6551 */ 'l', 'd', 'u', 'r', 's', 'w', 9, 0,
/* 6559 */ 'l', 'd', 'a', 'p', 'u', 'r', 's', 'w', 9, 0,
/* 6569 */ 'c', 'n', 't', 'w', 9, 0,
/* 6575 */ 's', 'x', 't', 'w', 9, 0,
/* 6581 */ 'u', 'x', 't', 'w', 9, 0,
/* 6587 */ 'r', 'e', 'v', 'w', 9, 0,
/* 6593 */ 'c', 'r', 'c', '3', '2', 'x', 9, 0,
/* 6601 */ 'f', 'r', 'i', 'n', 't', '3', '2', 'x', 9, 0,
/* 6611 */ 'f', 'r', 'i', 'n', 't', '6', '4', 'x', 9, 0,
/* 6621 */ 'b', 'c', 'a', 'x', 9, 0,
/* 6627 */ 'f', 'm', 'a', 'x', 9, 0,
/* 6633 */ 'l', 'd', 's', 'm', 'a', 'x', 9, 0,
/* 6641 */ 'l', 'd', 'u', 'm', 'a', 'x', 9, 0,
/* 6649 */ 't', 'b', 'x', 9, 0,
/* 6654 */ 'c', 'r', 'c', '3', '2', 'c', 'x', 9, 0,
/* 6663 */ 'i', 'n', 'd', 'e', 'x', 9, 0,
/* 6670 */ 'c', 'l', 'r', 'e', 'x', 9, 0,
/* 6677 */ 'm', 'o', 'v', 'p', 'r', 'f', 'x', 9, 0,
/* 6686 */ 'f', 'm', 'u', 'l', 'x', 9, 0,
/* 6693 */ 'f', 'r', 'e', 'c', 'p', 'x', 9, 0,
/* 6701 */ 'f', 'r', 'i', 'n', 't', 'x', 9, 0,
/* 6709 */ 'f', 'c', 'v', 't', 'x', 9, 0,
/* 6716 */ 's', 'm', '4', 'e', 'k', 'e', 'y', 9, 0,
/* 6725 */ 'f', 'c', 'p', 'y', 9, 0,
/* 6731 */ 'f', 'r', 'i', 'n', 't', '3', '2', 'z', 9, 0,
/* 6741 */ 'f', 'r', 'i', 'n', 't', '6', '4', 'z', 9, 0,
/* 6751 */ 'b', 'r', 'a', 'a', 'z', 9, 0,
/* 6758 */ 'b', 'l', 'r', 'a', 'a', 'z', 9, 0,
/* 6766 */ 'b', 'r', 'a', 'b', 'z', 9, 0,
/* 6773 */ 'b', 'l', 'r', 'a', 'b', 'z', 9, 0,
/* 6781 */ 'c', 'b', 'z', 9, 0,
/* 6786 */ 't', 'b', 'z', 9, 0,
/* 6791 */ 'c', 'l', 'z', 9, 0,
/* 6796 */ 'c', 'b', 'n', 'z', 9, 0,
/* 6802 */ 't', 'b', 'n', 'z', 9, 0,
/* 6808 */ 'f', 'r', 'i', 'n', 't', 'z', 9, 0,
/* 6816 */ 'm', 'o', 'v', 'z', 9, 0,
/* 6822 */ '.', 't', 'l', 's', 'd', 'e', 's', 'c', 'c', 'a', 'l', 'l', 32, 0,
/* 6836 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'P', 'a', 't', 'c', 'h', 'a', 'b', 'l', 'e', 32, 'R', 'E', 'T', '.', 0,
/* 6867 */ 'b', '.', 0,
/* 6870 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'T', 'y', 'p', 'e', 'd', 32, 'E', 'v', 'e', 'n', 't', 32, 'L', 'o', 'g', '.', 0,
/* 6894 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'C', 'u', 's', 't', 'o', 'm', 32, 'E', 'v', 'e', 'n', 't', 32, 'L', 'o', 'g', '.', 0,
/* 6919 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'E', 'n', 't', 'e', 'r', '.', 0,
/* 6942 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'T', 'a', 'i', 'l', 32, 'C', 'a', 'l', 'l', 32, 'E', 'x', 'i', 't', '.', 0,
/* 6965 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'E', 'x', 'i', 't', '.', 0,
/* 6987 */ 'p', 'a', 'c', 'i', 'a', '1', '7', '1', '6', 0,
/* 6997 */ 'a', 'u', 't', 'i', 'a', '1', '7', '1', '6', 0,
/* 7007 */ 'p', 'a', 'c', 'i', 'b', '1', '7', '1', '6', 0,
/* 7017 */ 'a', 'u', 't', 'i', 'b', '1', '7', '1', '6', 0,
/* 7027 */ 'L', 'I', 'F', 'E', 'T', 'I', 'M', 'E', '_', 'E', 'N', 'D', 0,
/* 7040 */ 'B', 'U', 'N', 'D', 'L', 'E', 0,
/* 7047 */ 'D', 'B', 'G', '_', 'V', 'A', 'L', 'U', 'E', 0,
/* 7057 */ 'D', 'B', 'G', '_', 'L', 'A', 'B', 'E', 'L', 0,
/* 7067 */ 'L', 'I', 'F', 'E', 'T', 'I', 'M', 'E', '_', 'S', 'T', 'A', 'R', 'T', 0,
/* 7082 */ 'e', 'r', 'e', 't', 'a', 'a', 0,
/* 7089 */ 'e', 'r', 'e', 't', 'a', 'b', 0,
/* 7096 */ 's', 'b', 0,
/* 7099 */ 'x', 'a', 'f', 'l', 'a', 'g', 0,
/* 7106 */ 'a', 'x', 'f', 'l', 'a', 'g', 0,
/* 7113 */ 'x', 'p', 'a', 'c', 'l', 'r', 'i', 0,
/* 7121 */ '#', 32, 'F', 'E', 'n', 't', 'r', 'y', 32, 'c', 'a', 'l', 'l', 0,
/* 7135 */ 'p', 'a', 'c', 'i', 'a', 's', 'p', 0,
/* 7143 */ 'a', 'u', 't', 'i', 'a', 's', 'p', 0,
/* 7151 */ 'p', 'a', 'c', 'i', 'b', 's', 'p', 0,
/* 7159 */ 'a', 'u', 't', 'i', 'b', 's', 'p', 0,
/* 7167 */ 's', 'e', 't', 'f', 'f', 'r', 0,
/* 7174 */ 'd', 'r', 'p', 's', 0,
/* 7179 */ 'e', 'r', 'e', 't', 0,
/* 7184 */ 't', 'c', 'o', 'm', 'm', 'i', 't', 0,
/* 7192 */ 'c', 'f', 'i', 'n', 'v', 0,
/* 7198 */ 'p', 'a', 'c', 'i', 'a', 'z', 0,
/* 7205 */ 'a', 'u', 't', 'i', 'a', 'z', 0,
/* 7212 */ 'p', 'a', 'c', 'i', 'b', 'z', 0,
/* 7219 */ 'a', 'u', 't', 'i', 'b', 'z', 0,
};
static const uint32_t OpInfo0[] = {
0U, // PHI
0U, // INLINEASM
0U, // INLINEASM_BR
0U, // CFI_INSTRUCTION
0U, // EH_LABEL
0U, // GC_LABEL
0U, // ANNOTATION_LABEL
0U, // KILL
0U, // EXTRACT_SUBREG
0U, // INSERT_SUBREG
0U, // IMPLICIT_DEF
0U, // SUBREG_TO_REG
0U, // COPY_TO_REGCLASS
7048U, // DBG_VALUE
7058U, // DBG_LABEL
0U, // REG_SEQUENCE
0U, // COPY
7041U, // BUNDLE
7068U, // LIFETIME_START
7028U, // LIFETIME_END
0U, // STACKMAP
7122U, // FENTRY_CALL
0U, // PATCHPOINT
0U, // LOAD_STACK_GUARD
0U, // STATEPOINT
0U, // LOCAL_ESCAPE
0U, // FAULTING_OP
0U, // PATCHABLE_OP
6920U, // PATCHABLE_FUNCTION_ENTER
6837U, // PATCHABLE_RET
6966U, // PATCHABLE_FUNCTION_EXIT
6943U, // PATCHABLE_TAIL_CALL
6895U, // PATCHABLE_EVENT_CALL
6871U, // PATCHABLE_TYPED_EVENT_CALL
0U, // ICALL_BRANCH_FUNNEL
0U, // G_ADD
0U, // G_SUB
0U, // G_MUL
0U, // G_SDIV
0U, // G_UDIV
0U, // G_SREM
0U, // G_UREM
0U, // G_AND
0U, // G_OR
0U, // G_XOR
0U, // G_IMPLICIT_DEF
0U, // G_PHI
0U, // G_FRAME_INDEX
0U, // G_GLOBAL_VALUE
0U, // G_EXTRACT
0U, // G_UNMERGE_VALUES
0U, // G_INSERT
0U, // G_MERGE_VALUES
0U, // G_BUILD_VECTOR
0U, // G_BUILD_VECTOR_TRUNC
0U, // G_CONCAT_VECTORS
0U, // G_PTRTOINT
0U, // G_INTTOPTR
0U, // G_BITCAST
0U, // G_INTRINSIC_TRUNC
0U, // G_INTRINSIC_ROUND
0U, // G_LOAD
0U, // G_SEXTLOAD
0U, // G_ZEXTLOAD
0U, // G_INDEXED_LOAD
0U, // G_INDEXED_SEXTLOAD
0U, // G_INDEXED_ZEXTLOAD
0U, // G_STORE
0U, // G_INDEXED_STORE
0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS
0U, // G_ATOMIC_CMPXCHG
0U, // G_ATOMICRMW_XCHG
0U, // G_ATOMICRMW_ADD
0U, // G_ATOMICRMW_SUB
0U, // G_ATOMICRMW_AND
0U, // G_ATOMICRMW_NAND
0U, // G_ATOMICRMW_OR
0U, // G_ATOMICRMW_XOR
0U, // G_ATOMICRMW_MAX
0U, // G_ATOMICRMW_MIN
0U, // G_ATOMICRMW_UMAX
0U, // G_ATOMICRMW_UMIN
0U, // G_ATOMICRMW_FADD
0U, // G_ATOMICRMW_FSUB
0U, // G_FENCE
0U, // G_BRCOND
0U, // G_BRINDIRECT
0U, // G_INTRINSIC
0U, // G_INTRINSIC_W_SIDE_EFFECTS
0U, // G_ANYEXT
0U, // G_TRUNC
0U, // G_CONSTANT
0U, // G_FCONSTANT
0U, // G_VASTART
0U, // G_VAARG
0U, // G_SEXT
0U, // G_SEXT_INREG
0U, // G_ZEXT
0U, // G_SHL
0U, // G_LSHR
0U, // G_ASHR
0U, // G_ICMP
0U, // G_FCMP
0U, // G_SELECT
0U, // G_UADDO
0U, // G_UADDE
0U, // G_USUBO
0U, // G_USUBE
0U, // G_SADDO
0U, // G_SADDE
0U, // G_SSUBO
0U, // G_SSUBE
0U, // G_UMULO
0U, // G_SMULO
0U, // G_UMULH
0U, // G_SMULH
0U, // G_FADD
0U, // G_FSUB
0U, // G_FMUL
0U, // G_FMA
0U, // G_FMAD
0U, // G_FDIV
0U, // G_FREM
0U, // G_FPOW
0U, // G_FEXP
0U, // G_FEXP2
0U, // G_FLOG
0U, // G_FLOG2
0U, // G_FLOG10
0U, // G_FNEG
0U, // G_FPEXT
0U, // G_FPTRUNC
0U, // G_FPTOSI
0U, // G_FPTOUI
0U, // G_SITOFP
0U, // G_UITOFP
0U, // G_FABS
0U, // G_FCOPYSIGN
0U, // G_FCANONICALIZE
0U, // G_FMINNUM
0U, // G_FMAXNUM
0U, // G_FMINNUM_IEEE
0U, // G_FMAXNUM_IEEE
0U, // G_FMINIMUM
0U, // G_FMAXIMUM
0U, // G_GEP
0U, // G_PTR_MASK
0U, // G_SMIN
0U, // G_SMAX
0U, // G_UMIN
0U, // G_UMAX
0U, // G_BR
0U, // G_BRJT
0U, // G_INSERT_VECTOR_ELT
0U, // G_EXTRACT_VECTOR_ELT
0U, // G_SHUFFLE_VECTOR
0U, // G_CTTZ
0U, // G_CTTZ_ZERO_UNDEF
0U, // G_CTLZ
0U, // G_CTLZ_ZERO_UNDEF
0U, // G_CTPOP
0U, // G_BSWAP
0U, // G_BITREVERSE
0U, // G_FCEIL
0U, // G_FCOS
0U, // G_FSIN
0U, // G_FSQRT
0U, // G_FFLOOR
0U, // G_FRINT
0U, // G_FNEARBYINT
0U, // G_ADDRSPACE_CAST
0U, // G_BLOCK_ADDR
0U, // G_JUMP_TABLE
0U, // G_DYN_STACKALLOC
0U, // CATCHRET
0U, // CLEANUPRET
0U, // SEH_AddFP
0U, // SEH_EpilogEnd
0U, // SEH_EpilogStart
0U, // SEH_Nop
0U, // SEH_PrologEnd
0U, // SEH_SaveFPLR
0U, // SEH_SaveFPLR_X
0U, // SEH_SaveFReg
0U, // SEH_SaveFRegP
0U, // SEH_SaveFRegP_X
0U, // SEH_SaveFReg_X
0U, // SEH_SaveReg
0U, // SEH_SaveRegP
0U, // SEH_SaveRegP_X
0U, // SEH_SaveReg_X
0U, // SEH_SetFP
0U, // SEH_StackAlloc
13452U, // ABS_ZPmZ_B
2147505292U, // ABS_ZPmZ_D
34108556U, // ABS_ZPmZ_H
38028U, // ABS_ZPmZ_S
2215687308U, // ABSv16i8
100717708U, // ABSv1i64
2216211596U, // ABSv2i32
69252236U, // ABSv2i64
2217260172U, // ABSv4i16
70300812U, // ABSv4i32
2218308748U, // ABSv8i16
71349388U, // ABSv8i8
2281719137U, // ADCLB_ZZZ_D
2315289953U, // ADCLB_ZZZ_S
2281723444U, // ADCLT_ZZZ_D
2315294260U, // ADCLT_ZZZ_S
2248201395U, // ADCSWr
2248201395U, // ADCSXr
2248198288U, // ADCWr
2248198288U, // ADCXr
2248198838U, // ADDG
2348820037U, // ADDHNB_ZZZ_B
239625797U, // ADDHNB_ZZZ_H
2415953477U, // ADDHNB_ZZZ_S
2449487590U, // ADDHNT_ZZZ_B
240154342U, // ADDHNT_ZZZ_H
2281740006U, // ADDHNT_ZZZ_S
2216210699U, // ADDHNv2i64_v2i32
2486231395U, // ADDHNv2i64_v4i32
69775627U, // ADDHNv4i32_v4i16
339272035U, // ADDHNv4i32_v8i16
2484134243U, // ADDHNv8i16_v16i8
2218832139U, // ADDHNv8i16_v8i8
2248200198U, // ADDPL_XXI
369111558U, // ADDP_ZPmZ_B
369119750U, // ADDP_ZPmZ_D
2555933190U, // ADDP_ZPmZ_H
369136134U, // ADDP_ZPmZ_S
68203014U, // ADDPv16i8
2216210950U, // ADDPv2i32
2216735238U, // ADDPv2i64
67162630U, // ADDPv2i64p
69775878U, // ADDPv4i16
70300166U, // ADDPv4i32
2218308102U, // ADDPv8i16
2218832390U, // ADDPv8i8
2248201407U, // ADDSWri
0U, // ADDSWrr
2248201407U, // ADDSWrs
2248201407U, // ADDSWrx
2248201407U, // ADDSXri
0U, // ADDSXrr
2248201407U, // ADDSXrs
2248201407U, // ADDSXrx
2248201407U, // ADDSXrx64
2248200324U, // ADDVL_XXI
2214647809U, // ADDVv16i8v
2214647809U, // ADDVv4i16v
67164161U, // ADDVv4i32v
2214647809U, // ADDVv8i16v
67164161U, // ADDVv8i8v
2248198489U, // ADDWri
0U, // ADDWrr
2248198489U, // ADDWrs
2248198489U, // ADDWrx
2248198489U, // ADDXri
0U, // ADDXrr
2248198489U, // ADDXrs
2248198489U, // ADDXrx
2248198489U, // ADDXrx64
2583701849U, // ADD_ZI_B
2415937881U, // ADD_ZI_D
241199449U, // ADD_ZI_H
2617280857U, // ADD_ZI_S
369109337U, // ADD_ZPmZ_B
369117529U, // ADD_ZPmZ_D
2555930969U, // ADD_ZPmZ_H
369133913U, // ADD_ZPmZ_S
2583701849U, // ADD_ZZZ_B
2415937881U, // ADD_ZZZ_D
2388683097U, // ADD_ZZZ_H
2617280857U, // ADD_ZZZ_S
0U, // ADDlowTLS
68200793U, // ADDv16i8
2248198489U, // ADDv1i64
2216208729U, // ADDv2i32
2216733017U, // ADDv2i64
69773657U, // ADDv4i16
70297945U, // ADDv4i32
2218305881U, // ADDv8i16
2218830169U, // ADDv8i8
0U, // ADJCALLSTACKDOWN
0U, // ADJCALLSTACKUP
100717380U, // ADR
503370365U, // ADRP
2422756164U, // ADR_LSL_ZZZ_D_0
2422756164U, // ADR_LSL_ZZZ_D_1
2422756164U, // ADR_LSL_ZZZ_D_2
2422756164U, // ADR_LSL_ZZZ_D_3
2624099140U, // ADR_LSL_ZZZ_S_0
2624099140U, // ADR_LSL_ZZZ_S_1
2624099140U, // ADR_LSL_ZZZ_S_2
2624099140U, // ADR_LSL_ZZZ_S_3
2422756164U, // ADR_SXTW_ZZZ_D_0
2422756164U, // ADR_SXTW_ZZZ_D_1
2422756164U, // ADR_SXTW_ZZZ_D_2
2422756164U, // ADR_SXTW_ZZZ_D_3
2422756164U, // ADR_UXTW_ZZZ_D_0
2422756164U, // ADR_UXTW_ZZZ_D_1
2422756164U, // ADR_UXTW_ZZZ_D_2
2422756164U, // ADR_UXTW_ZZZ_D_3
2583701969U, // AESD_ZZZ_B
2484136401U, // AESDrr
2583702110U, // AESE_ZZZ_B
2484136542U, // AESErr
436218010U, // AESIMC_ZZ_B
2215684250U, // AESIMCrr
0U, // AESIMCrrTied
436218018U, // AESMC_ZZ_B
2215684258U, // AESMCrr
0U, // AESMCrrTied
2248201414U, // ANDSWri
0U, // ANDSWrr
2248201414U, // ANDSWrs
2248201414U, // ANDSXri
0U, // ANDSXrr
2248201414U, // ANDSXrs
2516595910U, // ANDS_PPzPP
2516637717U, // ANDV_VPZ_B
2516637717U, // ANDV_VPZ_D
2516637717U, // ANDV_VPZ_H
2516637717U, // ANDV_VPZ_S
2248198583U, // ANDWri
0U, // ANDWrr
2248198583U, // ANDWrs
2248198583U, // ANDXri
0U, // ANDXrr
2248198583U, // ANDXrs
2516593079U, // AND_PPzPP
2415937975U, // AND_ZI
369109431U, // AND_ZPmZ_B
369117623U, // AND_ZPmZ_D
2555931063U, // AND_ZPmZ_H
369134007U, // AND_ZPmZ_S
2415937975U, // AND_ZZZ
68200887U, // ANDv16i8
2218830263U, // ANDv8i8
369109451U, // ASRD_ZPmI_B
369117643U, // ASRD_ZPmI_D
2555931083U, // ASRD_ZPmI_H
369134027U, // ASRD_ZPmI_S
369112036U, // ASRR_ZPmZ_B
369120228U, // ASRR_ZPmZ_D
2555933668U, // ASRR_ZPmZ_H
369136612U, // ASRR_ZPmZ_S
2248201200U, // ASRVWr
2248201200U, // ASRVXr
369112048U, // ASR_WIDE_ZPmZ_B
2555933680U, // ASR_WIDE_ZPmZ_H
369136624U, // ASR_WIDE_ZPmZ_S
2583704560U, // ASR_WIDE_ZZZ_B
241202160U, // ASR_WIDE_ZZZ_H
2617283568U, // ASR_WIDE_ZZZ_S
369112048U, // ASR_ZPmI_B
369120240U, // ASR_ZPmI_D
2555933680U, // ASR_ZPmI_H
369136624U, // ASR_ZPmI_S
369112048U, // ASR_ZPmZ_B
369120240U, // ASR_ZPmZ_D
2555933680U, // ASR_ZPmZ_H
369136624U, // ASR_ZPmZ_S
2583704560U, // ASR_ZZI_B
2415940592U, // ASR_ZZI_D
2388685808U, // ASR_ZZI_H
2617283568U, // ASR_ZZI_S
100713119U, // AUTDA
100713612U, // AUTDB
7390052U, // AUTDZA
7391340U, // AUTDZB
100713140U, // AUTIA
6998U, // AUTIA1716
7144U, // AUTIASP
7206U, // AUTIAZ
100713639U, // AUTIB
7018U, // AUTIB1716
7160U, // AUTIBSP
7220U, // AUTIBZ
7390068U, // AUTIZA
7391356U, // AUTIZB
7107U, // AXFLAG
66431U, // B
68205022U, // BCAX
2415942110U, // BCAX_ZZZZ_D
2583704081U, // BDEP_ZZZ_B
2415940113U, // BDEP_ZZZ_D
2388685329U, // BDEP_ZZZ_H
2617283089U, // BDEP_ZZZ_S
2583705539U, // BEXT_ZZZ_B
2415941571U, // BEXT_ZZZ_D
2388686787U, // BEXT_ZZZ_H
2617284547U, // BEXT_ZZZ_S
2684407979U, // BFMWri
2684407979U, // BFMXri
2583704195U, // BGRP_ZZZ_B
2415940227U, // BGRP_ZZZ_D
2388685443U, // BGRP_ZZZ_H
2617283203U, // BGRP_ZZZ_S
0U, // BICSWrr
2248201401U, // BICSWrs
0U, // BICSXrr
2248201401U, // BICSXrs
2516595897U, // BICS_PPzPP
0U, // BICWrr
2248198293U, // BICWrs
0U, // BICXrr
2248198293U, // BICXrs
2516592789U, // BIC_PPzPP
369109141U, // BIC_ZPmZ_B
369117333U, // BIC_ZPmZ_D
2555930773U, // BIC_ZPmZ_H
369133717U, // BIC_ZPmZ_S
2415937685U, // BIC_ZZZ
68200597U, // BICv16i8
572057749U, // BICv2i32
573106325U, // BICv4i16
573630613U, // BICv4i32
574154901U, // BICv8i16
2218829973U, // BICv8i8
68201098U, // BIFv16i8
2218830474U, // BIFv8i8
336655846U, // BITv16i8
2487285222U, // BITv8i8
69410U, // BL
7394166U, // BLR
100713078U, // BLRAA
7395943U, // BLRAAZ
100713495U, // BLRAB
7395958U, // BLRABZ
7394080U, // BR
100713065U, // BRAA
7395936U, // BRAAZ
100713482U, // BRAB
7395951U, // BRABZ
77448U, // BRK
2516595828U, // BRKAS_PPzP
8891U, // BRKA_PPmP
2516591291U, // BRKA_PPzP
2516595864U, // BRKBS_PPzP
9390U, // BRKB_PPmP
2516591790U, // BRKB_PPzP
2516595993U, // BRKNS_PPzP
2516594984U, // BRKN_PPzP
2516595835U, // BRKPAS_PPzPP
2516591335U, // BRKPA_PPzPP
2516595871U, // BRKPBS_PPzPP
2516592307U, // BRKPB_PPzPP
2415939828U, // BSL1N_ZZZZ_D
2415939835U, // BSL2N_ZZZZ_D
2415939633U, // BSL_ZZZZ_D
336654385U, // BSLv16i8
2487283761U, // BSLv8i8
88788U, // Bcc
2583701848U, // CADD_ZZI_B
2415937880U, // CADD_ZZI_D
2388683096U, // CADD_ZZI_H
2617280856U, // CADD_ZZI_S
536962096U, // CASAB
536964010U, // CASAH
536962338U, // CASALB
536964169U, // CASALH
536964861U, // CASALW
536964861U, // CASALX
536961836U, // CASAW
536961836U, // CASAX
536962942U, // CASB
536964546U, // CASH
536962544U, // CASLB
536964263U, // CASLH
536965162U, // CASLW
536965162U, // CASLX
102108U, // CASPALW
110300U, // CASPALX
99054U, // CASPAW
107246U, // CASPAX
102413U, // CASPLW
110605U, // CASPLX
103049U, // CASPW
111241U, // CASPX
536966255U, // CASW
536966255U, // CASX
0U, // CATCHPAD
604035725U, // CBNZW
604035725U, // CBNZX
604035710U, // CBZW
604035710U, // CBZX
2248200494U, // CCMNWi
2248200494U, // CCMNWr
2248200494U, // CCMNXi
2248200494U, // CCMNXr
2248200766U, // CCMPWi
2248200766U, // CCMPWr
2248200766U, // CCMPXi
2248200766U, // CCMPXr
2449495897U, // CDOT_ZZZI_D
637572953U, // CDOT_ZZZI_S
2449495897U, // CDOT_ZZZ_D
637572953U, // CDOT_ZZZ_S
7193U, // CFINV
2516632386U, // CLASTA_RPZ_B
2516632386U, // CLASTA_RPZ_D
2516632386U, // CLASTA_RPZ_H
2516632386U, // CLASTA_RPZ_S
2516632386U, // CLASTA_VPZ_B
2516632386U, // CLASTA_VPZ_D
2516632386U, // CLASTA_VPZ_H
2516632386U, // CLASTA_VPZ_S
2516591426U, // CLASTA_ZPZ_B
2516599618U, // CLASTA_ZPZ_D
2388157250U, // CLASTA_ZPZ_H
2516616002U, // CLASTA_ZPZ_S
2516633575U, // CLASTB_RPZ_B
2516633575U, // CLASTB_RPZ_D
2516633575U, // CLASTB_RPZ_H
2516633575U, // CLASTB_RPZ_S
2516633575U, // CLASTB_VPZ_B
2516633575U, // CLASTB_VPZ_D
2516633575U, // CLASTB_VPZ_H
2516633575U, // CLASTB_VPZ_S
2516592615U, // CLASTB_ZPZ_B
2516600807U, // CLASTB_ZPZ_D
2388158439U, // CLASTB_ZPZ_H
2516617191U, // CLASTB_ZPZ_S
7395855U, // CLREX
100717802U, // CLSWr
100717802U, // CLSXr
13546U, // CLS_ZPmZ_B
2147505386U, // CLS_ZPmZ_D
34108650U, // CLS_ZPmZ_H
38122U, // CLS_ZPmZ_S
2215687402U, // CLSv16i8
2216211690U, // CLSv2i32
2217260266U, // CLSv4i16
70300906U, // CLSv4i32
2218308842U, // CLSv8i16
71349482U, // CLSv8i8
100719240U, // CLZWr
100719240U, // CLZXr
14984U, // CLZ_ZPmZ_B
2147506824U, // CLZ_ZPmZ_D
34110088U, // CLZ_ZPmZ_H
39560U, // CLZ_ZPmZ_S
2215688840U, // CLZv16i8
2216213128U, // CLZv2i32
2217261704U, // CLZv4i16
70302344U, // CLZv4i32
2218310280U, // CLZv8i16
71350920U, // CLZv8i8
68203229U, // CMEQv16i8
2215686877U, // CMEQv16i8rz
2248200925U, // CMEQv1i64
100717277U, // CMEQv1i64rz
2216211165U, // CMEQv2i32
2216211165U, // CMEQv2i32rz
2216735453U, // CMEQv2i64
69251805U, // CMEQv2i64rz
69776093U, // CMEQv4i16
2217259741U, // CMEQv4i16rz
70300381U, // CMEQv4i32
70300381U, // CMEQv4i32rz
2218308317U, // CMEQv8i16
2218308317U, // CMEQv8i16rz
2218832605U, // CMEQv8i8
71348957U, // CMEQv8i8rz
68200956U, // CMGEv16i8
2215684604U, // CMGEv16i8rz
2248198652U, // CMGEv1i64
100715004U, // CMGEv1i64rz
2216208892U, // CMGEv2i32
2216208892U, // CMGEv2i32rz
2216733180U, // CMGEv2i64
69249532U, // CMGEv2i64rz
69773820U, // CMGEv4i16
2217257468U, // CMGEv4i16rz
70298108U, // CMGEv4i32
70298108U, // CMGEv4i32rz
2218306044U, // CMGEv8i16
2218306044U, // CMGEv8i16rz
2218830332U, // CMGEv8i8
71346684U, // CMGEv8i8rz
68203992U, // CMGTv16i8
2215687640U, // CMGTv16i8rz
2248201688U, // CMGTv1i64
100718040U, // CMGTv1i64rz
2216211928U, // CMGTv2i32
2216211928U, // CMGTv2i32rz
2216736216U, // CMGTv2i64
69252568U, // CMGTv2i64rz
69776856U, // CMGTv4i16
2217260504U, // CMGTv4i16rz
70301144U, // CMGTv4i32
70301144U, // CMGTv4i32rz
2218309080U, // CMGTv8i16
2218309080U, // CMGTv8i16rz
2218833368U, // CMGTv8i8
71349720U, // CMGTv8i8rz
68202072U, // CMHIv16i8
2248199768U, // CMHIv1i64
2216210008U, // CMHIv2i32
2216734296U, // CMHIv2i64
69774936U, // CMHIv4i16
70299224U, // CMHIv4i32
2218307160U, // CMHIv8i16
2218831448U, // CMHIv8i8
68203741U, // CMHSv16i8
2248201437U, // CMHSv1i64
2216211677U, // CMHSv2i32
2216735965U, // CMHSv2i64
69776605U, // CMHSv4i16
70300893U, // CMHSv4i32
2218308829U, // CMHSv8i16
2218833117U, // CMHSv8i8
2390254274U, // CMLA_ZZZI_H
2315289282U, // CMLA_ZZZI_S
637543106U, // CMLA_ZZZ_B
2281718466U, // CMLA_ZZZ_D
2390254274U, // CMLA_ZZZ_H
2315289282U, // CMLA_ZZZ_S
2215684635U, // CMLEv16i8rz
100715035U, // CMLEv1i64rz
2216208923U, // CMLEv2i32rz
69249563U, // CMLEv2i64rz
2217257499U, // CMLEv4i16rz
70298139U, // CMLEv4i32rz
2218306075U, // CMLEv8i16rz
71346715U, // CMLEv8i8rz
2215687836U, // CMLTv16i8rz
100718236U, // CMLTv1i64rz
2216212124U, // CMLTv2i32rz
69252764U, // CMLTv2i64rz
2217260700U, // CMLTv4i16rz
70301340U, // CMLTv4i32rz
2218309276U, // CMLTv8i16rz
71349916U, // CMLTv8i8rz
2516595436U, // CMPEQ_PPzZI_B
2516603628U, // CMPEQ_PPzZI_D
2824368876U, // CMPEQ_PPzZI_H
2516620012U, // CMPEQ_PPzZI_S
2516595436U, // CMPEQ_PPzZZ_B
2516603628U, // CMPEQ_PPzZZ_D
2824368876U, // CMPEQ_PPzZZ_H
2516620012U, // CMPEQ_PPzZZ_S
2516595436U, // CMPEQ_WIDE_PPzZZ_B
2824368876U, // CMPEQ_WIDE_PPzZZ_H
2516620012U, // CMPEQ_WIDE_PPzZZ_S
2516593154U, // CMPGE_PPzZI_B
2516601346U, // CMPGE_PPzZI_D
2824366594U, // CMPGE_PPzZI_H
2516617730U, // CMPGE_PPzZI_S
2516593154U, // CMPGE_PPzZZ_B
2516601346U, // CMPGE_PPzZZ_D
2824366594U, // CMPGE_PPzZZ_H
2516617730U, // CMPGE_PPzZZ_S
2516593154U, // CMPGE_WIDE_PPzZZ_B
2824366594U, // CMPGE_WIDE_PPzZZ_H
2516617730U, // CMPGE_WIDE_PPzZZ_S
2516596190U, // CMPGT_PPzZI_B
2516604382U, // CMPGT_PPzZI_D
2824369630U, // CMPGT_PPzZI_H
2516620766U, // CMPGT_PPzZI_S
2516596190U, // CMPGT_PPzZZ_B
2516604382U, // CMPGT_PPzZZ_D
2824369630U, // CMPGT_PPzZZ_H
2516620766U, // CMPGT_PPzZZ_S
2516596190U, // CMPGT_WIDE_PPzZZ_B
2824369630U, // CMPGT_WIDE_PPzZZ_H
2516620766U, // CMPGT_WIDE_PPzZZ_S
2516594270U, // CMPHI_PPzZI_B
2516602462U, // CMPHI_PPzZI_D
2824367710U, // CMPHI_PPzZI_H
2516618846U, // CMPHI_PPzZI_S
2516594270U, // CMPHI_PPzZZ_B
2516602462U, // CMPHI_PPzZZ_D
2824367710U, // CMPHI_PPzZZ_H
2516618846U, // CMPHI_PPzZZ_S
2516594270U, // CMPHI_WIDE_PPzZZ_B
2824367710U, // CMPHI_WIDE_PPzZZ_H
2516618846U, // CMPHI_WIDE_PPzZZ_S
2516595939U, // CMPHS_PPzZI_B
2516604131U, // CMPHS_PPzZI_D
2824369379U, // CMPHS_PPzZI_H
2516620515U, // CMPHS_PPzZI_S
2516595939U, // CMPHS_PPzZZ_B
2516604131U, // CMPHS_PPzZZ_D
2824369379U, // CMPHS_PPzZZ_H
2516620515U, // CMPHS_PPzZZ_S
2516595939U, // CMPHS_WIDE_PPzZZ_B
2824369379U, // CMPHS_WIDE_PPzZZ_H
2516620515U, // CMPHS_WIDE_PPzZZ_S
2516593185U, // CMPLE_PPzZI_B
2516601377U, // CMPLE_PPzZI_D
2824366625U, // CMPLE_PPzZI_H
2516617761U, // CMPLE_PPzZI_S
2516593185U, // CMPLE_WIDE_PPzZZ_B
2824366625U, // CMPLE_WIDE_PPzZZ_H
2516617761U, // CMPLE_WIDE_PPzZZ_S
2516595146U, // CMPLO_PPzZI_B
2516603338U, // CMPLO_PPzZI_D
2824368586U, // CMPLO_PPzZI_H
2516619722U, // CMPLO_PPzZI_S
2516595146U, // CMPLO_WIDE_PPzZZ_B
2824368586U, // CMPLO_WIDE_PPzZZ_H
2516619722U, // CMPLO_WIDE_PPzZZ_S
2516595973U, // CMPLS_PPzZI_B
2516604165U, // CMPLS_PPzZI_D
2824369413U, // CMPLS_PPzZI_H
2516620549U, // CMPLS_PPzZI_S
2516595973U, // CMPLS_WIDE_PPzZZ_B
2824369413U, // CMPLS_WIDE_PPzZZ_H
2516620549U, // CMPLS_WIDE_PPzZZ_S
2516596386U, // CMPLT_PPzZI_B
2516604578U, // CMPLT_PPzZI_D
2824369826U, // CMPLT_PPzZI_H
2516620962U, // CMPLT_PPzZI_S
2516596386U, // CMPLT_WIDE_PPzZZ_B
2824369826U, // CMPLT_WIDE_PPzZZ_H
2516620962U, // CMPLT_WIDE_PPzZZ_S
2516593208U, // CMPNE_PPzZI_B
2516601400U, // CMPNE_PPzZI_D
2824366648U, // CMPNE_PPzZI_H
2516617784U, // CMPNE_PPzZI_S
2516593208U, // CMPNE_PPzZZ_B
2516601400U, // CMPNE_PPzZZ_D
2824366648U, // CMPNE_PPzZZ_H
2516617784U, // CMPNE_PPzZZ_S
2516593208U, // CMPNE_WIDE_PPzZZ_B
2824366648U, // CMPNE_WIDE_PPzZZ_H
2516617784U, // CMPNE_WIDE_PPzZZ_S
0U, // CMP_SWAP_128
0U, // CMP_SWAP_16
0U, // CMP_SWAP_32
0U, // CMP_SWAP_64
0U, // CMP_SWAP_8
68204438U, // CMTSTv16i8
2248202134U, // CMTSTv1i64
2216212374U, // CMTSTv2i32
2216736662U, // CMTSTv2i64
69777302U, // CMTSTv4i16
70301590U, // CMTSTv4i32
2218309526U, // CMTSTv8i16
2218833814U, // CMTSTv8i8
14187U, // CNOT_ZPmZ_B
2147506027U, // CNOT_ZPmZ_D
34109291U, // CNOT_ZPmZ_H
38763U, // CNOT_ZPmZ_S
704694234U, // CNTB_XPiI
704694743U, // CNTD_XPiI
704695811U, // CNTH_XPiI
2516636303U, // CNTP_XPP_B
2516636303U, // CNTP_XPP_D
2516636303U, // CNTP_XPP_H
2516636303U, // CNTP_XPP_S
704698794U, // CNTW_XPiI
14039U, // CNT_ZPmZ_B
2147505879U, // CNT_ZPmZ_D
34109143U, // CNT_ZPmZ_H
38615U, // CNT_ZPmZ_S
2215687895U, // CNTv16i8
71349975U, // CNTv8i8
2516604338U, // COMPACT_ZPZ_D
2516620722U, // COMPACT_ZPZ_S
2147498567U, // CPY_ZPmI_B
23111U, // CPY_ZPmI_D
738753095U, // CPY_ZPmI_H
2147523143U, // CPY_ZPmI_S
14919U, // CPY_ZPmR_B
23111U, // CPY_ZPmR_D
772307527U, // CPY_ZPmR_H
39495U, // CPY_ZPmR_S
14919U, // CPY_ZPmV_B
23111U, // CPY_ZPmV_D
772307527U, // CPY_ZPmV_H
39495U, // CPY_ZPmV_S
2516597319U, // CPY_ZPzI_B
2516605511U, // CPY_ZPzI_D
2824370759U, // CPY_ZPzI_H
2516621895U, // CPY_ZPzI_S
67164273U, // CPYi16
2214647921U, // CPYi32
67164273U, // CPYi64
2214647921U, // CPYi8
2248197041U, // CRC32Brr
2248197204U, // CRC32CBrr
2248199118U, // CRC32CHrr
2248202499U, // CRC32CWrr
2248202751U, // CRC32CXrr
2248198954U, // CRC32Hrr
2248202441U, // CRC32Wrr
2248202690U, // CRC32Xrr
2248200066U, // CSELWr
2248200066U, // CSELXr
2248198313U, // CSINCWr
2248198313U, // CSINCXr
2248202345U, // CSINVWr
2248202345U, // CSINVXr
2248198862U, // CSNEGWr
2248198862U, // CSNEGXr
100717283U, // CTERMEQ_WW
100717283U, // CTERMEQ_XX
100715055U, // CTERMNE_WW
100715055U, // CTERMNE_XX
0U, // CompilerBarrier
73783U, // DCPS1
74210U, // DCPS2
74276U, // DCPS3
805356639U, // DECB_XPiI
805357881U, // DECD_XPiI
805325113U, // DECD_ZPiI
805358553U, // DECH_XPiI
8416217U, // DECH_ZPiI
436261351U, // DECP_XP_B
268489191U, // DECP_XP_D
201380327U, // DECP_XP_H
469815783U, // DECP_XP_S
134238695U, // DECP_ZP_D
846754279U, // DECP_ZP_H
167809511U, // DECP_ZP_S
805361934U, // DECW_XPiI
805345550U, // DECW_ZPiI
116278U, // DMB
7175U, // DRPS
116612U, // DSB
872435935U, // DUPM_ZI
905982627U, // DUP_ZI_B
939545251U, // DUP_ZI_D
8942243U, // DUP_ZI_H
973116067U, // DUP_ZI_S
100676259U, // DUP_ZR_B
100684451U, // DUP_ZR_D
848327331U, // DUP_ZR_H
100700835U, // DUP_ZR_S
436220579U, // DUP_ZZI_B
268456611U, // DUP_ZZI_D
1012953763U, // DUP_ZZI_H
10089123U, // DUP_ZZI_Q
469799587U, // DUP_ZZI_S
101757603U, // DUPv16i8gpr
2215686819U, // DUPv16i8lane
102281891U, // DUPv2i32gpr
2216211107U, // DUPv2i32lane
102806179U, // DUPv2i64gpr
69251747U, // DUPv2i64lane
103330467U, // DUPv4i16gpr
69776035U, // DUPv4i16lane
103854755U, // DUPv4i32gpr
2217783971U, // DUPv4i32lane
104379043U, // DUPv8i16gpr
70824611U, // DUPv8i16lane
104903331U, // DUPv8i8gpr
2218832547U, // DUPv8i8lane
0U, // EMITBKEY
0U, // EONWrr
2248200500U, // EONWrs
0U, // EONXrr
2248200500U, // EONXrs
68198942U, // EOR3
2415936030U, // EOR3_ZZZZ_D
637547947U, // EORBT_ZZZ_B
2281723307U, // EORBT_ZZZ_D
2390259115U, // EORBT_ZZZ_H
2315294123U, // EORBT_ZZZ_S
2516596050U, // EORS_PPzPP
637544416U, // EORTB_ZZZ_B
2281719776U, // EORTB_ZZZ_D
2390255584U, // EORTB_ZZZ_H
2315290592U, // EORTB_ZZZ_S
2516637826U, // EORV_VPZ_B
2516637826U, // EORV_VPZ_D
2516637826U, // EORV_VPZ_H
2516637826U, // EORV_VPZ_S
2248201161U, // EORWri
0U, // EORWrr
2248201161U, // EORWrs
2248201161U, // EORXri
0U, // EORXrr
2248201161U, // EORXrs
2516595657U, // EOR_PPzPP
2415940553U, // EOR_ZI
369112009U, // EOR_ZPmZ_B
369120201U, // EOR_ZPmZ_D
2555933641U, // EOR_ZPmZ_H
369136585U, // EOR_ZPmZ_S
2415940553U, // EOR_ZZZ
68203465U, // EORv16i8
2218832841U, // EORv8i8
7180U, // ERET
7083U, // ERETAA
7090U, // ERETAB
2248201238U, // EXTRWrri
2248201238U, // EXTRXrri
2583705540U, // EXT_ZZI
3187685316U, // EXT_ZZI_B
68204484U, // EXTv16i8
2218833860U, // EXTv8i8
0U, // F128CSEL
2248198430U, // FABD16
2248198430U, // FABD32
2248198430U, // FABD64
369117470U, // FABD_ZPmZ_D
2555930910U, // FABD_ZPmZ_H
369133854U, // FABD_ZPmZ_S
2216208670U, // FABDv2f32
2216732958U, // FABDv2f64
69773598U, // FABDv4f16
70297886U, // FABDv4f32
2218305822U, // FABDv8f16
100717707U, // FABSDr
100717707U, // FABSHr
100717707U, // FABSSr
2147505291U, // FABS_ZPmZ_D
34108555U, // FABS_ZPmZ_H
38027U, // FABS_ZPmZ_S
2216211595U, // FABSv2f32
69252235U, // FABSv2f64
2217260171U, // FABSv4f16
70300811U, // FABSv4f32
2218308747U, // FABSv8f16
2248198635U, // FACGE16
2248198635U, // FACGE32
2248198635U, // FACGE64
2516601323U, // FACGE_PPzZZ_D
2824366571U, // FACGE_PPzZZ_H
2516617707U, // FACGE_PPzZZ_S
2216208875U, // FACGEv2f32
2216733163U, // FACGEv2f64
69773803U, // FACGEv4f16
70298091U, // FACGEv4f32
2218306027U, // FACGEv8f16
2248201671U, // FACGT16
2248201671U, // FACGT32
2248201671U, // FACGT64
2516604359U, // FACGT_PPzZZ_D
2824369607U, // FACGT_PPzZZ_H
2516620743U, // FACGT_PPzZZ_S
2216211911U, // FACGTv2f32
2216736199U, // FACGTv2f64
69776839U, // FACGTv4f16
70301127U, // FACGTv4f32
2218309063U, // FACGTv8f16
2516632216U, // FADDA_VPZ_D
2516632216U, // FADDA_VPZ_H
2516632216U, // FADDA_VPZ_S
2248198509U, // FADDDrr
2248198509U, // FADDHrr
369119749U, // FADDP_ZPmZZ_D
2555933189U, // FADDP_ZPmZZ_H
369136133U, // FADDP_ZPmZZ_S
2216210949U, // FADDPv2f32
2216735237U, // FADDPv2f64
67162629U, // FADDPv2i16p
2214646277U, // FADDPv2i32p
67162629U, // FADDPv2i64p
69775877U, // FADDPv4f16
70300165U, // FADDPv4f32
2218308101U, // FADDPv8f16
2248198509U, // FADDSrr
2516637696U, // FADDV_VPZ_D
2516637696U, // FADDV_VPZ_H
2516637696U, // FADDV_VPZ_S
369117549U, // FADD_ZPmI_D
2555930989U, // FADD_ZPmI_H
369133933U, // FADD_ZPmI_S
369117549U, // FADD_ZPmZ_D
2555930989U, // FADD_ZPmZ_H
369133933U, // FADD_ZPmZ_S
2415937901U, // FADD_ZZZ_D
2388683117U, // FADD_ZZZ_H
2617280877U, // FADD_ZZZ_S
2216208749U, // FADDv2f32
2216733037U, // FADDv2f64
69773677U, // FADDv4f16
70297965U, // FADDv4f32
2218305901U, // FADDv8f16
369117527U, // FCADD_ZPmZ_D
2555930967U, // FCADD_ZPmZ_H
369133911U, // FCADD_ZPmZ_S
2216208727U, // FCADDv2f32
2216733015U, // FCADDv2f64
69773655U, // FCADDv4f16
70297943U, // FCADDv4f32
2218305879U, // FCADDv8f16
2248200765U, // FCCMPDrr
2248198735U, // FCCMPEDrr
2248198735U, // FCCMPEHrr
2248198735U, // FCCMPESrr
2248200765U, // FCCMPHrr
2248200765U, // FCCMPSrr
2248200924U, // FCMEQ16
2248200924U, // FCMEQ32
2248200924U, // FCMEQ64
2516603612U, // FCMEQ_PPzZ0_D
2824368860U, // FCMEQ_PPzZ0_H
2516619996U, // FCMEQ_PPzZ0_S
2516603612U, // FCMEQ_PPzZZ_D
2824368860U, // FCMEQ_PPzZZ_H
2516619996U, // FCMEQ_PPzZZ_S
2248200924U, // FCMEQv1i16rz
2248200924U, // FCMEQv1i32rz
2248200924U, // FCMEQv1i64rz
2216211164U, // FCMEQv2f32
2216735452U, // FCMEQv2f64
68727516U, // FCMEQv2i32rz
2216735452U, // FCMEQv2i64rz
69776092U, // FCMEQv4f16
70300380U, // FCMEQv4f32
69776092U, // FCMEQv4i16rz
2217784028U, // FCMEQv4i32rz
2218308316U, // FCMEQv8f16
70824668U, // FCMEQv8i16rz
2248198651U, // FCMGE16
2248198651U, // FCMGE32
2248198651U, // FCMGE64
2516601339U, // FCMGE_PPzZ0_D
2824366587U, // FCMGE_PPzZ0_H
2516617723U, // FCMGE_PPzZ0_S
2516601339U, // FCMGE_PPzZZ_D
2824366587U, // FCMGE_PPzZZ_H
2516617723U, // FCMGE_PPzZZ_S
2248198651U, // FCMGEv1i16rz
2248198651U, // FCMGEv1i32rz
2248198651U, // FCMGEv1i64rz
2216208891U, // FCMGEv2f32
2216733179U, // FCMGEv2f64
68725243U, // FCMGEv2i32rz
2216733179U, // FCMGEv2i64rz
69773819U, // FCMGEv4f16
70298107U, // FCMGEv4f32
69773819U, // FCMGEv4i16rz
2217781755U, // FCMGEv4i32rz
2218306043U, // FCMGEv8f16
70822395U, // FCMGEv8i16rz
2248201687U, // FCMGT16
2248201687U, // FCMGT32
2248201687U, // FCMGT64
2516604375U, // FCMGT_PPzZ0_D
2824369623U, // FCMGT_PPzZ0_H
2516620759U, // FCMGT_PPzZ0_S
2516604375U, // FCMGT_PPzZZ_D
2824369623U, // FCMGT_PPzZZ_H
2516620759U, // FCMGT_PPzZZ_S
2248201687U, // FCMGTv1i16rz
2248201687U, // FCMGTv1i32rz
2248201687U, // FCMGTv1i64rz
2216211927U, // FCMGTv2f32
2216736215U, // FCMGTv2f64
68728279U, // FCMGTv2i32rz
2216736215U, // FCMGTv2i64rz
69776855U, // FCMGTv4f16
70301143U, // FCMGTv4f32
69776855U, // FCMGTv4i16rz
2217784791U, // FCMGTv4i32rz
2218309079U, // FCMGTv8f16
70825431U, // FCMGTv8i16rz
369115841U, // FCMLA_ZPmZZ_D
2555929281U, // FCMLA_ZPmZZ_H
369132225U, // FCMLA_ZPmZZ_S
2390254273U, // FCMLA_ZZZI_H
2315289281U, // FCMLA_ZZZI_S
2484658881U, // FCMLAv2f32
2485183169U, // FCMLAv2f64
338223809U, // FCMLAv4f16
338223809U, // FCMLAv4f16_indexed
338748097U, // FCMLAv4f32
338748097U, // FCMLAv4f32_indexed
2486756033U, // FCMLAv8f16
2486756033U, // FCMLAv8f16_indexed
2516601370U, // FCMLE_PPzZ0_D
2824366618U, // FCMLE_PPzZ0_H
2516617754U, // FCMLE_PPzZ0_S
2248198682U, // FCMLEv1i16rz
2248198682U, // FCMLEv1i32rz
2248198682U, // FCMLEv1i64rz
68725274U, // FCMLEv2i32rz
2216733210U, // FCMLEv2i64rz
69773850U, // FCMLEv4i16rz
2217781786U, // FCMLEv4i32rz
70822426U, // FCMLEv8i16rz
2516604571U, // FCMLT_PPzZ0_D
2824369819U, // FCMLT_PPzZ0_H
2516620955U, // FCMLT_PPzZ0_S
2248201883U, // FCMLTv1i16rz
2248201883U, // FCMLTv1i32rz
2248201883U, // FCMLTv1i64rz
68728475U, // FCMLTv2i32rz
2216736411U, // FCMLTv2i64rz
69777051U, // FCMLTv4i16rz
2217784987U, // FCMLTv4i32rz
70825627U, // FCMLTv8i16rz
2516601384U, // FCMNE_PPzZ0_D
2824366632U, // FCMNE_PPzZ0_H
2516617768U, // FCMNE_PPzZ0_S
2516601384U, // FCMNE_PPzZZ_D
2824366632U, // FCMNE_PPzZZ_H
2516617768U, // FCMNE_PPzZZ_S
10539588U, // FCMPDri
100717124U, // FCMPDrr
10537559U, // FCMPEDri
100715095U, // FCMPEDrr
10537559U, // FCMPEHri
100715095U, // FCMPEHrr
10537559U, // FCMPESri
100715095U, // FCMPESrr
10539588U, // FCMPHri
100717124U, // FCMPHrr
10539588U, // FCMPSri
100717124U, // FCMPSrr
2516603345U, // FCMUO_PPzZZ_D
2824368593U, // FCMUO_PPzZZ_H
2516619729U, // FCMUO_PPzZZ_S
2147506758U, // FCPY_ZPmI_D
1074297414U, // FCPY_ZPmI_H
2147523142U, // FCPY_ZPmI_S
2248200065U, // FCSELDrrr
2248200065U, // FCSELHrrr
2248200065U, // FCSELSrrr
100717699U, // FCVTASUWDr
100717699U, // FCVTASUWHr
100717699U, // FCVTASUWSr
100717699U, // FCVTASUXDr
100717699U, // FCVTASUXHr
100717699U, // FCVTASUXSr
100717699U, // FCVTASv1f16
100717699U, // FCVTASv1i32
100717699U, // FCVTASv1i64
2216211587U, // FCVTASv2f32
69252227U, // FCVTASv2f64
2217260163U, // FCVTASv4f16
70300803U, // FCVTASv4f32
2218308739U, // FCVTASv8f16
100718544U, // FCVTAUUWDr
100718544U, // FCVTAUUWHr
100718544U, // FCVTAUUWSr
100718544U, // FCVTAUUXDr
100718544U, // FCVTAUUXHr
100718544U, // FCVTAUUXSr
100718544U, // FCVTAUv1f16
100718544U, // FCVTAUv1i32
100718544U, // FCVTAUv1i64
2216212432U, // FCVTAUv2f32
69253072U, // FCVTAUv2f64
2217261008U, // FCVTAUv4f16
70301648U, // FCVTAUv4f32
2218309584U, // FCVTAUv8f16
100718493U, // FCVTDHr
100718493U, // FCVTDSr
100718493U, // FCVTHDr
100718493U, // FCVTHSr
2147522251U, // FCVTLT_ZPmZ_HtoS
22219U, // FCVTLT_ZPmZ_StoD
2216734818U, // FCVTLv2i32
2217783394U, // FCVTLv4i16
69247313U, // FCVTLv4i32
2217779537U, // FCVTLv8i16
100717836U, // FCVTMSUWDr
100717836U, // FCVTMSUWHr
100717836U, // FCVTMSUWSr
100717836U, // FCVTMSUXDr
100717836U, // FCVTMSUXHr
100717836U, // FCVTMSUXSr
100717836U, // FCVTMSv1f16
100717836U, // FCVTMSv1i32
100717836U, // FCVTMSv1i64
2216211724U, // FCVTMSv2f32
69252364U, // FCVTMSv2f64
2217260300U, // FCVTMSv4f16
70300940U, // FCVTMSv4f32
2218308876U, // FCVTMSv8f16
100718560U, // FCVTMUUWDr
100718560U, // FCVTMUUWHr
100718560U, // FCVTMUUWSr
100718560U, // FCVTMUUXDr
100718560U, // FCVTMUUXHr
100718560U, // FCVTMUUXSr
100718560U, // FCVTMUv1f16
100718560U, // FCVTMUv1i32
100718560U, // FCVTMUv1i64
2216212448U, // FCVTMUv2f32
69253088U, // FCVTMUv2f64
2217261024U, // FCVTMUv4f16
70301664U, // FCVTMUv4f32
2218309600U, // FCVTMUv8f16
100717862U, // FCVTNSUWDr
100717862U, // FCVTNSUWHr
100717862U, // FCVTNSUWSr
100717862U, // FCVTNSUXDr
100717862U, // FCVTNSUXHr
100717862U, // FCVTNSUXSr
100717862U, // FCVTNSv1f16
100717862U, // FCVTNSv1i32
100717862U, // FCVTNSv1i64
2216211750U, // FCVTNSv2f32
69252390U, // FCVTNSv2f64
2217260326U, // FCVTNSv4f16
70300966U, // FCVTNSv4f32
2218308902U, // FCVTNSv8f16
2147522330U, // FCVTNT_ZPmZ_DtoS
1107851034U, // FCVTNT_ZPmZ_StoH
100718568U, // FCVTNUUWDr
100718568U, // FCVTNUUWHr
100718568U, // FCVTNUUWSr
100718568U, // FCVTNUUXDr
100718568U, // FCVTNUUXHr
100718568U, // FCVTNUUXSr
100718568U, // FCVTNUv1f16
100718568U, // FCVTNUv1i32
100718568U, // FCVTNUv1i64
2216212456U, // FCVTNUv2f32
69253096U, // FCVTNUv2f64
2217261032U, // FCVTNUv4f16
70301672U, // FCVTNUv4f32
2218309608U, // FCVTNUv8f16
68727144U, // FCVTNv2i32
69775720U, // FCVTNv4i16
338747799U, // FCVTNv4i32
339272087U, // FCVTNv8i16
100717885U, // FCVTPSUWDr
100717885U, // FCVTPSUWHr
100717885U, // FCVTPSUWSr
100717885U, // FCVTPSUXDr
100717885U, // FCVTPSUXHr
100717885U, // FCVTPSUXSr
100717885U, // FCVTPSv1f16
100717885U, // FCVTPSv1i32
100717885U, // FCVTPSv1i64
2216211773U, // FCVTPSv2f32
69252413U, // FCVTPSv2f64
2217260349U, // FCVTPSv4f16
70300989U, // FCVTPSv4f32
2218308925U, // FCVTPSv8f16
100718576U, // FCVTPUUWDr
100718576U, // FCVTPUUWHr
100718576U, // FCVTPUUWSr
100718576U, // FCVTPUUXDr
100718576U, // FCVTPUUXHr
100718576U, // FCVTPUUXSr
100718576U, // FCVTPUv1f16
100718576U, // FCVTPUv1i32
100718576U, // FCVTPUv1i64
2216212464U, // FCVTPUv2f32
69253104U, // FCVTPUv2f64
2217261040U, // FCVTPUv4f16
70301680U, // FCVTPUv4f32
2218309616U, // FCVTPUv8f16
100718493U, // FCVTSDr
100718493U, // FCVTSHr
2147522384U, // FCVTXNT_ZPmZ_DtoS
100716958U, // FCVTXNv1i64
68727198U, // FCVTXNv2f32
338747853U, // FCVTXNv4f32
2147523126U, // FCVTX_ZPmZ_DtoS
2248201586U, // FCVTZSSWDri
2248201586U, // FCVTZSSWHri
2248201586U, // FCVTZSSWSri
2248201586U, // FCVTZSSXDri
2248201586U, // FCVTZSSXHri
2248201586U, // FCVTZSSXSri
100717938U, // FCVTZSUWDr
100717938U, // FCVTZSUWHr
100717938U, // FCVTZSUWSr
100717938U, // FCVTZSUXDr
100717938U, // FCVTZSUXHr
100717938U, // FCVTZSUXSr
2147505522U, // FCVTZS_ZPmZ_DtoD
2147521906U, // FCVTZS_ZPmZ_DtoS
2147505522U, // FCVTZS_ZPmZ_HtoD
34108786U, // FCVTZS_ZPmZ_HtoH
2147521906U, // FCVTZS_ZPmZ_HtoS
21874U, // FCVTZS_ZPmZ_StoD
38258U, // FCVTZS_ZPmZ_StoS
2248201586U, // FCVTZSd
2248201586U, // FCVTZSh
2248201586U, // FCVTZSs
100717938U, // FCVTZSv1f16
100717938U, // FCVTZSv1i32
100717938U, // FCVTZSv1i64
2216211826U, // FCVTZSv2f32
69252466U, // FCVTZSv2f64
2216211826U, // FCVTZSv2i32_shift
2216736114U, // FCVTZSv2i64_shift
2217260402U, // FCVTZSv4f16
70301042U, // FCVTZSv4f32
69776754U, // FCVTZSv4i16_shift
70301042U, // FCVTZSv4i32_shift
2218308978U, // FCVTZSv8f16
2218308978U, // FCVTZSv8i16_shift
2248202232U, // FCVTZUSWDri
2248202232U, // FCVTZUSWHri
2248202232U, // FCVTZUSWSri
2248202232U, // FCVTZUSXDri
2248202232U, // FCVTZUSXHri
2248202232U, // FCVTZUSXSri
100718584U, // FCVTZUUWDr
100718584U, // FCVTZUUWHr
100718584U, // FCVTZUUWSr
100718584U, // FCVTZUUXDr
100718584U, // FCVTZUUXHr
100718584U, // FCVTZUUXSr
2147506168U, // FCVTZU_ZPmZ_DtoD
2147522552U, // FCVTZU_ZPmZ_DtoS
2147506168U, // FCVTZU_ZPmZ_HtoD
34109432U, // FCVTZU_ZPmZ_HtoH
2147522552U, // FCVTZU_ZPmZ_HtoS
22520U, // FCVTZU_ZPmZ_StoD
38904U, // FCVTZU_ZPmZ_StoS
2248202232U, // FCVTZUd
2248202232U, // FCVTZUh
2248202232U, // FCVTZUs
100718584U, // FCVTZUv1f16
100718584U, // FCVTZUv1i32
100718584U, // FCVTZUv1i64
2216212472U, // FCVTZUv2f32
69253112U, // FCVTZUv2f64
2216212472U, // FCVTZUv2i32_shift
2216736760U, // FCVTZUv2i64_shift
2217261048U, // FCVTZUv4f16
70301688U, // FCVTZUv4f32
69777400U, // FCVTZUv4i16_shift
70301688U, // FCVTZUv4i32_shift
2218309624U, // FCVTZUv8f16
2218309624U, // FCVTZUv8i16_shift
1141405597U, // FCVT_ZPmZ_DtoH
2147522461U, // FCVT_ZPmZ_DtoS
2147506077U, // FCVT_ZPmZ_HtoD
2147522461U, // FCVT_ZPmZ_HtoS
22429U, // FCVT_ZPmZ_StoD
1107851165U, // FCVT_ZPmZ_StoH
2248202272U, // FDIVDrr
2248202272U, // FDIVHrr
369120311U, // FDIVR_ZPmZ_D
2555933751U, // FDIVR_ZPmZ_H
369136695U, // FDIVR_ZPmZ_S
2248202272U, // FDIVSrr
369121312U, // FDIV_ZPmZ_D
2555934752U, // FDIV_ZPmZ_H
369137696U, // FDIV_ZPmZ_S
2216212512U, // FDIVv2f32
2216736800U, // FDIVv2f64
69777440U, // FDIVv4f16
70301728U, // FDIVv4f32
2218309664U, // FDIVv8f16
1174426274U, // FDUP_ZI_D
11039394U, // FDUP_ZI_H
1174442658U, // FDUP_ZI_S
268452603U, // FEXPA_ZZ_D
845177595U, // FEXPA_ZZ_H
469795579U, // FEXPA_ZZ_S
100717946U, // FJCVTZS
2147501209U, // FLOGB_ZPmZ_D
34104473U, // FLOGB_ZPmZ_H
33945U, // FLOGB_ZPmZ_S
2248198545U, // FMADDDrrr
2248198545U, // FMADDHrrr
2248198545U, // FMADDSrrr
369117450U, // FMAD_ZPmZZ_D
2555930890U, // FMAD_ZPmZZ_H
369133834U, // FMAD_ZPmZZ_S
2248202724U, // FMAXDrr
2248202724U, // FMAXHrr
2248200407U, // FMAXNMDrr
2248200407U, // FMAXNMHrr
369119827U, // FMAXNMP_ZPmZZ_D
2555933267U, // FMAXNMP_ZPmZZ_H
369136211U, // FMAXNMP_ZPmZZ_S
2216211027U, // FMAXNMPv2f32
2216735315U, // FMAXNMPv2f64
67162707U, // FMAXNMPv2i16p
2214646355U, // FMAXNMPv2i32p
67162707U, // FMAXNMPv2i64p
69775955U, // FMAXNMPv4f16
70300243U, // FMAXNMPv4f32
2218308179U, // FMAXNMPv8f16
2248200407U, // FMAXNMSrr
2516637771U, // FMAXNMV_VPZ_D
2516637771U, // FMAXNMV_VPZ_H
2516637771U, // FMAXNMV_VPZ_S
2214647883U, // FMAXNMVv4i16v
67164235U, // FMAXNMVv4i32v
2214647883U, // FMAXNMVv8i16v
369119447U, // FMAXNM_ZPmI_D
2555932887U, // FMAXNM_ZPmI_H
369135831U, // FMAXNM_ZPmI_S
369119447U, // FMAXNM_ZPmZ_D
2555932887U, // FMAXNM_ZPmZ_H
369135831U, // FMAXNM_ZPmZ_S
2216210647U, // FMAXNMv2f32
2216734935U, // FMAXNMv2f64
69775575U, // FMAXNMv4f16
70299863U, // FMAXNMv4f32
2218307799U, // FMAXNMv8f16
369119924U, // FMAXP_ZPmZZ_D
2555933364U, // FMAXP_ZPmZZ_H
369136308U, // FMAXP_ZPmZZ_S
2216211124U, // FMAXPv2f32
2216735412U, // FMAXPv2f64
67162804U, // FMAXPv2i16p
2214646452U, // FMAXPv2i32p
67162804U, // FMAXPv2i64p
69776052U, // FMAXPv4f16
70300340U, // FMAXPv4f32
2218308276U, // FMAXPv8f16
2248202724U, // FMAXSrr
2516637832U, // FMAXV_VPZ_D
2516637832U, // FMAXV_VPZ_H
2516637832U, // FMAXV_VPZ_S
2214647944U, // FMAXVv4i16v
67164296U, // FMAXVv4i32v
2214647944U, // FMAXVv8i16v
369121764U, // FMAX_ZPmI_D
2555935204U, // FMAX_ZPmI_H
369138148U, // FMAX_ZPmI_S
369121764U, // FMAX_ZPmZ_D
2555935204U, // FMAX_ZPmZ_H
369138148U, // FMAX_ZPmZ_S
2216212964U, // FMAXv2f32
2216737252U, // FMAXv2f64
69777892U, // FMAXv4f16
70302180U, // FMAXv4f32
2218310116U, // FMAXv8f16
2248200466U, // FMINDrr
2248200466U, // FMINHrr
2248200399U, // FMINNMDrr
2248200399U, // FMINNMHrr
369119818U, // FMINNMP_ZPmZZ_D
2555933258U, // FMINNMP_ZPmZZ_H
369136202U, // FMINNMP_ZPmZZ_S
2216211018U, // FMINNMPv2f32
2216735306U, // FMINNMPv2f64
67162698U, // FMINNMPv2i16p
2214646346U, // FMINNMPv2i32p
67162698U, // FMINNMPv2i64p
69775946U, // FMINNMPv4f16
70300234U, // FMINNMPv4f32
2218308170U, // FMINNMPv8f16
2248200399U, // FMINNMSrr
2516637762U, // FMINNMV_VPZ_D
2516637762U, // FMINNMV_VPZ_H
2516637762U, // FMINNMV_VPZ_S
2214647874U, // FMINNMVv4i16v
67164226U, // FMINNMVv4i32v
2214647874U, // FMINNMVv8i16v
369119439U, // FMINNM_ZPmI_D
2555932879U, // FMINNM_ZPmI_H
369135823U, // FMINNM_ZPmI_S
369119439U, // FMINNM_ZPmZ_D
2555932879U, // FMINNM_ZPmZ_H
369135823U, // FMINNM_ZPmZ_S
2216210639U, // FMINNMv2f32
2216734927U, // FMINNMv2f64
69775567U, // FMINNMv4f16
70299855U, // FMINNMv4f32
2218307791U, // FMINNMv8f16
369119842U, // FMINP_ZPmZZ_D
2555933282U, // FMINP_ZPmZZ_H
369136226U, // FMINP_ZPmZZ_S
2216211042U, // FMINPv2f32
2216735330U, // FMINPv2f64
67162722U, // FMINPv2i16p
2214646370U, // FMINPv2i32p
67162722U, // FMINPv2i64p
69775970U, // FMINPv4f16
70300258U, // FMINPv4f32
2218308194U, // FMINPv8f16
2248200466U, // FMINSrr
2516637780U, // FMINV_VPZ_D
2516637780U, // FMINV_VPZ_H
2516637780U, // FMINV_VPZ_S
2214647892U, // FMINVv4i16v
67164244U, // FMINVv4i32v
2214647892U, // FMINVv8i16v
369119506U, // FMIN_ZPmI_D
2555932946U, // FMIN_ZPmI_H
369135890U, // FMIN_ZPmI_S
369119506U, // FMIN_ZPmZ_D
2555932946U, // FMIN_ZPmZ_H
369135890U, // FMIN_ZPmZ_S
2216210706U, // FMINv2f32
2216734994U, // FMINv2f64
69775634U, // FMINv4f16
70299922U, // FMINv4f32
2218307858U, // FMINv8f16
337174709U, // FMLAL2lanev4f16
338747573U, // FMLAL2lanev8f16
337174709U, // FMLAL2v4f16
338747573U, // FMLAL2v8f16
2449507544U, // FMLALB_ZZZI_SHH
2449507544U, // FMLALB_ZZZ_SHH
2449511941U, // FMLALT_ZZZI_SHH
2449511941U, // FMLALT_ZZZ_SHH
337178291U, // FMLALlanev4f16
338751155U, // FMLALlanev8f16
337178291U, // FMLALv4f16
338751155U, // FMLALv8f16
369115848U, // FMLA_ZPmZZ_D
2555929288U, // FMLA_ZPmZZ_H
369132232U, // FMLA_ZPmZZ_S
2281718472U, // FMLA_ZZZI_D
2390254280U, // FMLA_ZZZI_H
2315289288U, // FMLA_ZZZI_S
2684445384U, // FMLAv1i16_indexed
2684445384U, // FMLAv1i32_indexed
2684445384U, // FMLAv1i64_indexed
2484658888U, // FMLAv2f32
2485183176U, // FMLAv2f64
2484658888U, // FMLAv2i32_indexed
2485183176U, // FMLAv2i64_indexed
338223816U, // FMLAv4f16
338748104U, // FMLAv4f32
338223816U, // FMLAv4i16_indexed
338748104U, // FMLAv4i32_indexed
2486756040U, // FMLAv8f16
2486756040U, // FMLAv8i16_indexed
337174841U, // FMLSL2lanev4f16
338747705U, // FMLSL2lanev8f16
337174841U, // FMLSL2v4f16
338747705U, // FMLSL2v8f16
2449507841U, // FMLSLB_ZZZI_SHH
2449507841U, // FMLSLB_ZZZ_SHH
2449512115U, // FMLSLT_ZZZI_SHH
2449512115U, // FMLSLT_ZZZ_SHH
337178687U, // FMLSLlanev4f16
338751551U, // FMLSLlanev8f16
337178687U, // FMLSLv4f16
338751551U, // FMLSLv8f16
369120504U, // FMLS_ZPmZZ_D
2555933944U, // FMLS_ZPmZZ_H
369136888U, // FMLS_ZPmZZ_S
2281723128U, // FMLS_ZZZI_D
2390258936U, // FMLS_ZZZI_H
2315293944U, // FMLS_ZZZI_S
2684450040U, // FMLSv1i16_indexed
2684450040U, // FMLSv1i32_indexed
2684450040U, // FMLSv1i64_indexed
2484663544U, // FMLSv2f32
2485187832U, // FMLSv2f64
2484663544U, // FMLSv2i32_indexed
2485187832U, // FMLSv2i64_indexed
338228472U, // FMLSv4f16
338752760U, // FMLSv4f32
338228472U, // FMLSv4i16_indexed
338752760U, // FMLSv4i32_indexed
2486760696U, // FMLSv8f16
2486760696U, // FMLSv8i16_indexed
0U, // FMOVD0
67164272U, // FMOVDXHighr
100718704U, // FMOVDXr
1174460528U, // FMOVDi
100718704U, // FMOVDr
0U, // FMOVH0
100718704U, // FMOVHWr
100718704U, // FMOVHXr
1174460528U, // FMOVHi
100718704U, // FMOVHr
0U, // FMOVS0
100718704U, // FMOVSWr
1174460528U, // FMOVSi
100718704U, // FMOVSr
100718704U, // FMOVWHr
100718704U, // FMOVWSr
112244848U, // FMOVXDHighr
100718704U, // FMOVXDr
100718704U, // FMOVXHr
1176025200U, // FMOVv2f32_ns
1176549488U, // FMOVv2f64_ns
1177073776U, // FMOVv4f16_ns
1177598064U, // FMOVv4f32_ns
1178122352U, // FMOVv8f16_ns
369117070U, // FMSB_ZPmZZ_D
2555930510U, // FMSB_ZPmZZ_H
369133454U, // FMSB_ZPmZZ_S
2248198159U, // FMSUBDrrr
2248198159U, // FMSUBHrrr
2248198159U, // FMSUBSrrr
2248200297U, // FMULDrr
2248200297U, // FMULHrr
2248200297U, // FMULSrr
2248202783U, // FMULX16
2248202783U, // FMULX32
2248202783U, // FMULX64
369121823U, // FMULX_ZPmZ_D
2555935263U, // FMULX_ZPmZ_H
369138207U, // FMULX_ZPmZ_S
2248202783U, // FMULXv1i16_indexed
2248202783U, // FMULXv1i32_indexed
2248202783U, // FMULXv1i64_indexed
2216213023U, // FMULXv2f32
2216737311U, // FMULXv2f64
2216213023U, // FMULXv2i32_indexed
2216737311U, // FMULXv2i64_indexed
69777951U, // FMULXv4f16
70302239U, // FMULXv4f32
69777951U, // FMULXv4i16_indexed
70302239U, // FMULXv4i32_indexed
2218310175U, // FMULXv8f16
2218310175U, // FMULXv8i16_indexed
369119337U, // FMUL_ZPmI_D
2555932777U, // FMUL_ZPmI_H
369135721U, // FMUL_ZPmI_S
369119337U, // FMUL_ZPmZ_D
2555932777U, // FMUL_ZPmZ_H
369135721U, // FMUL_ZPmZ_S
2415939689U, // FMUL_ZZZI_D
2388684905U, // FMUL_ZZZI_H
2617282665U, // FMUL_ZZZI_S
2415939689U, // FMUL_ZZZ_D
2388684905U, // FMUL_ZZZ_H
2617282665U, // FMUL_ZZZ_S
2248200297U, // FMULv1i16_indexed
2248200297U, // FMULv1i32_indexed
2248200297U, // FMULv1i64_indexed
2216210537U, // FMULv2f32
2216734825U, // FMULv2f64
2216210537U, // FMULv2i32_indexed
2216734825U, // FMULv2i64_indexed
69775465U, // FMULv4f16
70299753U, // FMULv4f32
69775465U, // FMULv4i16_indexed
70299753U, // FMULv4i32_indexed
2218307689U, // FMULv8f16
2218307689U, // FMULv8i16_indexed
100715201U, // FNEGDr
100715201U, // FNEGHr
100715201U, // FNEGSr
2147502785U, // FNEG_ZPmZ_D
34106049U, // FNEG_ZPmZ_H
35521U, // FNEG_ZPmZ_S
2216209089U, // FNEGv2f32
69249729U, // FNEGv2f64
2217257665U, // FNEGv4f16
70298305U, // FNEGv4f32
2218306241U, // FNEGv8f16
2248198552U, // FNMADDDrrr
2248198552U, // FNMADDHrrr
2248198552U, // FNMADDSrrr
369117456U, // FNMAD_ZPmZZ_D
2555930896U, // FNMAD_ZPmZZ_H
369133840U, // FNMAD_ZPmZZ_S
369115854U, // FNMLA_ZPmZZ_D
2555929294U, // FNMLA_ZPmZZ_H
369132238U, // FNMLA_ZPmZZ_S
369120510U, // FNMLS_ZPmZZ_D
2555933950U, // FNMLS_ZPmZZ_H
369136894U, // FNMLS_ZPmZZ_S
369117076U, // FNMSB_ZPmZZ_D
2555930516U, // FNMSB_ZPmZZ_H
369133460U, // FNMSB_ZPmZZ_S
2248198166U, // FNMSUBDrrr
2248198166U, // FNMSUBHrrr
2248198166U, // FNMSUBSrrr
2248200303U, // FNMULDrr
2248200303U, // FNMULHrr
2248200303U, // FNMULSrr
268454463U, // FRECPE_ZZ_D
845179455U, // FRECPE_ZZ_H
469797439U, // FRECPE_ZZ_S
100715071U, // FRECPEv1f16
100715071U, // FRECPEv1i32
100715071U, // FRECPEv1i64
2216208959U, // FRECPEv2f32
69249599U, // FRECPEv2f64
2217257535U, // FRECPEv4f16
70298175U, // FRECPEv4f32
2218306111U, // FRECPEv8f16
2248201525U, // FRECPS16
2248201525U, // FRECPS32
2248201525U, // FRECPS64
2415940917U, // FRECPS_ZZZ_D
2388686133U, // FRECPS_ZZZ_H
2617283893U, // FRECPS_ZZZ_S
2216211765U, // FRECPSv2f32
2216736053U, // FRECPSv2f64
69776693U, // FRECPSv4f16
70300981U, // FRECPSv4f32
2218308917U, // FRECPSv8f16
2147506726U, // FRECPX_ZPmZ_D
34109990U, // FRECPX_ZPmZ_H
39462U, // FRECPX_ZPmZ_S
100719142U, // FRECPXv1f16
100719142U, // FRECPXv1i32
100719142U, // FRECPXv1i64
100719050U, // FRINT32XDr
100719050U, // FRINT32XSr
2216212938U, // FRINT32Xv2f32
69253578U, // FRINT32Xv2f64
70302154U, // FRINT32Xv4f32
100719180U, // FRINT32ZDr
100719180U, // FRINT32ZSr
2216213068U, // FRINT32Zv2f32
69253708U, // FRINT32Zv2f64
70302284U, // FRINT32Zv4f32
100719060U, // FRINT64XDr
100719060U, // FRINT64XSr
2216212948U, // FRINT64Xv2f32
69253588U, // FRINT64Xv2f64
70302164U, // FRINT64Xv4f32
100719190U, // FRINT64ZDr
100719190U, // FRINT64ZSr
2216213078U, // FRINT64Zv2f32
69253718U, // FRINT64Zv2f64
70302294U, // FRINT64Zv4f32
100713274U, // FRINTADr
100713274U, // FRINTAHr
100713274U, // FRINTASr
2147500858U, // FRINTA_ZPmZ_D
34104122U, // FRINTA_ZPmZ_H
33594U, // FRINTA_ZPmZ_S
2216207162U, // FRINTAv2f32
69247802U, // FRINTAv2f64
2217255738U, // FRINTAv4f16
70296378U, // FRINTAv4f32
2218304314U, // FRINTAv8f16
100716154U, // FRINTIDr
100716154U, // FRINTIHr
100716154U, // FRINTISr
2147503738U, // FRINTI_ZPmZ_D
34107002U, // FRINTI_ZPmZ_H
36474U, // FRINTI_ZPmZ_S
2216210042U, // FRINTIv2f32
69250682U, // FRINTIv2f64
2217258618U, // FRINTIv4f16
70299258U, // FRINTIv4f32
2218307194U, // FRINTIv8f16
100716773U, // FRINTMDr
100716773U, // FRINTMHr
100716773U, // FRINTMSr
2147504357U, // FRINTM_ZPmZ_D
34107621U, // FRINTM_ZPmZ_H
37093U, // FRINTM_ZPmZ_S
2216210661U, // FRINTMv2f32
69251301U, // FRINTMv2f64
2217259237U, // FRINTMv4f16
70299877U, // FRINTMv4f32
2218307813U, // FRINTMv8f16
100716896U, // FRINTNDr
100716896U, // FRINTNHr
100716896U, // FRINTNSr
2147504480U, // FRINTN_ZPmZ_D
34107744U, // FRINTN_ZPmZ_H
37216U, // FRINTN_ZPmZ_S
2216210784U, // FRINTNv2f32
69251424U, // FRINTNv2f64
2217259360U, // FRINTNv4f16
70300000U, // FRINTNv4f32
2218307936U, // FRINTNv8f16
100717205U, // FRINTPDr
100717205U, // FRINTPHr
100717205U, // FRINTPSr
2147504789U, // FRINTP_ZPmZ_D
34108053U, // FRINTP_ZPmZ_H
37525U, // FRINTP_ZPmZ_S
2216211093U, // FRINTPv2f32
69251733U, // FRINTPv2f64
2217259669U, // FRINTPv4f16
70300309U, // FRINTPv4f32
2218308245U, // FRINTPv8f16
100719150U, // FRINTXDr
100719150U, // FRINTXHr
100719150U, // FRINTXSr
2147506734U, // FRINTX_ZPmZ_D
34109998U, // FRINTX_ZPmZ_H
39470U, // FRINTX_ZPmZ_S
2216213038U, // FRINTXv2f32
69253678U, // FRINTXv2f64
2217261614U, // FRINTXv4f16
70302254U, // FRINTXv4f32
2218310190U, // FRINTXv8f16
100719257U, // FRINTZDr
100719257U, // FRINTZHr
100719257U, // FRINTZSr
2147506841U, // FRINTZ_ZPmZ_D
34110105U, // FRINTZ_ZPmZ_H
39577U, // FRINTZ_ZPmZ_S
2216213145U, // FRINTZv2f32
69253785U, // FRINTZv2f64
2217261721U, // FRINTZv4f16
70302361U, // FRINTZv4f32
2218310297U, // FRINTZv8f16
268454508U, // FRSQRTE_ZZ_D
845179500U, // FRSQRTE_ZZ_H
469797484U, // FRSQRTE_ZZ_S
100715116U, // FRSQRTEv1f16
100715116U, // FRSQRTEv1i32
100715116U, // FRSQRTEv1i64
2216209004U, // FRSQRTEv2f32
69249644U, // FRSQRTEv2f64
2217257580U, // FRSQRTEv4f16
70298220U, // FRSQRTEv4f32
2218306156U, // FRSQRTEv8f16
2248201572U, // FRSQRTS16
2248201572U, // FRSQRTS32
2248201572U, // FRSQRTS64
2415940964U, // FRSQRTS_ZZZ_D
2388686180U, // FRSQRTS_ZZZ_H
2617283940U, // FRSQRTS_ZZZ_S
2216211812U, // FRSQRTSv2f32
2216736100U, // FRSQRTSv2f64
69776740U, // FRSQRTSv4f16
70301028U, // FRSQRTSv4f32
2218308964U, // FRSQRTSv8f16
369117705U, // FSCALE_ZPmZ_D
2555931145U, // FSCALE_ZPmZ_H
369134089U, // FSCALE_ZPmZ_S
100718457U, // FSQRTDr
100718457U, // FSQRTHr
100718457U, // FSQRTSr
2147506041U, // FSQRT_ZPmZ_D
34109305U, // FSQRT_ZPmZ_H
38777U, // FSQRT_ZPmZ_S
2216212345U, // FSQRTv2f32
69252985U, // FSQRTv2f64
2217260921U, // FSQRTv4f16
70301561U, // FSQRTv4f32
2218309497U, // FSQRTv8f16
2248198139U, // FSUBDrr
2248198139U, // FSUBHrr
369120029U, // FSUBR_ZPmI_D
2555933469U, // FSUBR_ZPmI_H
369136413U, // FSUBR_ZPmI_S
369120029U, // FSUBR_ZPmZ_D
2555933469U, // FSUBR_ZPmZ_H
369136413U, // FSUBR_ZPmZ_S
2248198139U, // FSUBSrr
369117179U, // FSUB_ZPmI_D
2555930619U, // FSUB_ZPmI_H
369133563U, // FSUB_ZPmI_S
369117179U, // FSUB_ZPmZ_D
2555930619U, // FSUB_ZPmZ_H
369133563U, // FSUB_ZPmZ_S
2415937531U, // FSUB_ZZZ_D
2388682747U, // FSUB_ZZZ_H
2617280507U, // FSUB_ZZZ_S
2216208379U, // FSUBv2f32
2216732667U, // FSUBv2f64
69773307U, // FSUBv4f16
70297595U, // FSUBv4f32
2218305531U, // FSUBv8f16
2415937815U, // FTMAD_ZZI_D
2388683031U, // FTMAD_ZZI_H
2617280791U, // FTMAD_ZZI_S
2415939708U, // FTSMUL_ZZZ_D
2388684924U, // FTSMUL_ZZZ_H
2617282684U, // FTSMUL_ZZZ_S
2415939464U, // FTSSEL_ZZZ_D
2388684680U, // FTSSEL_ZZZ_H
2617282440U, // FTSSEL_ZZZ_S
2293891964U, // GLD1B_D_IMM_REAL
2696545148U, // GLD1B_D_REAL
2696545148U, // GLD1B_D_SXTW_REAL
2696545148U, // GLD1B_D_UXTW_REAL
2327454588U, // GLD1B_S_IMM_REAL
2696553340U, // GLD1B_S_SXTW_REAL
2696553340U, // GLD1B_S_UXTW_REAL
2293893306U, // GLD1D_IMM_REAL
2696546490U, // GLD1D_REAL
2696546490U, // GLD1D_SCALED_REAL
2696546490U, // GLD1D_SXTW_REAL
2696546490U, // GLD1D_SXTW_SCALED_REAL
2696546490U, // GLD1D_UXTW_REAL
2696546490U, // GLD1D_UXTW_SCALED_REAL
2293893877U, // GLD1H_D_IMM_REAL
2696547061U, // GLD1H_D_REAL
2696547061U, // GLD1H_D_SCALED_REAL
2696547061U, // GLD1H_D_SXTW_REAL
2696547061U, // GLD1H_D_SXTW_SCALED_REAL
2696547061U, // GLD1H_D_UXTW_REAL
2696547061U, // GLD1H_D_UXTW_SCALED_REAL
2327456501U, // GLD1H_S_IMM_REAL
2696555253U, // GLD1H_S_SXTW_REAL
2696555253U, // GLD1H_S_SXTW_SCALED_REAL
2696555253U, // GLD1H_S_UXTW_REAL
2696555253U, // GLD1H_S_UXTW_SCALED_REAL
2293892956U, // GLD1SB_D_IMM_REAL
2696546140U, // GLD1SB_D_REAL
2696546140U, // GLD1SB_D_SXTW_REAL
2696546140U, // GLD1SB_D_UXTW_REAL
2327455580U, // GLD1SB_S_IMM_REAL
2696554332U, // GLD1SB_S_SXTW_REAL
2696554332U, // GLD1SB_S_UXTW_REAL
2293894560U, // GLD1SH_D_IMM_REAL
2696547744U, // GLD1SH_D_REAL
2696547744U, // GLD1SH_D_SCALED_REAL
2696547744U, // GLD1SH_D_SXTW_REAL
2696547744U, // GLD1SH_D_SXTW_SCALED_REAL
2696547744U, // GLD1SH_D_UXTW_REAL
2696547744U, // GLD1SH_D_UXTW_SCALED_REAL
2327457184U, // GLD1SH_S_IMM_REAL
2696555936U, // GLD1SH_S_SXTW_REAL
2696555936U, // GLD1SH_S_SXTW_SCALED_REAL
2696555936U, // GLD1SH_S_UXTW_REAL
2696555936U, // GLD1SH_S_UXTW_SCALED_REAL
2293897560U, // GLD1SW_D_IMM_REAL
2696550744U, // GLD1SW_D_REAL
2696550744U, // GLD1SW_D_SCALED_REAL
2696550744U, // GLD1SW_D_SXTW_REAL
2696550744U, // GLD1SW_D_SXTW_SCALED_REAL
2696550744U, // GLD1SW_D_UXTW_REAL
2696550744U, // GLD1SW_D_UXTW_SCALED_REAL
2293897373U, // GLD1W_D_IMM_REAL
2696550557U, // GLD1W_D_REAL
2696550557U, // GLD1W_D_SCALED_REAL
2696550557U, // GLD1W_D_SXTW_REAL
2696550557U, // GLD1W_D_SXTW_SCALED_REAL
2696550557U, // GLD1W_D_UXTW_REAL
2696550557U, // GLD1W_D_UXTW_SCALED_REAL
2327459997U, // GLD1W_IMM_REAL
2696558749U, // GLD1W_SXTW_REAL
2696558749U, // GLD1W_SXTW_SCALED_REAL
2696558749U, // GLD1W_UXTW_REAL
2696558749U, // GLD1W_UXTW_SCALED_REAL
2293891970U, // GLDFF1B_D_IMM_REAL
2696545154U, // GLDFF1B_D_REAL
2696545154U, // GLDFF1B_D_SXTW_REAL
2696545154U, // GLDFF1B_D_UXTW_REAL
2327454594U, // GLDFF1B_S_IMM_REAL
2696553346U, // GLDFF1B_S_SXTW_REAL
2696553346U, // GLDFF1B_S_UXTW_REAL
2293893312U, // GLDFF1D_IMM_REAL
2696546496U, // GLDFF1D_REAL
2696546496U, // GLDFF1D_SCALED_REAL
2696546496U, // GLDFF1D_SXTW_REAL
2696546496U, // GLDFF1D_SXTW_SCALED_REAL
2696546496U, // GLDFF1D_UXTW_REAL
2696546496U, // GLDFF1D_UXTW_SCALED_REAL
2293893883U, // GLDFF1H_D_IMM_REAL
2696547067U, // GLDFF1H_D_REAL
2696547067U, // GLDFF1H_D_SCALED_REAL
2696547067U, // GLDFF1H_D_SXTW_REAL
2696547067U, // GLDFF1H_D_SXTW_SCALED_REAL
2696547067U, // GLDFF1H_D_UXTW_REAL
2696547067U, // GLDFF1H_D_UXTW_SCALED_REAL
2327456507U, // GLDFF1H_S_IMM_REAL
2696555259U, // GLDFF1H_S_SXTW_REAL
2696555259U, // GLDFF1H_S_SXTW_SCALED_REAL
2696555259U, // GLDFF1H_S_UXTW_REAL
2696555259U, // GLDFF1H_S_UXTW_SCALED_REAL
2293892963U, // GLDFF1SB_D_IMM_REAL
2696546147U, // GLDFF1SB_D_REAL
2696546147U, // GLDFF1SB_D_SXTW_REAL
2696546147U, // GLDFF1SB_D_UXTW_REAL
2327455587U, // GLDFF1SB_S_IMM_REAL
2696554339U, // GLDFF1SB_S_SXTW_REAL
2696554339U, // GLDFF1SB_S_UXTW_REAL
2293894567U, // GLDFF1SH_D_IMM_REAL
2696547751U, // GLDFF1SH_D_REAL
2696547751U, // GLDFF1SH_D_SCALED_REAL
2696547751U, // GLDFF1SH_D_SXTW_REAL
2696547751U, // GLDFF1SH_D_SXTW_SCALED_REAL
2696547751U, // GLDFF1SH_D_UXTW_REAL
2696547751U, // GLDFF1SH_D_UXTW_SCALED_REAL
2327457191U, // GLDFF1SH_S_IMM_REAL
2696555943U, // GLDFF1SH_S_SXTW_REAL
2696555943U, // GLDFF1SH_S_SXTW_SCALED_REAL
2696555943U, // GLDFF1SH_S_UXTW_REAL
2696555943U, // GLDFF1SH_S_UXTW_SCALED_REAL
2293897567U, // GLDFF1SW_D_IMM_REAL
2696550751U, // GLDFF1SW_D_REAL
2696550751U, // GLDFF1SW_D_SCALED_REAL
2696550751U, // GLDFF1SW_D_SXTW_REAL
2696550751U, // GLDFF1SW_D_SXTW_SCALED_REAL
2696550751U, // GLDFF1SW_D_UXTW_REAL
2696550751U, // GLDFF1SW_D_UXTW_SCALED_REAL
2293897379U, // GLDFF1W_D_IMM_REAL
2696550563U, // GLDFF1W_D_REAL
2696550563U, // GLDFF1W_D_SCALED_REAL
2696550563U, // GLDFF1W_D_SXTW_REAL
2696550563U, // GLDFF1W_D_SXTW_SCALED_REAL
2696550563U, // GLDFF1W_D_UXTW_REAL
2696550563U, // GLDFF1W_D_UXTW_SCALED_REAL
2327460003U, // GLDFF1W_IMM_REAL
2696558755U, // GLDFF1W_SXTW_REAL
2696558755U, // GLDFF1W_SXTW_SCALED_REAL
2696558755U, // GLDFF1W_UXTW_REAL
2696558755U, // GLDFF1W_UXTW_SCALED_REAL
2248199786U, // GMI
153326U, // HINT
2516604627U, // HISTCNT_ZPzZZ_D
2516621011U, // HISTCNT_ZPzZZ_S
2583702229U, // HISTSEG_ZZZ
79460U, // HLT
75952U, // HVC
0U, // HWASAN_CHECK_MEMACCESS
0U, // HWASAN_CHECK_MEMACCESS_SHORTGRANULES
805356655U, // INCB_XPiI
805357897U, // INCD_XPiI
805325129U, // INCD_ZPiI
805358569U, // INCH_XPiI
8416233U, // INCH_ZPiI
436261367U, // INCP_XP_B
268489207U, // INCP_XP_D
201380343U, // INCP_XP_H
469815799U, // INCP_XP_S
134238711U, // INCP_ZP_D
846754295U, // INCP_ZP_H
167809527U, // INCP_ZP_S
805361950U, // INCW_XPiI
805345566U, // INCW_ZPiI
2248161800U, // INDEX_II_B
2248169992U, // INDEX_II_D
2391833096U, // INDEX_II_H
2248186376U, // INDEX_II_S
2248161800U, // INDEX_IR_B
2248169992U, // INDEX_IR_D
2391833096U, // INDEX_IR_H
2248186376U, // INDEX_IR_S
2248161800U, // INDEX_RI_B
2248169992U, // INDEX_RI_D
2391833096U, // INDEX_RI_H
2248186376U, // INDEX_RI_S
2248161800U, // INDEX_RR_B
2248169992U, // INDEX_RR_D
2391833096U, // INDEX_RR_H
2248186376U, // INDEX_RR_S
536884223U, // INSR_ZR_B
536892415U, // INSR_ZR_D
851473407U, // INSR_ZR_H
536908799U, // INSR_ZR_S
536884223U, // INSR_ZV_B
536892415U, // INSR_ZV_D
851473407U, // INSR_ZV_H
536908799U, // INSR_ZV_S
784921876U, // INSvi16gpr
1221129492U, // INSvi16lane
785446164U, // INSvi32gpr
3369137428U, // INSvi32lane
783349012U, // INSvi64gpr
1219556628U, // INSvi64lane
785970452U, // INSvi8gpr
3369661716U, // INSvi8lane
2248198878U, // IRG
0U, // IRGstack
116617U, // ISB
0U, // JumpTableDest16
0U, // JumpTableDest32
0U, // JumpTableDest8
2516632387U, // LASTA_RPZ_B
2516632387U, // LASTA_RPZ_D
2516632387U, // LASTA_RPZ_H
2516632387U, // LASTA_RPZ_S
2516632387U, // LASTA_VPZ_B
2516632387U, // LASTA_VPZ_D
2516632387U, // LASTA_VPZ_H
2516632387U, // LASTA_VPZ_S
2516633576U, // LASTB_RPZ_B
2516633576U, // LASTB_RPZ_D
2516633576U, // LASTB_RPZ_H
2516633576U, // LASTB_RPZ_S
2516633576U, // LASTB_VPZ_B
2516633576U, // LASTB_VPZ_D
2516633576U, // LASTB_VPZ_H
2516633576U, // LASTB_VPZ_S
2696569724U, // LD1B
2696545148U, // LD1B_D
2696545148U, // LD1B_D_IMM
2696577916U, // LD1B_H
2696577916U, // LD1B_H_IMM
2696569724U, // LD1B_IMM
2696553340U, // LD1B_S
2696553340U, // LD1B_S_IMM
2696546490U, // LD1D
2696546490U, // LD1D_IMM
172064U, // LD1Fourv16b
14860320U, // LD1Fourv16b_POST
188448U, // LD1Fourv1d
15400992U, // LD1Fourv1d_POST
204832U, // LD1Fourv2d
14893088U, // LD1Fourv2d_POST
221216U, // LD1Fourv2s
15433760U, // LD1Fourv2s_POST
237600U, // LD1Fourv4h
15450144U, // LD1Fourv4h_POST
253984U, // LD1Fourv4s
14942240U, // LD1Fourv4s_POST
270368U, // LD1Fourv8b
15482912U, // LD1Fourv8b_POST
286752U, // LD1Fourv8h
14975008U, // LD1Fourv8h_POST
2696579829U, // LD1H
2696547061U, // LD1H_D
2696547061U, // LD1H_D_IMM
2696579829U, // LD1H_IMM
2696555253U, // LD1H_S
2696555253U, // LD1H_S_IMM
172064U, // LD1Onev16b
15908896U, // LD1Onev16b_POST
188448U, // LD1Onev1d
16449568U, // LD1Onev1d_POST
204832U, // LD1Onev2d
15941664U, // LD1Onev2d_POST
221216U, // LD1Onev2s
16482336U, // LD1Onev2s_POST
237600U, // LD1Onev4h
16498720U, // LD1Onev4h_POST
253984U, // LD1Onev4s
15990816U, // LD1Onev4s_POST
270368U, // LD1Onev8b
16531488U, // LD1Onev8b_POST
286752U, // LD1Onev8h
16023584U, // LD1Onev8h_POST
2696545992U, // LD1RB_D_IMM
2696578760U, // LD1RB_H_IMM
2696570568U, // LD1RB_IMM
2696554184U, // LD1RB_S_IMM
2696546756U, // LD1RD_IMM
2696547596U, // LD1RH_D_IMM
2696580364U, // LD1RH_IMM
2696555788U, // LD1RH_S_IMM
2696570560U, // LD1RQ_B
2696570560U, // LD1RQ_B_IMM
2696546748U, // LD1RQ_D
2696546748U, // LD1RQ_D_IMM
2696580356U, // LD1RQ_H
2696580356U, // LD1RQ_H_IMM
2696558912U, // LD1RQ_W
2696558912U, // LD1RQ_W_IMM
2696546203U, // LD1RSB_D_IMM
2696578971U, // LD1RSB_H_IMM
2696554395U, // LD1RSB_S_IMM
2696547794U, // LD1RSH_D_IMM
2696555986U, // LD1RSH_S_IMM
2696550785U, // LD1RSW_IMM
2696550728U, // LD1RW_D_IMM
2696558920U, // LD1RW_IMM
176883U, // LD1Rv16b
16962291U, // LD1Rv16b_POST
193267U, // LD1Rv1d
16454387U, // LD1Rv1d_POST
209651U, // LD1Rv2d
16470771U, // LD1Rv2d_POST
226035U, // LD1Rv2s
17535731U, // LD1Rv2s_POST
242419U, // LD1Rv4h
18076403U, // LD1Rv4h_POST
258803U, // LD1Rv4s
17568499U, // LD1Rv4s_POST
275187U, // LD1Rv8b
17060595U, // LD1Rv8b_POST
291571U, // LD1Rv8h
18125555U, // LD1Rv8h_POST
2696546140U, // LD1SB_D
2696546140U, // LD1SB_D_IMM
2696578908U, // LD1SB_H
2696578908U, // LD1SB_H_IMM
2696554332U, // LD1SB_S
2696554332U, // LD1SB_S_IMM
2696547744U, // LD1SH_D
2696547744U, // LD1SH_D_IMM
2696555936U, // LD1SH_S
2696555936U, // LD1SH_S_IMM
2696550744U, // LD1SW_D
2696550744U, // LD1SW_D_IMM
172064U, // LD1Threev16b
18530336U, // LD1Threev16b_POST
188448U, // LD1Threev1d
19071008U, // LD1Threev1d_POST
204832U, // LD1Threev2d
18563104U, // LD1Threev2d_POST
221216U, // LD1Threev2s
19103776U, // LD1Threev2s_POST
237600U, // LD1Threev4h
19120160U, // LD1Threev4h_POST
253984U, // LD1Threev4s
18612256U, // LD1Threev4s_POST
270368U, // LD1Threev8b
19152928U, // LD1Threev8b_POST
286752U, // LD1Threev8h
18645024U, // LD1Threev8h_POST
172064U, // LD1Twov16b
15384608U, // LD1Twov16b_POST
188448U, // LD1Twov1d
15925280U, // LD1Twov1d_POST
204832U, // LD1Twov2d
15417376U, // LD1Twov2d_POST
221216U, // LD1Twov2s
15958048U, // LD1Twov2s_POST
237600U, // LD1Twov4h
15974432U, // LD1Twov4h_POST
253984U, // LD1Twov4s
15466528U, // LD1Twov4s_POST
270368U, // LD1Twov8b
16007200U, // LD1Twov8b_POST
286752U, // LD1Twov8h
15499296U, // LD1Twov8h_POST
2696558749U, // LD1W
2696550557U, // LD1W_D
2696550557U, // LD1W_D_IMM
2696558749U, // LD1W_IMM
19701792U, // LD1i16
20234272U, // LD1i16_POST
19718176U, // LD1i32
20774944U, // LD1i32_POST
19734560U, // LD1i64
21315616U, // LD1i64_POST
19750944U, // LD1i8
21856288U, // LD1i8_POST
2696569785U, // LD2B
2696569785U, // LD2B_IMM
2696546534U, // LD2D
2696546534U, // LD2D_IMM
2696579890U, // LD2H
2696579890U, // LD2H_IMM
176889U, // LD2Rv16b
18010873U, // LD2Rv16b_POST
193273U, // LD2Rv1d
15930105U, // LD2Rv1d_POST
209657U, // LD2Rv2d
15946489U, // LD2Rv2d_POST
226041U, // LD2Rv2s
16487161U, // LD2Rv2s_POST
242425U, // LD2Rv4h
17552121U, // LD2Rv4h_POST
258809U, // LD2Rv4s
16519929U, // LD2Rv4s_POST
275193U, // LD2Rv8b
18109177U, // LD2Rv8b_POST
291577U, // LD2Rv8h
17601273U, // LD2Rv8h_POST
172162U, // LD2Twov16b
15384706U, // LD2Twov16b_POST
204930U, // LD2Twov2d
15417474U, // LD2Twov2d_POST
221314U, // LD2Twov2s
15958146U, // LD2Twov2s_POST
237698U, // LD2Twov4h
15974530U, // LD2Twov4h_POST
254082U, // LD2Twov4s
15466626U, // LD2Twov4s_POST
270466U, // LD2Twov8b
16007298U, // LD2Twov8b_POST
286850U, // LD2Twov8h
15499394U, // LD2Twov8h_POST
2696558801U, // LD2W
2696558801U, // LD2W_IMM
19701890U, // LD2i16
20758658U, // LD2i16_POST
19718274U, // LD2i32
21299330U, // LD2i32_POST
19734658U, // LD2i64
22364290U, // LD2i64_POST
19751042U, // LD2i8
20283522U, // LD2i8_POST
2696569806U, // LD3B
2696569806U, // LD3B_IMM
2696546546U, // LD3D
2696546546U, // LD3D_IMM
2696579902U, // LD3H
2696579902U, // LD3H_IMM
176895U, // LD3Rv16b
22729471U, // LD3Rv16b_POST
193279U, // LD3Rv1d
19075839U, // LD3Rv1d_POST
209663U, // LD3Rv2d
19092223U, // LD3Rv2d_POST
226047U, // LD3Rv2s
23302911U, // LD3Rv2s_POST
242431U, // LD3Rv4h
23843583U, // LD3Rv4h_POST
258815U, // LD3Rv4s
23335679U, // LD3Rv4s_POST
275199U, // LD3Rv8b
22827775U, // LD3Rv8b_POST
291583U, // LD3Rv8h
23892735U, // LD3Rv8h_POST
172569U, // LD3Threev16b
18530841U, // LD3Threev16b_POST
205337U, // LD3Threev2d
18563609U, // LD3Threev2d_POST
221721U, // LD3Threev2s
19104281U, // LD3Threev2s_POST
238105U, // LD3Threev4h
19120665U, // LD3Threev4h_POST
254489U, // LD3Threev4s
18612761U, // LD3Threev4s_POST
270873U, // LD3Threev8b
19153433U, // LD3Threev8b_POST
287257U, // LD3Threev8h
18645529U, // LD3Threev8h_POST
2696558813U, // LD3W
2696558813U, // LD3W_IMM
19702297U, // LD3i16
24429081U, // LD3i16_POST
19718681U, // LD3i32
24969753U, // LD3i32_POST
19735065U, // LD3i64
25510425U, // LD3i64_POST
19751449U, // LD3i8
26051097U, // LD3i8_POST
2696569818U, // LD4B
2696569818U, // LD4B_IMM
2696546558U, // LD4D
2696546558U, // LD4D_IMM
172599U, // LD4Fourv16b
14860855U, // LD4Fourv16b_POST
205367U, // LD4Fourv2d
14893623U, // LD4Fourv2d_POST
221751U, // LD4Fourv2s
15434295U, // LD4Fourv2s_POST
238135U, // LD4Fourv4h
15450679U, // LD4Fourv4h_POST
254519U, // LD4Fourv4s
14942775U, // LD4Fourv4s_POST
270903U, // LD4Fourv8b
15483447U, // LD4Fourv8b_POST
287287U, // LD4Fourv8h
14975543U, // LD4Fourv8h_POST
2696579914U, // LD4H
2696579914U, // LD4H_IMM
176901U, // LD4Rv16b
17486597U, // LD4Rv16b_POST
193285U, // LD4Rv1d
15405829U, // LD4Rv1d_POST
209669U, // LD4Rv2d
15422213U, // LD4Rv2d_POST
226053U, // LD4Rv2s
15962885U, // LD4Rv2s_POST
242437U, // LD4Rv4h
16503557U, // LD4Rv4h_POST
258821U, // LD4Rv4s
15995653U, // LD4Rv4s_POST
275205U, // LD4Rv8b
17584901U, // LD4Rv8b_POST
291589U, // LD4Rv8h
16552709U, // LD4Rv8h_POST
2696558825U, // LD4W
2696558825U, // LD4W_IMM
19702327U, // LD4i16
21283383U, // LD4i16_POST
19718711U, // LD4i32
22348343U, // LD4i32_POST
19735095U, // LD4i64
26559031U, // LD4i64_POST
19751479U, // LD4i8
20808247U, // LD4i8_POST
1241605094U, // LDADDAB
1241607007U, // LDADDAH
1241605316U, // LDADDALB
1241607181U, // LDADDALH
1241607841U, // LDADDALW
1241607841U, // LDADDALX
1241604752U, // LDADDAW
1241604752U, // LDADDAX
1241605252U, // LDADDB
1241607167U, // LDADDH
1241605496U, // LDADDLB
1241607281U, // LDADDLH
1241608018U, // LDADDLW
1241608018U, // LDADDLX
1241606502U, // LDADDW
1241606502U, // LDADDX
2255013635U, // LDAPRB
2255015239U, // LDAPRH
2255016920U, // LDAPRW
2255016920U, // LDAPRX
2255013678U, // LDAPURBi
2255015282U, // LDAPURHi
2255013818U, // LDAPURSBWi
2255013818U, // LDAPURSBXi
2255015409U, // LDAPURSHWi
2255015409U, // LDAPURSHXi
2255018400U, // LDAPURSWi
2255017001U, // LDAPURXi
2255017001U, // LDAPURi
2255013583U, // LDARB
2255015187U, // LDARH
2255016715U, // LDARW
2255016715U, // LDARX
100717229U, // LDAXPW
100717229U, // LDAXPX
2255013694U, // LDAXRB
2255015298U, // LDAXRH
2255017045U, // LDAXRW
2255017045U, // LDAXRX
1241605150U, // LDCLRAB
1241607064U, // LDCLRAH
1241605390U, // LDCLRALB
1241607221U, // LDCLRALH
1241607915U, // LDCLRALW
1241607915U, // LDCLRALX
1241604866U, // LDCLRAW
1241604866U, // LDCLRAX
1241605860U, // LDCLRB
1241607464U, // LDCLRH
1241605598U, // LDCLRLB
1241607317U, // LDCLRLH
1241608218U, // LDCLRLW
1241608218U, // LDCLRLX
1241609083U, // LDCLRW
1241609083U, // LDCLRX
1241605159U, // LDEORAB
1241607073U, // LDEORAH
1241605400U, // LDEORALB
1241607231U, // LDEORALH
1241607924U, // LDEORALW
1241607924U, // LDEORALX
1241604874U, // LDEORAW
1241604874U, // LDEORAX
1241605883U, // LDEORB
1241607487U, // LDEORH
1241605607U, // LDEORLB
1241607326U, // LDEORLH
1241608226U, // LDEORLW
1241608226U, // LDEORLX
1241609159U, // LDEORW
1241609159U, // LDEORX
2696545154U, // LDFF1B_D_REAL
2696577922U, // LDFF1B_H_REAL
2696569730U, // LDFF1B_REAL
2696553346U, // LDFF1B_S_REAL
2696546496U, // LDFF1D_REAL
2696547067U, // LDFF1H_D_REAL
2696579835U, // LDFF1H_REAL
2696555259U, // LDFF1H_S_REAL
2696546147U, // LDFF1SB_D_REAL
2696578915U, // LDFF1SB_H_REAL
2696554339U, // LDFF1SB_S_REAL
2696547751U, // LDFF1SH_D_REAL
2696555943U, // LDFF1SH_S_REAL
2696550751U, // LDFF1SW_D_REAL
2696550563U, // LDFF1W_D_REAL
2696558755U, // LDFF1W_REAL
2691263164U, // LDG
2255016124U, // LDGM
2255013590U, // LDLARB
2255015194U, // LDLARH
2255016721U, // LDLARW
2255016721U, // LDLARX
2696545162U, // LDNF1B_D_IMM
2696577930U, // LDNF1B_H_IMM
2696569738U, // LDNF1B_IMM
2696553354U, // LDNF1B_S_IMM
2696546504U, // LDNF1D_IMM
2696547075U, // LDNF1H_D_IMM
2696579843U, // LDNF1H_IMM
2696555267U, // LDNF1H_S_IMM
2696546156U, // LDNF1SB_D_IMM
2696578924U, // LDNF1SB_H_IMM
2696554348U, // LDNF1SB_S_IMM
2696547760U, // LDNF1SH_D_IMM
2696555952U, // LDNF1SH_S_IMM
2696550760U, // LDNF1SW_D_IMM
2696550571U, // LDNF1W_D_IMM
2696558763U, // LDNF1W_IMM
100717148U, // LDNPDi
100717148U, // LDNPQi
100717148U, // LDNPSi
100717148U, // LDNPWi
100717148U, // LDNPXi
2696569746U, // LDNT1B_ZRI
2696569746U, // LDNT1B_ZRR
2293891986U, // LDNT1B_ZZR_D_REAL
2327454610U, // LDNT1B_ZZR_S_REAL
2696546512U, // LDNT1D_ZRI
2696546512U, // LDNT1D_ZRR
2293893328U, // LDNT1D_ZZR_D_REAL
2696579851U, // LDNT1H_ZRI
2696579851U, // LDNT1H_ZRR
2293893899U, // LDNT1H_ZZR_D_REAL
2327456523U, // LDNT1H_ZZR_S_REAL
2293892981U, // LDNT1SB_ZZR_D_REAL
2327455605U, // LDNT1SB_ZZR_S_REAL
2293894585U, // LDNT1SH_ZZR_D_REAL
2327457209U, // LDNT1SH_ZZR_S_REAL
2293897585U, // LDNT1SW_ZZR_D_REAL
2696558771U, // LDNT1W_ZRI
2696558771U, // LDNT1W_ZRR
2293897395U, // LDNT1W_ZZR_D_REAL
2327460019U, // LDNT1W_ZZR_S_REAL
100717068U, // LDPDi
536965644U, // LDPDpost
536965644U, // LDPDpre
100717068U, // LDPQi
536965644U, // LDPQpost
536965644U, // LDPQpre
100718970U, // LDPSWi
536967546U, // LDPSWpost
536967546U, // LDPSWpre
100717068U, // LDPSi
536965644U, // LDPSpost
536965644U, // LDPSpre
100717068U, // LDPWi
536965644U, // LDPWpost
536965644U, // LDPWpre
100717068U, // LDPXi
536965644U, // LDPXpost
536965644U, // LDPXpre
2255012463U, // LDRAAindexed
2691261039U, // LDRAAwriteback
2255012880U, // LDRABindexed
2691261456U, // LDRABwriteback
543778526U, // LDRBBpost
2691262174U, // LDRBBpre
2255013598U, // LDRBBroW
2255013598U, // LDRBBroX
2255013598U, // LDRBBui
543781705U, // LDRBpost
2691265353U, // LDRBpre
2255016777U, // LDRBroW
2255016777U, // LDRBroX
2255016777U, // LDRBui
604033865U, // LDRDl
543781705U, // LDRDpost
2691265353U, // LDRDpre
2255016777U, // LDRDroW
2255016777U, // LDRDroX
2255016777U, // LDRDui
543780130U, // LDRHHpost
2691263778U, // LDRHHpre
2255015202U, // LDRHHroW
2255015202U, // LDRHHroX
2255015202U, // LDRHHui
543781705U, // LDRHpost
2691265353U, // LDRHpre
2255016777U, // LDRHroW
2255016777U, // LDRHroX
2255016777U, // LDRHui
604033865U, // LDRQl
543781705U, // LDRQpost
2691265353U, // LDRQpre
2255016777U, // LDRQroW
2255016777U, // LDRQroX
2255016777U, // LDRQui
543778723U, // LDRSBWpost
2691262371U, // LDRSBWpre
2255013795U, // LDRSBWroW
2255013795U, // LDRSBWroX
2255013795U, // LDRSBWui
543778723U, // LDRSBXpost
2691262371U, // LDRSBXpre
2255013795U, // LDRSBXroW
2255013795U, // LDRSBXroX
2255013795U, // LDRSBXui
543780314U, // LDRSHWpost
2691263962U, // LDRSHWpre
2255015386U, // LDRSHWroW
2255015386U, // LDRSHWroX
2255015386U, // LDRSHWui
543780314U, // LDRSHXpost
2691263962U, // LDRSHXpre
2255015386U, // LDRSHXroW
2255015386U, // LDRSHXroX
2255015386U, // LDRSHXui
604035465U, // LDRSWl
543783305U, // LDRSWpost
2691266953U, // LDRSWpre
2255018377U, // LDRSWroW
2255018377U, // LDRSWroX
2255018377U, // LDRSWui
604033865U, // LDRSl
543781705U, // LDRSpost
2691265353U, // LDRSpre
2255016777U, // LDRSroW
2255016777U, // LDRSroX
2255016777U, // LDRSui
604033865U, // LDRWl
543781705U, // LDRWpost
2691265353U, // LDRWpre
2255016777U, // LDRWroW
2255016777U, // LDRWroX
2255016777U, // LDRWui
604033865U, // LDRXl
543781705U, // LDRXpost
2691265353U, // LDRXpre
2255016777U, // LDRXroW
2255016777U, // LDRXroX
2255016777U, // LDRXui
2255336265U, // LDR_PXI
2255336265U, // LDR_ZXI
1241605175U, // LDSETAB
1241607089U, // LDSETAH
1241605418U, // LDSETALB
1241607249U, // LDSETALH
1241607940U, // LDSETALW
1241607940U, // LDSETALX
1241604914U, // LDSETAW
1241604914U, // LDSETAX
1241606089U, // LDSETB
1241607675U, // LDSETH
1241605657U, // LDSETLB
1241607342U, // LDSETLH
1241608282U, // LDSETLW
1241608282U, // LDSETLX
1241609664U, // LDSETW
1241609664U, // LDSETX
1241605184U, // LDSMAXAB
1241607098U, // LDSMAXAH
1241605428U, // LDSMAXALB
1241607259U, // LDSMAXALH
1241607949U, // LDSMAXALW
1241607949U, // LDSMAXALX
1241604938U, // LDSMAXAW
1241604938U, // LDSMAXAX
1241606226U, // LDSMAXB
1241607707U, // LDSMAXH
1241605666U, // LDSMAXLB
1241607384U, // LDSMAXLH
1241608337U, // LDSMAXLW
1241608337U, // LDSMAXLX
1241610730U, // LDSMAXW
1241610730U, // LDSMAXX
1241605103U, // LDSMINAB
1241607037U, // LDSMINAH
1241605360U, // LDSMINALB
1241607191U, // LDSMINALH
1241607880U, // LDSMINALW
1241607880U, // LDSMINALX
1241604821U, // LDSMINAW
1241604821U, // LDSMINAX
1241605709U, // LDSMINB
1241607404U, // LDSMINH
1241605571U, // LDSMINLB
1241607290U, // LDSMINLH
1241608180U, // LDSMINLW
1241608180U, // LDSMINLX
1241608472U, // LDSMINW
1241608472U, // LDSMINX
2255013643U, // LDTRBi
2255015247U, // LDTRHi
2255013802U, // LDTRSBWi
2255013802U, // LDTRSBXi
2255015393U, // LDTRSHWi
2255015393U, // LDTRSHXi
2255018384U, // LDTRSWi
2255016965U, // LDTRWi
2255016965U, // LDTRXi
1241605194U, // LDUMAXAB
1241607108U, // LDUMAXAH
1241605439U, // LDUMAXALB
1241607270U, // LDUMAXALH
1241607959U, // LDUMAXALW
1241607959U, // LDUMAXALX
1241604947U, // LDUMAXAW
1241604947U, // LDUMAXAX
1241606235U, // LDUMAXB
1241607716U, // LDUMAXH
1241605676U, // LDUMAXLB
1241607394U, // LDUMAXLH
1241608346U, // LDUMAXLW
1241608346U, // LDUMAXLX
1241610738U, // LDUMAXW
1241610738U, // LDUMAXX
1241605113U, // LDUMINAB
1241607047U, // LDUMINAH
1241605371U, // LDUMINALB
1241607202U, // LDUMINALH
1241607890U, // LDUMINALW
1241607890U, // LDUMINALX
1241604830U, // LDUMINAW
1241604830U, // LDUMINAX
1241605718U, // LDUMINB
1241607413U, // LDUMINH
1241605581U, // LDUMINLB
1241607300U, // LDUMINLH
1241608189U, // LDUMINLW
1241608189U, // LDUMINLX
1241608480U, // LDUMINW
1241608480U, // LDUMINX
2255013663U, // LDURBBi
2255016988U, // LDURBi
2255016988U, // LDURDi
2255015267U, // LDURHHi
2255016988U, // LDURHi
2255016988U, // LDURQi
2255013810U, // LDURSBWi
2255013810U, // LDURSBXi
2255015401U, // LDURSHWi
2255015401U, // LDURSHXi
2255018392U, // LDURSWi
2255016988U, // LDURSi
2255016988U, // LDURWi
2255016988U, // LDURXi
100717257U, // LDXPW
100717257U, // LDXPX
2255013702U, // LDXRB
2255015306U, // LDXRH
2255017052U, // LDXRW
2255017052U, // LDXRX
0U, // LOADgot
369111995U, // LSLR_ZPmZ_B
369120187U, // LSLR_ZPmZ_D
2555933627U, // LSLR_ZPmZ_H
369136571U, // LSLR_ZPmZ_S
2248200250U, // LSLVWr
2248200250U, // LSLVXr
369111098U, // LSL_WIDE_ZPmZ_B
2555932730U, // LSL_WIDE_ZPmZ_H
369135674U, // LSL_WIDE_ZPmZ_S
2583703610U, // LSL_WIDE_ZZZ_B
241201210U, // LSL_WIDE_ZZZ_H
2617282618U, // LSL_WIDE_ZZZ_S
369111098U, // LSL_ZPmI_B
369119290U, // LSL_ZPmI_D
2555932730U, // LSL_ZPmI_H
369135674U, // LSL_ZPmI_S
369111098U, // LSL_ZPmZ_B
369119290U, // LSL_ZPmZ_D
2555932730U, // LSL_ZPmZ_H
369135674U, // LSL_ZPmZ_S
2583703610U, // LSL_ZZI_B
2415939642U, // LSL_ZZI_D
2388684858U, // LSL_ZZI_H
2617282618U, // LSL_ZZI_S
369112042U, // LSRR_ZPmZ_B
369120234U, // LSRR_ZPmZ_D
2555933674U, // LSRR_ZPmZ_H
369136618U, // LSRR_ZPmZ_S
2248201205U, // LSRVWr
2248201205U, // LSRVXr
369112053U, // LSR_WIDE_ZPmZ_B
2555933685U, // LSR_WIDE_ZPmZ_H
369136629U, // LSR_WIDE_ZPmZ_S
2583704565U, // LSR_WIDE_ZZZ_B
241202165U, // LSR_WIDE_ZZZ_H
2617283573U, // LSR_WIDE_ZZZ_S
369112053U, // LSR_ZPmI_B
369120245U, // LSR_ZPmI_D
2555933685U, // LSR_ZPmI_H
369136629U, // LSR_ZPmI_S
369112053U, // LSR_ZPmZ_B
369120245U, // LSR_ZPmZ_D
2555933685U, // LSR_ZPmZ_H
369136629U, // LSR_ZPmZ_S
2583704565U, // LSR_ZZI_B
2415940597U, // LSR_ZZI_D
2388685813U, // LSR_ZZI_H
2617283573U, // LSR_ZZI_S
2248198546U, // MADDWrrr
2248198546U, // MADDXrrr
369109259U, // MAD_ZPmZZ_B
369117451U, // MAD_ZPmZZ_D
2555930891U, // MAD_ZPmZZ_H
369133835U, // MAD_ZPmZZ_S
2516593656U, // MATCH_PPzZZ_B
2824367096U, // MATCH_PPzZZ_H
369107651U, // MLA_ZPmZZ_B
369115843U, // MLA_ZPmZZ_D
2555929283U, // MLA_ZPmZZ_H
369132227U, // MLA_ZPmZZ_S
2281718467U, // MLA_ZZZI_D
2390254275U, // MLA_ZZZI_H
2315289283U, // MLA_ZZZI_S
336650947U, // MLAv16i8
2484658883U, // MLAv2i32
2484658883U, // MLAv2i32_indexed
338223811U, // MLAv4i16
338223811U, // MLAv4i16_indexed
338748099U, // MLAv4i32
338748099U, // MLAv4i32_indexed
2486756035U, // MLAv8i16
2486756035U, // MLAv8i16_indexed
2487280323U, // MLAv8i8
369112313U, // MLS_ZPmZZ_B
369120505U, // MLS_ZPmZZ_D
2555933945U, // MLS_ZPmZZ_H
369136889U, // MLS_ZPmZZ_S
2281723129U, // MLS_ZZZI_D
2390258937U, // MLS_ZZZI_H
2315293945U, // MLS_ZZZI_S
336655609U, // MLSv16i8
2484663545U, // MLSv2i32
2484663545U, // MLSv2i32_indexed
338228473U, // MLSv4i16
338228473U, // MLSv4i16_indexed
338752761U, // MLSv4i32
338752761U, // MLSv4i32_indexed
2486760697U, // MLSv8i16
2486760697U, // MLSv8i16_indexed
2487284985U, // MLSv8i8
1275121282U, // MOVID
1309716098U, // MOVIv16b_ns
1277210242U, // MOVIv2d_ns
3457724034U, // MOVIv2i32
3457724034U, // MOVIv2s_msl
3458772610U, // MOVIv4i16
3459296898U, // MOVIv4i32
3459296898U, // MOVIv4s_msl
1312861826U, // MOVIv8b_ns
3459821186U, // MOVIv8i16
570478221U, // MOVKWi
570478221U, // MOVKXi
0U, // MOVMCSym
3456160152U, // MOVNWi
3456160152U, // MOVNXi
14870U, // MOVPRFX_ZPmZ_B
2147506710U, // MOVPRFX_ZPmZ_D
34109974U, // MOVPRFX_ZPmZ_H
39446U, // MOVPRFX_ZPmZ_S
2516597270U, // MOVPRFX_ZPzZ_B
2516605462U, // MOVPRFX_ZPzZ_D
2824370710U, // MOVPRFX_ZPzZ_H
2516621846U, // MOVPRFX_ZPzZ_S
369474070U, // MOVPRFX_ZZ
3456162465U, // MOVZWi
3456162465U, // MOVZXi
0U, // MOVaddr
0U, // MOVaddrBA
0U, // MOVaddrCP
0U, // MOVaddrEXT
0U, // MOVaddrJT
0U, // MOVaddrTLS
0U, // MOVbaseTLS
0U, // MOVi32imm
0U, // MOVi64imm
1342231885U, // MRS
369108879U, // MSB_ZPmZZ_B
369117071U, // MSB_ZPmZZ_D
2555930511U, // MSB_ZPmZZ_H
369133455U, // MSB_ZPmZZ_S
381946U, // MSR
390138U, // MSRpstateImm1
390138U, // MSRpstateImm4
2248198160U, // MSUBWrrr
2248198160U, // MSUBXrrr
2583703658U, // MUL_ZI_B
2415939690U, // MUL_ZI_D
2388684906U, // MUL_ZI_H
2617282666U, // MUL_ZI_S
369111146U, // MUL_ZPmZ_B
369119338U, // MUL_ZPmZ_D
2555932778U, // MUL_ZPmZ_H
369135722U, // MUL_ZPmZ_S
2415939690U, // MUL_ZZZI_D
2388684906U, // MUL_ZZZI_H
2617282666U, // MUL_ZZZI_S
2583703658U, // MUL_ZZZ_B
2415939690U, // MUL_ZZZ_D
2388684906U, // MUL_ZZZ_H
2617282666U, // MUL_ZZZ_S
68202602U, // MULv16i8
2216210538U, // MULv2i32
2216210538U, // MULv2i32_indexed
69775466U, // MULv4i16
69775466U, // MULv4i16_indexed
70299754U, // MULv4i32
70299754U, // MULv4i32_indexed
2218307690U, // MULv8i16
2218307690U, // MULv8i16_indexed
2218831978U, // MULv8i8
3457724015U, // MVNIv2i32
3457724015U, // MVNIv2s_msl
3458772591U, // MVNIv4i16
3459296879U, // MVNIv4i32
3459296879U, // MVNIv4s_msl
3459821167U, // MVNIv8i16
2516595909U, // NANDS_PPzPP
2516593078U, // NAND_PPzPP
2415939632U, // NBSL_ZZZZ_D
10946U, // NEG_ZPmZ_B
2147502786U, // NEG_ZPmZ_D
34106050U, // NEG_ZPmZ_H
35522U, // NEG_ZPmZ_S
2215684802U, // NEGv16i8
100715202U, // NEGv1i64
2216209090U, // NEGv2i32
69249730U, // NEGv2i64
2217257666U, // NEGv4i16
70298306U, // NEGv4i32
2218306242U, // NEGv8i16
71346882U, // NEGv8i8
2516593655U, // NMATCH_PPzZZ_B
2824367095U, // NMATCH_PPzZZ_H
2516596056U, // NORS_PPzPP
2516595662U, // NOR_PPzPP
14188U, // NOT_ZPmZ_B
2147506028U, // NOT_ZPmZ_D
34109292U, // NOT_ZPmZ_H
38764U, // NOT_ZPmZ_S
2215688044U, // NOTv16i8
71350124U, // NOTv8i8
2516596000U, // ORNS_PPzPP
0U, // ORNWrr
2248200539U, // ORNWrs
0U, // ORNXrr
2248200539U, // ORNXrs
2516595035U, // ORN_PPzPP
68202843U, // ORNv16i8
2218832219U, // ORNv8i8
2516596062U, // ORRS_PPzPP
2248201183U, // ORRWri
0U, // ORRWrr
2248201183U, // ORRWrs
2248201183U, // ORRXri
0U, // ORRXrr
2248201183U, // ORRXrs
2516595679U, // ORR_PPzPP
2415940575U, // ORR_ZI
369112031U, // ORR_ZPmZ_B
369120223U, // ORR_ZPmZ_D
2555933663U, // ORR_ZPmZ_H
369136607U, // ORR_ZPmZ_S
2415940575U, // ORR_ZZZ
68203487U, // ORRv16i8
572060639U, // ORRv2i32
573109215U, // ORRv4i16
573633503U, // ORRv4i32
574157791U, // ORRv8i16
2218832863U, // ORRv8i8
2516637827U, // ORV_VPZ_B
2516637827U, // ORV_VPZ_D
2516637827U, // ORV_VPZ_H
2516637827U, // ORV_VPZ_S
100713097U, // PACDA
100713597U, // PACDB
7390044U, // PACDZA
7391332U, // PACDZB
2248196774U, // PACGA
100713133U, // PACIA
6988U, // PACIA1716
7136U, // PACIASP
7199U, // PACIAZ
100713632U, // PACIB
7008U, // PACIB1716
7152U, // PACIBSP
7213U, // PACIBZ
7390060U, // PACIZA
7391348U, // PACIZB
7350884U, // PFALSE
2617263531U, // PMULLB_ZZZ_D
261645739U, // PMULLB_ZZZ_H
27387307U, // PMULLB_ZZZ_Q
2617267843U, // PMULLT_ZZZ_D
261650051U, // PMULLT_ZZZ_H
27391619U, // PMULLT_ZZZ_Q
70820119U, // PMULLv16i8
1403563999U, // PMULLv1i64
1437114647U, // PMULLv2i64
2218307551U, // PMULLv8i8
2583703670U, // PMUL_ZZZ_B
68202614U, // PMULv16i8
2218831990U, // PMULv8i8
2516596681U, // PNEXT_B
2516604873U, // PNEXT_D
2388162505U, // PNEXT_H
2516621257U, // PNEXT_S
2947941523U, // PRFB_D_PZI
2395341971U, // PRFB_D_SCALED
247858323U, // PRFB_D_SXTW_SCALED
2395341971U, // PRFB_D_UXTW_SCALED
247858323U, // PRFB_PRI
247858323U, // PRFB_PRR
240518291U, // PRFB_S_PZI
2395341971U, // PRFB_S_SXTW_SCALED
247858323U, // PRFB_S_UXTW_SCALED
1471547824U, // PRFD_D_PZI
2395343280U, // PRFD_D_SCALED
247859632U, // PRFD_D_SXTW_SCALED
2395343280U, // PRFD_D_UXTW_SCALED
247859632U, // PRFD_PRI
247859632U, // PRFD_PRR
2388003248U, // PRFD_S_PZI
247859632U, // PRFD_S_SXTW_SCALED
2395343280U, // PRFD_S_UXTW_SCALED
1505102855U, // PRFH_D_PZI
247860231U, // PRFH_D_SCALED
2395343879U, // PRFH_D_SXTW_SCALED
247860231U, // PRFH_D_UXTW_SCALED
247860231U, // PRFH_PRI
2395343879U, // PRFH_PRR
240520199U, // PRFH_S_PZI
2395343879U, // PRFH_S_SXTW_SCALED
247860231U, // PRFH_S_UXTW_SCALED
604385462U, // PRFMl
2255368374U, // PRFMroW
2255368374U, // PRFMroX
2255368374U, // PRFMui
2395347258U, // PRFS_PRR
2255368429U, // PRFUMi
1538660666U, // PRFW_D_PZI
247863610U, // PRFW_D_SCALED
2395347258U, // PRFW_D_SXTW_SCALED
247863610U, // PRFW_D_UXTW_SCALED
247863610U, // PRFW_PRI
2388007226U, // PRFW_S_PZI
247863610U, // PRFW_S_SXTW_SCALED
2395347258U, // PRFW_S_UXTW_SCALED
436582272U, // PTEST_PP
704656588U, // PTRUES_B
704664780U, // PTRUES_D
28865740U, // PTRUES_H
704681164U, // PTRUES_S
704653950U, // PTRUE_B
704662142U, // PTRUE_D
28863102U, // PTRUE_H
704678526U, // PTRUE_S
865627709U, // PUNPKHI_PP
865628591U, // PUNPKLO_PP
2348820036U, // RADDHNB_ZZZ_B
239625796U, // RADDHNB_ZZZ_H
2415953476U, // RADDHNB_ZZZ_S
2449487589U, // RADDHNT_ZZZ_B
240154341U, // RADDHNT_ZZZ_H
2281740005U, // RADDHNT_ZZZ_S
2216210698U, // RADDHNv2i64_v2i32
2486231394U, // RADDHNv2i64_v4i32
69775626U, // RADDHNv4i32_v4i16
339272034U, // RADDHNv4i32_v8i16
2484134242U, // RADDHNv8i16_v16i8
2218832138U, // RADDHNv8i16_v8i8
2216730741U, // RAX1
2415935605U, // RAX1_ZZZ_D
100718053U, // RBITWr
100718053U, // RBITXr
13797U, // RBIT_ZPmZ_B
2147505637U, // RBIT_ZPmZ_D
34108901U, // RBIT_ZPmZ_H
38373U, // RBIT_ZPmZ_S
2215687653U, // RBITv16i8
71349733U, // RBITv8i8
369112389U, // RDFFRS_PPz
7353166U, // RDFFR_P
369111886U, // RDFFR_PPz
100716683U, // RDVLI_XI
7394747U, // RET
7084U, // RETAA
7091U, // RETAB
0U, // RET_ReallyLR
100713033U, // REV16Wr
100713033U, // REV16Xr
2215682633U, // REV16v16i8
71344713U, // REV16v8i8
100712571U, // REV32Xr
2215682171U, // REV32v16i8
2217255035U, // REV32v4i16
2218303611U, // REV32v8i16
71344251U, // REV32v8i8
2215682608U, // REV64v16i8
2216206896U, // REV64v2i32
2217255472U, // REV64v4i16
70296112U, // REV64v4i32
2218304048U, // REV64v8i16
71344688U, // REV64v8i8
2147502124U, // REVB_ZPmZ_D
34105388U, // REVB_ZPmZ_H
34860U, // REVB_ZPmZ_S
2147503637U, // REVH_ZPmZ_D
36373U, // REVH_ZPmZ_S
2147506620U, // REVW_ZPmZ_D
100718619U, // REVWr
100718619U, // REVXr
436221979U, // REV_PP_B
268458011U, // REV_PP_D
845183003U, // REV_PP_H
469800987U, // REV_PP_S
436221979U, // REV_ZZ_B
268458011U, // REV_ZZ_D
845183003U, // REV_ZZ_H
469800987U, // REV_ZZ_S
2248198799U, // RMIF
2248201171U, // RORVWr
2248201171U, // RORVXr
2348820083U, // RSHRNB_ZZI_B
2387109491U, // RSHRNB_ZZI_H
2415953523U, // RSHRNB_ZZI_S
2449487624U, // RSHRNT_ZZI_B
240154376U, // RSHRNT_ZZI_H
2281740040U, // RSHRNT_ZZI_S
2484134271U, // RSHRNv16i8_shift
2216210763U, // RSHRNv2i32_shift
69775691U, // RSHRNv4i16_shift
2486231423U, // RSHRNv4i32_shift
339272063U, // RSHRNv8i16_shift
2218832203U, // RSHRNv8i8_shift
2348820027U, // RSUBHNB_ZZZ_B
239625787U, // RSUBHNB_ZZZ_H
2415953467U, // RSUBHNB_ZZZ_S
2449487580U, // RSUBHNT_ZZZ_B
240154332U, // RSUBHNT_ZZZ_H
2281739996U, // RSUBHNT_ZZZ_S
2216210690U, // RSUBHNv2i64_v2i32
2486231385U, // RSUBHNv2i64_v4i32
69775618U, // RSUBHNv4i32_v4i16
339272025U, // RSUBHNv4i32_v8i16
2484134233U, // RSUBHNv8i16_v16i8
2218832130U, // RSUBHNv8i16_v8i8
2315273396U, // SABALB_ZZZ_D
29385908U, // SABALB_ZZZ_H
2449507508U, // SABALB_ZZZ_S
2315277803U, // SABALT_ZZZ_D
29390315U, // SABALT_ZZZ_H
2449511915U, // SABALT_ZZZ_S
339271835U, // SABALv16i8_v8i16
2485186195U, // SABALv2i32_v2i64
338751123U, // SABALv4i16_v4i32
337698971U, // SABALv4i32_v2i64
2486231195U, // SABALv8i16_v4i32
2486759059U, // SABALv8i8_v8i16
637543037U, // SABA_ZZZ_B
2281718397U, // SABA_ZZZ_D
2390254205U, // SABA_ZZZ_H
2315289213U, // SABA_ZZZ_S
336650877U, // SABAv16i8
2484658813U, // SABAv2i32
338223741U, // SABAv4i16
338748029U, // SABAv4i32
2486755965U, // SABAv8i16
2487280253U, // SABAv8i8
2617263464U, // SABDLB_ZZZ_D
261645672U, // SABDLB_ZZZ_H
2348844392U, // SABDLB_ZZZ_S
2617267771U, // SABDLT_ZZZ_D
261649979U, // SABDLT_ZZZ_H
2348848699U, // SABDLT_ZZZ_S
70820061U, // SABDLv16i8_v8i16
2216734532U, // SABDLv2i32_v2i64
70299460U, // SABDLv4i16_v4i32
69247197U, // SABDLv4i32_v2i64
2217779421U, // SABDLv8i16_v4i32
2218307396U, // SABDLv8i8_v8i16
369109284U, // SABD_ZPmZ_B
369117476U, // SABD_ZPmZ_D
2555930916U, // SABD_ZPmZ_H
369133860U, // SABD_ZPmZ_S
68200740U, // SABDv16i8
2216208676U, // SABDv2i32
69773604U, // SABDv4i16
70297892U, // SABDv4i32
2218305828U, // SABDv8i16
2218830116U, // SABDv8i8
369119773U, // SADALP_ZPmZ_D
408449565U, // SADALP_ZPmZ_H
369136157U, // SADALP_ZPmZ_S
2486759965U, // SADALPv16i8_v8i16
2512974365U, // SADALPv2i32_v1i64
2484662813U, // SADALPv4i16_v2i32
337703453U, // SADALPv4i32_v2i64
2486235677U, // SADALPv8i16_v4i32
338227741U, // SADALPv8i8_v4i16
2617267607U, // SADDLBT_ZZZ_D
261649815U, // SADDLBT_ZZZ_H
2348848535U, // SADDLBT_ZZZ_S
2617263489U, // SADDLB_ZZZ_D
261645697U, // SADDLB_ZZZ_H
2348844417U, // SADDLB_ZZZ_S
2218308141U, // SADDLPv16i8_v8i16
2244522541U, // SADDLPv2i32_v1i64
2216210989U, // SADDLPv4i16_v2i32
69251629U, // SADDLPv4i32_v2i64
2217783853U, // SADDLPv8i16_v4i32
69775917U, // SADDLPv8i8_v4i16
2617267787U, // SADDLT_ZZZ_D
261649995U, // SADDLT_ZZZ_H
2348848715U, // SADDLT_ZZZ_S
2214647858U, // SADDLVv16i8v
2214647858U, // SADDLVv4i16v
67164210U, // SADDLVv4i32v
2214647858U, // SADDLVv8i16v
67164210U, // SADDLVv8i8v
70820077U, // SADDLv16i8_v8i16
2216734570U, // SADDLv2i32_v2i64
70299498U, // SADDLv4i16_v4i32
69247213U, // SADDLv4i32_v2i64
2217779437U, // SADDLv8i16_v4i32
2218307434U, // SADDLv8i8_v8i16
2516637703U, // SADDV_VPZ_B
2516637703U, // SADDV_VPZ_H
2516637703U, // SADDV_VPZ_S
2415937602U, // SADDWB_ZZZ_D
241199170U, // SADDWB_ZZZ_H
2617280578U, // SADDWB_ZZZ_S
2415941555U, // SADDWT_ZZZ_D
241203123U, // SADDWT_ZZZ_H
2617284531U, // SADDWT_ZZZ_S
2218303998U, // SADDWv16i8_v8i16
2216737068U, // SADDWv2i32_v2i64
70301996U, // SADDWv4i16_v4i32
2216731134U, // SADDWv4i32_v2i64
70296062U, // SADDWv8i16_v4i32
2218309932U, // SADDWv8i8_v8i16
7097U, // SB
2281719130U, // SBCLB_ZZZ_D
2315289946U, // SBCLB_ZZZ_S
2281723437U, // SBCLT_ZZZ_D
2315294253U, // SBCLT_ZZZ_S
2248201389U, // SBCSWr
2248201389U, // SBCSXr
2248198283U, // SBCWr
2248198283U, // SBCXr
2248200362U, // SBFMWri
2248200362U, // SBFMXri
2248198805U, // SCVTFSWDri
2248198805U, // SCVTFSWHri
2248198805U, // SCVTFSWSri
2248198805U, // SCVTFSXDri
2248198805U, // SCVTFSXHri
2248198805U, // SCVTFSXSri
100715157U, // SCVTFUWDri
100715157U, // SCVTFUWHri
100715157U, // SCVTFUWSri
100715157U, // SCVTFUXDri
100715157U, // SCVTFUXHri
100715157U, // SCVTFUXSri
2147502741U, // SCVTF_ZPmZ_DtoD
1141402261U, // SCVTF_ZPmZ_DtoH
2147519125U, // SCVTF_ZPmZ_DtoS
34106005U, // SCVTF_ZPmZ_HtoH
19093U, // SCVTF_ZPmZ_StoD
1107847829U, // SCVTF_ZPmZ_StoH
35477U, // SCVTF_ZPmZ_StoS
2248198805U, // SCVTFd
2248198805U, // SCVTFh
2248198805U, // SCVTFs
100715157U, // SCVTFv1i16
100715157U, // SCVTFv1i32
100715157U, // SCVTFv1i64
2216209045U, // SCVTFv2f32
69249685U, // SCVTFv2f64
2216209045U, // SCVTFv2i32_shift
2216733333U, // SCVTFv2i64_shift
2217257621U, // SCVTFv4f16
70298261U, // SCVTFv4f32
69773973U, // SCVTFv4i16_shift
70298261U, // SCVTFv4i32_shift
2218306197U, // SCVTFv8f16
2218306197U, // SCVTFv8i16_shift
369120318U, // SDIVR_ZPmZ_D
369136702U, // SDIVR_ZPmZ_S
2248202278U, // SDIVWr
2248202278U, // SDIVXr
369121318U, // SDIV_ZPmZ_D
369137702U, // SDIV_ZPmZ_S
2449495903U, // SDOT_ZZZI_D
637572959U, // SDOT_ZZZI_S
2449495903U, // SDOT_ZZZ_D
637572959U, // SDOT_ZZZ_S
338753375U, // SDOTlanev16i8
2484664159U, // SDOTlanev8i8
338753375U, // SDOTv16i8
2484664159U, // SDOTv8i8
2516594563U, // SEL_PPPP
2516594563U, // SEL_ZPZZ_B
2516602755U, // SEL_ZPZZ_D
2388160387U, // SEL_ZPZZ_H
2516619139U, // SEL_ZPZZ_S
7389761U, // SETF16
7389776U, // SETF8
7168U, // SETFFR
2684446852U, // SHA1Crrr
100715246U, // SHA1Hrr
2684448931U, // SHA1Mrrr
2684449240U, // SHA1Prrr
338747393U, // SHA1SU0rrr
338747467U, // SHA1SU1rr
2684444817U, // SHA256H2rrr
2684447574U, // SHA256Hrrr
338747413U, // SHA256SU0rr
338747487U, // SHA256SU1rrr
2684447521U, // SHA512H
2684444807U, // SHA512H2
69246986U, // SHA512SU0
2485182548U, // SHA512SU1
369109379U, // SHADD_ZPmZ_B
369117571U, // SHADD_ZPmZ_D
2555931011U, // SHADD_ZPmZ_H
369133955U, // SHADD_ZPmZ_S
68200835U, // SHADDv16i8
2216208771U, // SHADDv2i32
69773699U, // SHADDv4i16
70297987U, // SHADDv4i32
2218305923U, // SHADDv8i16
2218830211U, // SHADDv8i8
2218303742U, // SHLLv16i8
69251017U, // SHLLv2i32
2217783241U, // SHLLv4i16
69247230U, // SHLLv4i32
2217779454U, // SHLLv8i16
70823881U, // SHLLv8i8
2248200082U, // SHLd
68202386U, // SHLv16i8_shift
2216210322U, // SHLv2i32_shift
2216734610U, // SHLv2i64_shift
69775250U, // SHLv4i16_shift
70299538U, // SHLv4i32_shift
2218307474U, // SHLv8i16_shift
2218831762U, // SHLv8i8_shift
2348820065U, // SHRNB_ZZI_B
2387109473U, // SHRNB_ZZI_H
2415953505U, // SHRNB_ZZI_S
2449487606U, // SHRNT_ZZI_B
240154358U, // SHRNT_ZZI_H
2281740022U, // SHRNT_ZZI_S
2484134253U, // SHRNv16i8_shift
2216210747U, // SHRNv2i32_shift
69775675U, // SHRNv4i16_shift
2486231405U, // SHRNv4i32_shift
339272045U, // SHRNv8i16_shift
2218832187U, // SHRNv8i8_shift
369111844U, // SHSUBR_ZPmZ_B
369120036U, // SHSUBR_ZPmZ_D
2555933476U, // SHSUBR_ZPmZ_H
369136420U, // SHSUBR_ZPmZ_S
369108993U, // SHSUB_ZPmZ_B
369117185U, // SHSUB_ZPmZ_D
2555930625U, // SHSUB_ZPmZ_H
369133569U, // SHSUB_ZPmZ_S
68200449U, // SHSUBv16i8
2216208385U, // SHSUBv2i32
69773313U, // SHSUBv4i16
70297601U, // SHSUBv4i32
2218305537U, // SHSUBv8i16
2218829825U, // SHSUBv8i8
637546085U, // SLI_ZZI_B
2281721445U, // SLI_ZZI_D
242773605U, // SLI_ZZI_H
2315292261U, // SLI_ZZI_S
2684448357U, // SLId
336653925U, // SLIv16i8_shift
2484661861U, // SLIv2i32_shift
2485186149U, // SLIv2i64_shift
338226789U, // SLIv4i16_shift
338751077U, // SLIv4i32_shift
2486759013U, // SLIv8i16_shift
2487283301U, // SLIv8i8_shift
338747498U, // SM3PARTW1
338747918U, // SM3PARTW2
70295614U, // SM3SS1
338747991U, // SM3TT1A
338748328U, // SM3TT1B
338748000U, // SM3TT2A
338748357U, // SM3TT2B
70298077U, // SM4E
2617285181U, // SM4EKEY_ZZZ_S
70302269U, // SM4ENCKEY
2617280989U, // SM4E_ZZZ_S
2248200026U, // SMADDLrrr
369111739U, // SMAXP_ZPmZ_B
369119931U, // SMAXP_ZPmZ_D
2555933371U, // SMAXP_ZPmZ_H
369136315U, // SMAXP_ZPmZ_S
68203195U, // SMAXPv16i8
2216211131U, // SMAXPv2i32
69776059U, // SMAXPv4i16
70300347U, // SMAXPv4i32
2218308283U, // SMAXPv8i16
2218832571U, // SMAXPv8i8
2516637839U, // SMAXV_VPZ_B
2516637839U, // SMAXV_VPZ_D
2516637839U, // SMAXV_VPZ_H
2516637839U, // SMAXV_VPZ_S
2214647951U, // SMAXVv16i8v
2214647951U, // SMAXVv4i16v
67164303U, // SMAXVv4i32v
2214647951U, // SMAXVv8i16v
67164303U, // SMAXVv8i8v
2583706092U, // SMAX_ZI_B
2415942124U, // SMAX_ZI_D
2388687340U, // SMAX_ZI_H
2617285100U, // SMAX_ZI_S
369113580U, // SMAX_ZPmZ_B
369121772U, // SMAX_ZPmZ_D
2555935212U, // SMAX_ZPmZ_H
369138156U, // SMAX_ZPmZ_S
68205036U, // SMAXv16i8
2216212972U, // SMAXv2i32
69777900U, // SMAXv4i16
70302188U, // SMAXv4i32
2218310124U, // SMAXv8i16
2218834412U, // SMAXv8i8
75940U, // SMC
369111657U, // SMINP_ZPmZ_B
369119849U, // SMINP_ZPmZ_D
2555933289U, // SMINP_ZPmZ_H
369136233U, // SMINP_ZPmZ_S
68203113U, // SMINPv16i8
2216211049U, // SMINPv2i32
69775977U, // SMINPv4i16
70300265U, // SMINPv4i32
2218308201U, // SMINPv8i16
2218832489U, // SMINPv8i8
2516637787U, // SMINV_VPZ_B
2516637787U, // SMINV_VPZ_D
2516637787U, // SMINV_VPZ_H
2516637787U, // SMINV_VPZ_S
2214647899U, // SMINVv16i8v
2214647899U, // SMINVv4i16v
67164251U, // SMINVv4i32v
2214647899U, // SMINVv8i16v
67164251U, // SMINVv8i8v
2583703834U, // SMIN_ZI_B
2415939866U, // SMIN_ZI_D
2388685082U, // SMIN_ZI_H
2617282842U, // SMIN_ZI_S
369111322U, // SMIN_ZPmZ_B
369119514U, // SMIN_ZPmZ_D
2555932954U, // SMIN_ZPmZ_H
369135898U, // SMIN_ZPmZ_S
68202778U, // SMINv16i8
2216210714U, // SMINv2i32
69775642U, // SMINv4i16
70299930U, // SMINv4i32
2218307866U, // SMINv8i16
2218832154U, // SMINv8i8
2315273440U, // SMLALB_ZZZI_D
2449507552U, // SMLALB_ZZZI_S
2315273440U, // SMLALB_ZZZ_D
29385952U, // SMLALB_ZZZ_H
2449507552U, // SMLALB_ZZZ_S
2315277837U, // SMLALT_ZZZI_D
2449511949U, // SMLALT_ZZZI_S
2315277837U, // SMLALT_ZZZ_D
29390349U, // SMLALT_ZZZ_H
2449511949U, // SMLALT_ZZZ_S
339271869U, // SMLALv16i8_v8i16
2485186234U, // SMLALv2i32_indexed
2485186234U, // SMLALv2i32_v2i64
338751162U, // SMLALv4i16_indexed
338751162U, // SMLALv4i16_v4i32
337699005U, // SMLALv4i32_indexed
337699005U, // SMLALv4i32_v2i64
2486231229U, // SMLALv8i16_indexed
2486231229U, // SMLALv8i16_v4i32
2486759098U, // SMLALv8i8_v8i16
2315273737U, // SMLSLB_ZZZI_D
2449507849U, // SMLSLB_ZZZI_S
2315273737U, // SMLSLB_ZZZ_D
29386249U, // SMLSLB_ZZZ_H
2449507849U, // SMLSLB_ZZZ_S
2315278011U, // SMLSLT_ZZZI_D
2449512123U, // SMLSLT_ZZZI_S
2315278011U, // SMLSLT_ZZZ_D
29390523U, // SMLSLT_ZZZ_H
2449512123U, // SMLSLT_ZZZ_S
339272001U, // SMLSLv16i8_v8i16
2485186630U, // SMLSLv2i32_indexed
2485186630U, // SMLSLv2i32_v2i64
338751558U, // SMLSLv4i16_indexed
338751558U, // SMLSLv4i16_v4i32
337699137U, // SMLSLv4i32_indexed
337699137U, // SMLSLv4i32_v2i64
2486231361U, // SMLSLv8i16_indexed
2486231361U, // SMLSLv8i16_v4i32
2486759494U, // SMLSLv8i8_v8i16
67164278U, // SMOVvi16to32
67164278U, // SMOVvi16to64
2214647926U, // SMOVvi32to64
2214647926U, // SMOVvi8to32
2214647926U, // SMOVvi8to64
2248199974U, // SMSUBLrrr
369110218U, // SMULH_ZPmZ_B
369118410U, // SMULH_ZPmZ_D
2555931850U, // SMULH_ZPmZ_H
369134794U, // SMULH_ZPmZ_S
2583702730U, // SMULH_ZZZ_B
2415938762U, // SMULH_ZZZ_D
2388683978U, // SMULH_ZZZ_H
2617281738U, // SMULH_ZZZ_S
2248199370U, // SMULHrr
2617263539U, // SMULLB_ZZZI_D
2348844467U, // SMULLB_ZZZI_S
2617263539U, // SMULLB_ZZZ_D
261645747U, // SMULLB_ZZZ_H
2348844467U, // SMULLB_ZZZ_S
2617267851U, // SMULLT_ZZZI_D
2348848779U, // SMULLT_ZZZI_S
2617267851U, // SMULLT_ZZZ_D
261650059U, // SMULLT_ZZZ_H
2348848779U, // SMULLT_ZZZ_S
70820127U, // SMULLv16i8_v8i16
2216734694U, // SMULLv2i32_indexed
2216734694U, // SMULLv2i32_v2i64
70299622U, // SMULLv4i16_indexed
70299622U, // SMULLv4i16_v4i32
69247263U, // SMULLv4i32_indexed
69247263U, // SMULLv4i32_v2i64
2217779487U, // SMULLv8i16_indexed
2217779487U, // SMULLv8i16_v4i32
2218307558U, // SMULLv8i8_v8i16
0U, // SPACE
2516593123U, // SPLICE_ZPZZ_B
2516601315U, // SPLICE_ZPZZ_D
2388158947U, // SPLICE_ZPZZ_H
2516617699U, // SPLICE_ZPZZ_S
2516593123U, // SPLICE_ZPZ_B
2516601315U, // SPLICE_ZPZ_D
2388158947U, // SPLICE_ZPZ_H
2516617699U, // SPLICE_ZPZ_S
13457U, // SQABS_ZPmZ_B
2147505297U, // SQABS_ZPmZ_D
34108561U, // SQABS_ZPmZ_H
38033U, // SQABS_ZPmZ_S
2215687313U, // SQABSv16i8
100717713U, // SQABSv1i16
100717713U, // SQABSv1i32
100717713U, // SQABSv1i64
100717713U, // SQABSv1i8
2216211601U, // SQABSv2i32
69252241U, // SQABSv2i64
2217260177U, // SQABSv4i16
70300817U, // SQABSv4i32
2218308753U, // SQABSv8i16
71349393U, // SQABSv8i8
2583701921U, // SQADD_ZI_B
2415937953U, // SQADD_ZI_D
241199521U, // SQADD_ZI_H
2617280929U, // SQADD_ZI_S
369109409U, // SQADD_ZPmZ_B
369117601U, // SQADD_ZPmZ_D
2555931041U, // SQADD_ZPmZ_H
369133985U, // SQADD_ZPmZ_S
2583701921U, // SQADD_ZZZ_B
2415937953U, // SQADD_ZZZ_D
2388683169U, // SQADD_ZZZ_H
2617280929U, // SQADD_ZZZ_S
68200865U, // SQADDv16i8
2248198561U, // SQADDv1i16
2248198561U, // SQADDv1i32
2248198561U, // SQADDv1i64
2248198561U, // SQADDv1i8
2216208801U, // SQADDv2i32
2216733089U, // SQADDv2i64
69773729U, // SQADDv4i16
70298017U, // SQADDv4i32
2218305953U, // SQADDv8i16
2218830241U, // SQADDv8i8
2583701854U, // SQCADD_ZZI_B
2415937886U, // SQCADD_ZZI_D
2388683102U, // SQCADD_ZZI_H
2617280862U, // SQCADD_ZZI_S
805356637U, // SQDECB_XPiI
1543554141U, // SQDECB_XPiWdI
805357879U, // SQDECD_XPiI
1543555383U, // SQDECD_XPiWdI
805325111U, // SQDECD_ZPiI
805358551U, // SQDECH_XPiI
1543556055U, // SQDECH_XPiWdI
8416215U, // SQDECH_ZPiI
2583744997U, // SQDECP_XPWd_B
2415972837U, // SQDECP_XPWd_D
2348863973U, // SQDECP_XPWd_H
2617299429U, // SQDECP_XPWd_S
436261349U, // SQDECP_XP_B
268489189U, // SQDECP_XP_D
201380325U, // SQDECP_XP_H
469815781U, // SQDECP_XP_S
134238693U, // SQDECP_ZP_D
846754277U, // SQDECP_ZP_H
167809509U, // SQDECP_ZP_S
805361932U, // SQDECW_XPiI
1543559436U, // SQDECW_XPiWdI
805345548U, // SQDECW_ZPiI
2315277699U, // SQDMLALBT_ZZZ_D
29390211U, // SQDMLALBT_ZZZ_H
2449511811U, // SQDMLALBT_ZZZ_S
2315273422U, // SQDMLALB_ZZZI_D
2449507534U, // SQDMLALB_ZZZI_S
2315273422U, // SQDMLALB_ZZZ_D
29385934U, // SQDMLALB_ZZZ_H
2449507534U, // SQDMLALB_ZZZ_S
2315277819U, // SQDMLALT_ZZZI_D
2449511931U, // SQDMLALT_ZZZI_S
2315277819U, // SQDMLALT_ZZZ_D
29390331U, // SQDMLALT_ZZZ_H
2449511931U, // SQDMLALT_ZZZ_S
2684448426U, // SQDMLALi16
2684448426U, // SQDMLALi32
2684448426U, // SQDMLALv1i32_indexed
2684448426U, // SQDMLALv1i64_indexed
2485186218U, // SQDMLALv2i32_indexed
2485186218U, // SQDMLALv2i32_v2i64
338751146U, // SQDMLALv4i16_indexed
338751146U, // SQDMLALv4i16_v4i32
337698987U, // SQDMLALv4i32_indexed
337698987U, // SQDMLALv4i32_v2i64
2486231211U, // SQDMLALv8i16_indexed
2486231211U, // SQDMLALv8i16_v4i32
2315277728U, // SQDMLSLBT_ZZZ_D
29390240U, // SQDMLSLBT_ZZZ_H
2449511840U, // SQDMLSLBT_ZZZ_S
2315273719U, // SQDMLSLB_ZZZI_D
2449507831U, // SQDMLSLB_ZZZI_S
2315273719U, // SQDMLSLB_ZZZ_D
29386231U, // SQDMLSLB_ZZZ_H
2449507831U, // SQDMLSLB_ZZZ_S
2315277993U, // SQDMLSLT_ZZZI_D
2449512105U, // SQDMLSLT_ZZZI_S
2315277993U, // SQDMLSLT_ZZZ_D
29390505U, // SQDMLSLT_ZZZ_H
2449512105U, // SQDMLSLT_ZZZ_S
2684448822U, // SQDMLSLi16
2684448822U, // SQDMLSLi32
2684448822U, // SQDMLSLv1i32_indexed
2684448822U, // SQDMLSLv1i64_indexed
2485186614U, // SQDMLSLv2i32_indexed
2485186614U, // SQDMLSLv2i32_v2i64
338751542U, // SQDMLSLv4i16_indexed
338751542U, // SQDMLSLv4i16_v4i32
337699119U, // SQDMLSLv4i32_indexed
337699119U, // SQDMLSLv4i32_v2i64
2486231343U, // SQDMLSLv8i16_indexed
2486231343U, // SQDMLSLv8i16_v4i32
2415938743U, // SQDMULH_ZZZI_D
2388683959U, // SQDMULH_ZZZI_H
2617281719U, // SQDMULH_ZZZI_S
2583702711U, // SQDMULH_ZZZ_B
2415938743U, // SQDMULH_ZZZ_D
2388683959U, // SQDMULH_ZZZ_H
2617281719U, // SQDMULH_ZZZ_S
2248199351U, // SQDMULHv1i16
2248199351U, // SQDMULHv1i16_indexed
2248199351U, // SQDMULHv1i32
2248199351U, // SQDMULHv1i32_indexed
2216209591U, // SQDMULHv2i32
2216209591U, // SQDMULHv2i32_indexed
69774519U, // SQDMULHv4i16
69774519U, // SQDMULHv4i16_indexed
70298807U, // SQDMULHv4i32
70298807U, // SQDMULHv4i32_indexed
2218306743U, // SQDMULHv8i16
2218306743U, // SQDMULHv8i16_indexed
2617263521U, // SQDMULLB_ZZZI_D
2348844449U, // SQDMULLB_ZZZI_S
2617263521U, // SQDMULLB_ZZZ_D
261645729U, // SQDMULLB_ZZZ_H
2348844449U, // SQDMULLB_ZZZ_S
2617267833U, // SQDMULLT_ZZZI_D
2348848761U, // SQDMULLT_ZZZI_S
2617267833U, // SQDMULLT_ZZZ_D
261650041U, // SQDMULLT_ZZZ_H
2348848761U, // SQDMULLT_ZZZ_S
2248200150U, // SQDMULLi16
2248200150U, // SQDMULLi32
2248200150U, // SQDMULLv1i32_indexed
2248200150U, // SQDMULLv1i64_indexed
2216734678U, // SQDMULLv2i32_indexed
2216734678U, // SQDMULLv2i32_v2i64
70299606U, // SQDMULLv4i16_indexed
70299606U, // SQDMULLv4i16_v4i32
69247245U, // SQDMULLv4i32_indexed
69247245U, // SQDMULLv4i32_v2i64
2217779469U, // SQDMULLv8i16_indexed
2217779469U, // SQDMULLv8i16_v4i32
805356653U, // SQINCB_XPiI
1543554157U, // SQINCB_XPiWdI
805357895U, // SQINCD_XPiI
1543555399U, // SQINCD_XPiWdI
805325127U, // SQINCD_ZPiI
805358567U, // SQINCH_XPiI
1543556071U, // SQINCH_XPiWdI
8416231U, // SQINCH_ZPiI
2583745013U, // SQINCP_XPWd_B
2415972853U, // SQINCP_XPWd_D
2348863989U, // SQINCP_XPWd_H
2617299445U, // SQINCP_XPWd_S
436261365U, // SQINCP_XP_B
268489205U, // SQINCP_XP_D
201380341U, // SQINCP_XP_H
469815797U, // SQINCP_XP_S
134238709U, // SQINCP_ZP_D
846754293U, // SQINCP_ZP_H
167809525U, // SQINCP_ZP_S
805361948U, // SQINCW_XPiI
1543559452U, // SQINCW_XPiWdI
805345564U, // SQINCW_ZPiI
10951U, // SQNEG_ZPmZ_B
2147502791U, // SQNEG_ZPmZ_D
34106055U, // SQNEG_ZPmZ_H
35527U, // SQNEG_ZPmZ_S
2215684807U, // SQNEGv16i8
100715207U, // SQNEGv1i16
100715207U, // SQNEGv1i32
100715207U, // SQNEGv1i64
100715207U, // SQNEGv1i8
2216209095U, // SQNEGv2i32
69249735U, // SQNEGv2i64
2217257671U, // SQNEGv4i16
70298311U, // SQNEGv4i32
2218306247U, // SQNEGv8i16
71346887U, // SQNEGv8i8
2390256488U, // SQRDCMLAH_ZZZI_H
2315291496U, // SQRDCMLAH_ZZZI_S
637545320U, // SQRDCMLAH_ZZZ_B
2281720680U, // SQRDCMLAH_ZZZ_D
2390256488U, // SQRDCMLAH_ZZZ_H
2315291496U, // SQRDCMLAH_ZZZ_S
2281720691U, // SQRDMLAH_ZZZI_D
2390256499U, // SQRDMLAH_ZZZI_H
2315291507U, // SQRDMLAH_ZZZI_S
637545331U, // SQRDMLAH_ZZZ_B
2281720691U, // SQRDMLAH_ZZZ_D
2390256499U, // SQRDMLAH_ZZZ_H
2315291507U, // SQRDMLAH_ZZZ_S
2684447603U, // SQRDMLAHi16_indexed
2684447603U, // SQRDMLAHi32_indexed
2684447603U, // SQRDMLAHv1i16
2684447603U, // SQRDMLAHv1i32
2484661107U, // SQRDMLAHv2i32
2484661107U, // SQRDMLAHv2i32_indexed
338226035U, // SQRDMLAHv4i16
338226035U, // SQRDMLAHv4i16_indexed
338750323U, // SQRDMLAHv4i32
338750323U, // SQRDMLAHv4i32_indexed
2486758259U, // SQRDMLAHv8i16
2486758259U, // SQRDMLAHv8i16_indexed
2281721288U, // SQRDMLSH_ZZZI_D
2390257096U, // SQRDMLSH_ZZZI_H
2315292104U, // SQRDMLSH_ZZZI_S
637545928U, // SQRDMLSH_ZZZ_B
2281721288U, // SQRDMLSH_ZZZ_D
2390257096U, // SQRDMLSH_ZZZ_H
2315292104U, // SQRDMLSH_ZZZ_S
2684448200U, // SQRDMLSHi16_indexed
2684448200U, // SQRDMLSHi32_indexed
2684448200U, // SQRDMLSHv1i16
2684448200U, // SQRDMLSHv1i32
2484661704U, // SQRDMLSHv2i32
2484661704U, // SQRDMLSHv2i32_indexed
338226632U, // SQRDMLSHv4i16
338226632U, // SQRDMLSHv4i16_indexed
338750920U, // SQRDMLSHv4i32
338750920U, // SQRDMLSHv4i32_indexed
2486758856U, // SQRDMLSHv8i16
2486758856U, // SQRDMLSHv8i16_indexed
2415938752U, // SQRDMULH_ZZZI_D
2388683968U, // SQRDMULH_ZZZI_H
2617281728U, // SQRDMULH_ZZZI_S
2583702720U, // SQRDMULH_ZZZ_B
2415938752U, // SQRDMULH_ZZZ_D
2388683968U, // SQRDMULH_ZZZ_H
2617281728U, // SQRDMULH_ZZZ_S
2248199360U, // SQRDMULHv1i16
2248199360U, // SQRDMULHv1i16_indexed
2248199360U, // SQRDMULHv1i32
2248199360U, // SQRDMULHv1i32_indexed
2216209600U, // SQRDMULHv2i32
2216209600U, // SQRDMULHv2i32_indexed
69774528U, // SQRDMULHv4i16
69774528U, // SQRDMULHv4i16_indexed
70298816U, // SQRDMULHv4i32
70298816U, // SQRDMULHv4i32_indexed
2218306752U, // SQRDMULHv8i16
2218306752U, // SQRDMULHv8i16_indexed
369111954U, // SQRSHLR_ZPmZ_B
369120146U, // SQRSHLR_ZPmZ_D
2555933586U, // SQRSHLR_ZPmZ_H
369136530U, // SQRSHLR_ZPmZ_S
369110942U, // SQRSHL_ZPmZ_B
369119134U, // SQRSHL_ZPmZ_D
2555932574U, // SQRSHL_ZPmZ_H
369135518U, // SQRSHL_ZPmZ_S
68202398U, // SQRSHLv16i8
2248200094U, // SQRSHLv1i16
2248200094U, // SQRSHLv1i32
2248200094U, // SQRSHLv1i64
2248200094U, // SQRSHLv1i8
2216210334U, // SQRSHLv2i32
2216734622U, // SQRSHLv2i64
69775262U, // SQRSHLv4i16
70299550U, // SQRSHLv4i32
2218307486U, // SQRSHLv8i16
2218831774U, // SQRSHLv8i8
2348820081U, // SQRSHRNB_ZZI_B
2387109489U, // SQRSHRNB_ZZI_H
2415953521U, // SQRSHRNB_ZZI_S
2449487622U, // SQRSHRNT_ZZI_B
240154374U, // SQRSHRNT_ZZI_H
2281740038U, // SQRSHRNT_ZZI_S
2248200521U, // SQRSHRNb
2248200521U, // SQRSHRNh
2248200521U, // SQRSHRNs
2484134269U, // SQRSHRNv16i8_shift
2216210761U, // SQRSHRNv2i32_shift
69775689U, // SQRSHRNv4i16_shift
2486231421U, // SQRSHRNv4i32_shift
339272061U, // SQRSHRNv8i16_shift
2218832201U, // SQRSHRNv8i8_shift
2348820127U, // SQRSHRUNB_ZZI_B
2387109535U, // SQRSHRUNB_ZZI_H
2415953567U, // SQRSHRUNB_ZZI_S
2449487676U, // SQRSHRUNT_ZZI_B
240154428U, // SQRSHRUNT_ZZI_H
2281740092U, // SQRSHRUNT_ZZI_S
2248200582U, // SQRSHRUNb
2248200582U, // SQRSHRUNh
2248200582U, // SQRSHRUNs
2484134329U, // SQRSHRUNv16i8_shift
2216210822U, // SQRSHRUNv2i32_shift
69775750U, // SQRSHRUNv4i16_shift
2486231481U, // SQRSHRUNv4i32_shift
339272121U, // SQRSHRUNv8i16_shift
2218832262U, // SQRSHRUNv8i8_shift
369111938U, // SQSHLR_ZPmZ_B
369120130U, // SQSHLR_ZPmZ_D
2555933570U, // SQSHLR_ZPmZ_H
369136514U, // SQSHLR_ZPmZ_S
369113048U, // SQSHLU_ZPmI_B
369121240U, // SQSHLU_ZPmI_D
2555934680U, // SQSHLU_ZPmI_H
369137624U, // SQSHLU_ZPmI_S
2248202200U, // SQSHLUb
2248202200U, // SQSHLUd
2248202200U, // SQSHLUh
2248202200U, // SQSHLUs
68204504U, // SQSHLUv16i8_shift
2216212440U, // SQSHLUv2i32_shift
2216736728U, // SQSHLUv2i64_shift
69777368U, // SQSHLUv4i16_shift
70301656U, // SQSHLUv4i32_shift
2218309592U, // SQSHLUv8i16_shift
2218833880U, // SQSHLUv8i8_shift
369110928U, // SQSHL_ZPmI_B
369119120U, // SQSHL_ZPmI_D
2555932560U, // SQSHL_ZPmI_H
369135504U, // SQSHL_ZPmI_S
369110928U, // SQSHL_ZPmZ_B
369119120U, // SQSHL_ZPmZ_D
2555932560U, // SQSHL_ZPmZ_H
369135504U, // SQSHL_ZPmZ_S
2248200080U, // SQSHLb
2248200080U, // SQSHLd
2248200080U, // SQSHLh
2248200080U, // SQSHLs
68202384U, // SQSHLv16i8
68202384U, // SQSHLv16i8_shift
2248200080U, // SQSHLv1i16
2248200080U, // SQSHLv1i32
2248200080U, // SQSHLv1i64
2248200080U, // SQSHLv1i8
2216210320U, // SQSHLv2i32
2216210320U, // SQSHLv2i32_shift
2216734608U, // SQSHLv2i64
2216734608U, // SQSHLv2i64_shift
69775248U, // SQSHLv4i16
69775248U, // SQSHLv4i16_shift
70299536U, // SQSHLv4i32
70299536U, // SQSHLv4i32_shift
2218307472U, // SQSHLv8i16
2218307472U, // SQSHLv8i16_shift
2218831760U, // SQSHLv8i8
2218831760U, // SQSHLv8i8_shift
2348820063U, // SQSHRNB_ZZI_B
2387109471U, // SQSHRNB_ZZI_H
2415953503U, // SQSHRNB_ZZI_S
2449487604U, // SQSHRNT_ZZI_B
240154356U, // SQSHRNT_ZZI_H
2281740020U, // SQSHRNT_ZZI_S
2248200505U, // SQSHRNb
2248200505U, // SQSHRNh
2248200505U, // SQSHRNs
2484134251U, // SQSHRNv16i8_shift
2216210745U, // SQSHRNv2i32_shift
69775673U, // SQSHRNv4i16_shift
2486231403U, // SQSHRNv4i32_shift
339272043U, // SQSHRNv8i16_shift
2218832185U, // SQSHRNv8i8_shift
2348820117U, // SQSHRUNB_ZZI_B
2387109525U, // SQSHRUNB_ZZI_H
2415953557U, // SQSHRUNB_ZZI_S
2449487666U, // SQSHRUNT_ZZI_B
240154418U, // SQSHRUNT_ZZI_H
2281740082U, // SQSHRUNT_ZZI_S
2248200573U, // SQSHRUNb
2248200573U, // SQSHRUNh
2248200573U, // SQSHRUNs
2484134319U, // SQSHRUNv16i8_shift
2216210813U, // SQSHRUNv2i32_shift
69775741U, // SQSHRUNv4i16_shift
2486231471U, // SQSHRUNv4i32_shift
339272111U, // SQSHRUNv8i16_shift
2218832253U, // SQSHRUNv8i8_shift
369111860U, // SQSUBR_ZPmZ_B
369120052U, // SQSUBR_ZPmZ_D
2555933492U, // SQSUBR_ZPmZ_H
369136436U, // SQSUBR_ZPmZ_S
2583701534U, // SQSUB_ZI_B
2415937566U, // SQSUB_ZI_D
241199134U, // SQSUB_ZI_H
2617280542U, // SQSUB_ZI_S
369109022U, // SQSUB_ZPmZ_B
369117214U, // SQSUB_ZPmZ_D
2555930654U, // SQSUB_ZPmZ_H
369133598U, // SQSUB_ZPmZ_S
2583701534U, // SQSUB_ZZZ_B
2415937566U, // SQSUB_ZZZ_D
2388682782U, // SQSUB_ZZZ_H
2617280542U, // SQSUB_ZZZ_S
68200478U, // SQSUBv16i8
2248198174U, // SQSUBv1i16
2248198174U, // SQSUBv1i32
2248198174U, // SQSUBv1i64
2248198174U, // SQSUBv1i8
2216208414U, // SQSUBv2i32
2216732702U, // SQSUBv2i64
69773342U, // SQSUBv4i16
70297630U, // SQSUBv4i32
2218305566U, // SQSUBv8i16
2218829854U, // SQSUBv8i8
201336453U, // SQXTNB_ZZ_B
843605637U, // SQXTNB_ZZ_H
268469893U, // SQXTNB_ZZ_S
302004002U, // SQXTNT_ZZ_B
844134178U, // SQXTNT_ZZ_H
134256418U, // SQXTNT_ZZ_S
2484134303U, // SQXTNv16i8
100716911U, // SQXTNv1i16
100716911U, // SQXTNv1i32
100716911U, // SQXTNv1i8
68727151U, // SQXTNv2i32
69775727U, // SQXTNv4i16
338747807U, // SQXTNv4i32
339272095U, // SQXTNv8i16
2218832239U, // SQXTNv8i8
201336490U, // SQXTUNB_ZZ_B
843605674U, // SQXTUNB_ZZ_H
268469930U, // SQXTUNB_ZZ_S
302004039U, // SQXTUNT_ZZ_B
844134215U, // SQXTUNT_ZZ_H
134256455U, // SQXTUNT_ZZ_S
2484134340U, // SQXTUNv16i8
100716944U, // SQXTUNv1i16
100716944U, // SQXTUNv1i32
100716944U, // SQXTUNv1i8
68727184U, // SQXTUNv2i32
69775760U, // SQXTUNv4i16
338747844U, // SQXTUNv4i32
339272132U, // SQXTUNv8i16
2218832272U, // SQXTUNv8i8
369109363U, // SRHADD_ZPmZ_B
369117555U, // SRHADD_ZPmZ_D
2555930995U, // SRHADD_ZPmZ_H
369133939U, // SRHADD_ZPmZ_S
68200819U, // SRHADDv16i8
2216208755U, // SRHADDv2i32
69773683U, // SRHADDv4i16
70297971U, // SRHADDv4i32
2218305907U, // SRHADDv8i16
2218830195U, // SRHADDv8i8
637546101U, // SRI_ZZI_B
2281721461U, // SRI_ZZI_D
242773621U, // SRI_ZZI_H
2315292277U, // SRI_ZZI_S
2684448373U, // SRId
336653941U, // SRIv16i8_shift
2484661877U, // SRIv2i32_shift
2485186165U, // SRIv2i64_shift
338226805U, // SRIv4i16_shift
338751093U, // SRIv4i32_shift
2486759029U, // SRIv8i16_shift
2487283317U, // SRIv8i8_shift
369111972U, // SRSHLR_ZPmZ_B
369120164U, // SRSHLR_ZPmZ_D
2555933604U, // SRSHLR_ZPmZ_H
369136548U, // SRSHLR_ZPmZ_S
369110958U, // SRSHL_ZPmZ_B
369119150U, // SRSHL_ZPmZ_D
2555932590U, // SRSHL_ZPmZ_H
369135534U, // SRSHL_ZPmZ_S
68202414U, // SRSHLv16i8
2248200110U, // SRSHLv1i64
2216210350U, // SRSHLv2i32
2216734638U, // SRSHLv2i64
69775278U, // SRSHLv4i16
70299566U, // SRSHLv4i32
2218307502U, // SRSHLv8i16
2218831790U, // SRSHLv8i8
369111900U, // SRSHR_ZPmI_B
369120092U, // SRSHR_ZPmI_D
2555933532U, // SRSHR_ZPmI_H
369136476U, // SRSHR_ZPmI_S
2248201052U, // SRSHRd
68203356U, // SRSHRv16i8_shift
2216211292U, // SRSHRv2i32_shift
2216735580U, // SRSHRv2i64_shift
69776220U, // SRSHRv4i16_shift
70300508U, // SRSHRv4i32_shift
2218308444U, // SRSHRv8i16_shift
2218832732U, // SRSHRv8i8_shift
637543186U, // SRSRA_ZZI_B
2281718546U, // SRSRA_ZZI_D
242770706U, // SRSRA_ZZI_H
2315289362U, // SRSRA_ZZI_S
2684445458U, // SRSRAd
336651026U, // SRSRAv16i8_shift
2484658962U, // SRSRAv2i32_shift
2485183250U, // SRSRAv2i64_shift
338223890U, // SRSRAv4i16_shift
338748178U, // SRSRAv4i32_shift
2486756114U, // SRSRAv8i16_shift
2487280402U, // SRSRAv8i8_shift
2617263505U, // SSHLLB_ZZI_D
2409129361U, // SSHLLB_ZZI_H
2348844433U, // SSHLLB_ZZI_S
2617267817U, // SSHLLT_ZZI_D
2409133673U, // SSHLLT_ZZI_H
2348848745U, // SSHLLT_ZZI_S
70820093U, // SSHLLv16i8_shift
2216734664U, // SSHLLv2i32_shift
70299592U, // SSHLLv4i16_shift
69247229U, // SSHLLv4i32_shift
2217779453U, // SSHLLv8i16_shift
2218307528U, // SSHLLv8i8_shift
68202428U, // SSHLv16i8
2248200124U, // SSHLv1i64
2216210364U, // SSHLv2i32
2216734652U, // SSHLv2i64
69775292U, // SSHLv4i16
70299580U, // SSHLv4i32
2218307516U, // SSHLv8i16
2218831804U, // SSHLv8i8
2248201066U, // SSHRd
68203370U, // SSHRv16i8_shift
2216211306U, // SSHRv2i32_shift
2216735594U, // SSHRv2i64_shift
69776234U, // SSHRv4i16_shift
70300522U, // SSHRv4i32_shift
2218308458U, // SSHRv8i16_shift
2218832746U, // SSHRv8i8_shift
637543200U, // SSRA_ZZI_B
2281718560U, // SSRA_ZZI_D
242770720U, // SSRA_ZZI_H
2315289376U, // SSRA_ZZI_S
2684445472U, // SSRAd
336651040U, // SSRAv16i8_shift
2484658976U, // SSRAv2i32_shift
2485183264U, // SSRAv2i64_shift
338223904U, // SSRAv4i16_shift
338748192U, // SSRAv4i32_shift
2486756128U, // SSRAv8i16_shift
2487280416U, // SSRAv8i8_shift
2691302306U, // SST1B_D
2288649122U, // SST1B_D_IMM
2691302306U, // SST1B_D_SXTW
2691302306U, // SST1B_D_UXTW
2322211746U, // SST1B_S_IMM
2691310498U, // SST1B_S_SXTW
2691310498U, // SST1B_S_UXTW
2691303648U, // SST1D
2288650464U, // SST1D_IMM
2691303648U, // SST1D_SCALED
2691303648U, // SST1D_SXTW
2691303648U, // SST1D_SXTW_SCALED
2691303648U, // SST1D_UXTW
2691303648U, // SST1D_UXTW_SCALED
2691304219U, // SST1H_D
2288651035U, // SST1H_D_IMM
2691304219U, // SST1H_D_SCALED
2691304219U, // SST1H_D_SXTW
2691304219U, // SST1H_D_SXTW_SCALED
2691304219U, // SST1H_D_UXTW
2691304219U, // SST1H_D_UXTW_SCALED
2322213659U, // SST1H_S_IMM
2691312411U, // SST1H_S_SXTW
2691312411U, // SST1H_S_SXTW_SCALED
2691312411U, // SST1H_S_UXTW
2691312411U, // SST1H_S_UXTW_SCALED
2691307715U, // SST1W_D
2288654531U, // SST1W_D_IMM
2691307715U, // SST1W_D_SCALED
2691307715U, // SST1W_D_SXTW
2691307715U, // SST1W_D_SXTW_SCALED
2691307715U, // SST1W_D_UXTW
2691307715U, // SST1W_D_UXTW_SCALED
2322217155U, // SST1W_IMM
2691315907U, // SST1W_SXTW
2691315907U, // SST1W_SXTW_SCALED
2691315907U, // SST1W_UXTW
2691315907U, // SST1W_UXTW_SCALED
2617267598U, // SSUBLBT_ZZZ_D
261649806U, // SSUBLBT_ZZZ_H
2348848526U, // SSUBLBT_ZZZ_S
2617263434U, // SSUBLB_ZZZ_D
261645642U, // SSUBLB_ZZZ_H
2348844362U, // SSUBLB_ZZZ_S
2617264081U, // SSUBLTB_ZZZ_D
261646289U, // SSUBLTB_ZZZ_H
2348845009U, // SSUBLTB_ZZZ_S
2617267741U, // SSUBLT_ZZZ_D
261649949U, // SSUBLT_ZZZ_H
2348848669U, // SSUBLT_ZZZ_S
70820045U, // SSUBLv16i8_v8i16
2216734518U, // SSUBLv2i32_v2i64
70299446U, // SSUBLv4i16_v4i32
69247181U, // SSUBLv4i32_v2i64
2217779405U, // SSUBLv8i16_v4i32
2218307382U, // SSUBLv8i8_v8i16
2415937586U, // SSUBWB_ZZZ_D
241199154U, // SSUBWB_ZZZ_H
2617280562U, // SSUBWB_ZZZ_S
2415941539U, // SSUBWT_ZZZ_D
241203107U, // SSUBWT_ZZZ_H
2617284515U, // SSUBWT_ZZZ_S
2218303982U, // SSUBWv16i8_v8i16
2216737013U, // SSUBWv2i32_v2i64
70301941U, // SSUBWv4i16_v4i32
2216731118U, // SSUBWv4i32_v2i64
70296046U, // SSUBWv8i16_v4i32
2218309877U, // SSUBWv8i8_v8i16
2691326882U, // ST1B
2691302306U, // ST1B_D
2691302306U, // ST1B_D_IMM
2691335074U, // ST1B_H
2691335074U, // ST1B_H_IMM
2691326882U, // ST1B_IMM
2691310498U, // ST1B_S
2691310498U, // ST1B_S_IMM
2691303648U, // ST1D
2691303648U, // ST1D_IMM
172102U, // ST1Fourv16b
14860358U, // ST1Fourv16b_POST
188486U, // ST1Fourv1d
15401030U, // ST1Fourv1d_POST
204870U, // ST1Fourv2d
14893126U, // ST1Fourv2d_POST
221254U, // ST1Fourv2s
15433798U, // ST1Fourv2s_POST
237638U, // ST1Fourv4h
15450182U, // ST1Fourv4h_POST
254022U, // ST1Fourv4s
14942278U, // ST1Fourv4s_POST
270406U, // ST1Fourv8b
15482950U, // ST1Fourv8b_POST
286790U, // ST1Fourv8h
14975046U, // ST1Fourv8h_POST
2691336987U, // ST1H
2691304219U, // ST1H_D
2691304219U, // ST1H_D_IMM
2691336987U, // ST1H_IMM
2691312411U, // ST1H_S
2691312411U, // ST1H_S_IMM
172102U, // ST1Onev16b
15908934U, // ST1Onev16b_POST
188486U, // ST1Onev1d
16449606U, // ST1Onev1d_POST
204870U, // ST1Onev2d
15941702U, // ST1Onev2d_POST
221254U, // ST1Onev2s
16482374U, // ST1Onev2s_POST
237638U, // ST1Onev4h
16498758U, // ST1Onev4h_POST
254022U, // ST1Onev4s
15990854U, // ST1Onev4s_POST
270406U, // ST1Onev8b
16531526U, // ST1Onev8b_POST
286790U, // ST1Onev8h
16023622U, // ST1Onev8h_POST
172102U, // ST1Threev16b
18530374U, // ST1Threev16b_POST
188486U, // ST1Threev1d
19071046U, // ST1Threev1d_POST
204870U, // ST1Threev2d
18563142U, // ST1Threev2d_POST
221254U, // ST1Threev2s
19103814U, // ST1Threev2s_POST
237638U, // ST1Threev4h
19120198U, // ST1Threev4h_POST
254022U, // ST1Threev4s
18612294U, // ST1Threev4s_POST
270406U, // ST1Threev8b
19152966U, // ST1Threev8b_POST
286790U, // ST1Threev8h
18645062U, // ST1Threev8h_POST
172102U, // ST1Twov16b
15384646U, // ST1Twov16b_POST
188486U, // ST1Twov1d
15925318U, // ST1Twov1d_POST
204870U, // ST1Twov2d
15417414U, // ST1Twov2d_POST
221254U, // ST1Twov2s
15958086U, // ST1Twov2s_POST
237638U, // ST1Twov4h
15974470U, // ST1Twov4h_POST
254022U, // ST1Twov4s
15466566U, // ST1Twov4s_POST
270406U, // ST1Twov8b
16007238U, // ST1Twov8b_POST
286790U, // ST1Twov8h
15499334U, // ST1Twov8h_POST
2691315907U, // ST1W
2691307715U, // ST1W_D
2691307715U, // ST1W_D_IMM
2691315907U, // ST1W_IMM
409670U, // ST1i16
1607770182U, // ST1i16_POST
417862U, // ST1i32
1641340998U, // ST1i32_POST
426054U, // ST1i64
1674911814U, // ST1i64_POST
434246U, // ST1i8
1708482630U, // ST1i8_POST
2691326911U, // ST2B
2691326911U, // ST2B_IMM
2691303660U, // ST2D
2691303660U, // ST2D_IMM
2255014563U, // ST2GOffset
543779491U, // ST2GPostIndex
2691263139U, // ST2GPreIndex
2691337016U, // ST2H
2691337016U, // ST2H_IMM
172521U, // ST2Twov16b
15385065U, // ST2Twov16b_POST
205289U, // ST2Twov2d
15417833U, // ST2Twov2d_POST
221673U, // ST2Twov2s
15958505U, // ST2Twov2s_POST
238057U, // ST2Twov4h
15974889U, // ST2Twov4h_POST
254441U, // ST2Twov4s
15466985U, // ST2Twov4s_POST
270825U, // ST2Twov8b
16007657U, // ST2Twov8b_POST
287209U, // ST2Twov8h
15499753U, // ST2Twov8h_POST
2691315927U, // ST2W
2691315927U, // ST2W_IMM
410089U, // ST2i16
1641325033U, // ST2i16_POST
418281U, // ST2i32
1674895849U, // ST2i32_POST
426473U, // ST2i64
1742021097U, // ST2i64_POST
434665U, // ST2i8
1607819753U, // ST2i8_POST
2691326932U, // ST3B
2691326932U, // ST3B_IMM
2691303672U, // ST3D
2691303672U, // ST3D_IMM
2691337028U, // ST3H
2691337028U, // ST3H_IMM
172587U, // ST3Threev16b
18530859U, // ST3Threev16b_POST
205355U, // ST3Threev2d
18563627U, // ST3Threev2d_POST
221739U, // ST3Threev2s
19104299U, // ST3Threev2s_POST
238123U, // ST3Threev4h
19120683U, // ST3Threev4h_POST
254507U, // ST3Threev4s
18612779U, // ST3Threev4s_POST
270891U, // ST3Threev8b
19153451U, // ST3Threev8b_POST
287275U, // ST3Threev8h
18645547U, // ST3Threev8h_POST
2691315939U, // ST3W
2691315939U, // ST3W_IMM
410155U, // ST3i16
1775542827U, // ST3i16_POST
418347U, // ST3i32
1809113643U, // ST3i32_POST
426539U, // ST3i64
1842684459U, // ST3i64_POST
434731U, // ST3i8
1876255275U, // ST3i8_POST
2691326944U, // ST4B
2691326944U, // ST4B_IMM
2691303684U, // ST4D
2691303684U, // ST4D_IMM
172604U, // ST4Fourv16b
14860860U, // ST4Fourv16b_POST
205372U, // ST4Fourv2d
14893628U, // ST4Fourv2d_POST
221756U, // ST4Fourv2s
15434300U, // ST4Fourv2s_POST
238140U, // ST4Fourv4h
15450684U, // ST4Fourv4h_POST
254524U, // ST4Fourv4s
14942780U, // ST4Fourv4s_POST
270908U, // ST4Fourv8b
15483452U, // ST4Fourv8b_POST
287292U, // ST4Fourv8h
14975548U, // ST4Fourv8h_POST
2691337040U, // ST4H
2691337040U, // ST4H_IMM
2691315951U, // ST4W
2691315951U, // ST4W_IMM
410172U, // ST4i16
1674879548U, // ST4i16_POST
418364U, // ST4i32
1742004796U, // ST4i32_POST
426556U, // ST4i64
1909793340U, // ST4i64_POST
434748U, // ST4i8
1641374268U, // ST4i8_POST
2255016130U, // STGM
2255014627U, // STGOffset
100717079U, // STGPi
543779555U, // STGPostIndex
536965655U, // STGPpost
536965655U, // STGPpre
2691263203U, // STGPreIndex
0U, // STGloop
2255013612U, // STLLRB
2255015216U, // STLLRH
2255016884U, // STLLRW
2255016884U, // STLLRX
2255013620U, // STLRB
2255015224U, // STLRH
2255016897U, // STLRW
2255016897U, // STLRX
2255013670U, // STLURBi
2255015274U, // STLURHi
2255016994U, // STLURWi
2255016994U, // STLURXi
2248200911U, // STLXPW
2248200911U, // STLXPX
100714317U, // STLXRB
100715921U, // STLXRH
100717666U, // STLXRW
100717666U, // STLXRX
100717175U, // STNPDi
100717175U, // STNPQi
100717175U, // STNPSi
100717175U, // STNPWi
100717175U, // STNPXi
2691326874U, // STNT1B_ZRI
2691326874U, // STNT1B_ZRR
2288649114U, // STNT1B_ZZR_D_REAL
2322211738U, // STNT1B_ZZR_S_REAL
2691303640U, // STNT1D_ZRI
2691303640U, // STNT1D_ZRR
2288650456U, // STNT1D_ZZR_D_REAL
2691336979U, // STNT1H_ZRI
2691336979U, // STNT1H_ZRR
2288651027U, // STNT1H_ZZR_D_REAL
2322213651U, // STNT1H_ZZR_S_REAL
2691315899U, // STNT1W_ZRI
2691315899U, // STNT1W_ZRR
2288654523U, // STNT1W_ZZR_D_REAL
2322217147U, // STNT1W_ZZR_S_REAL
100717213U, // STPDi
536965789U, // STPDpost
536965789U, // STPDpre
100717213U, // STPQi
536965789U, // STPQpost
536965789U, // STPQpre
100717213U, // STPSi
536965789U, // STPSpost
536965789U, // STPSpre
100717213U, // STPWi
536965789U, // STPWpost
536965789U, // STPWpre
100717213U, // STPXi
536965789U, // STPXpost
536965789U, // STPXpre
543778578U, // STRBBpost
2691262226U, // STRBBpre
2255013650U, // STRBBroW
2255013650U, // STRBBroX
2255013650U, // STRBBui
543781899U, // STRBpost
2691265547U, // STRBpre
2255016971U, // STRBroW
2255016971U, // STRBroX
2255016971U, // STRBui
543781899U, // STRDpost
2691265547U, // STRDpre
2255016971U, // STRDroW
2255016971U, // STRDroX
2255016971U, // STRDui
543780182U, // STRHHpost
2691263830U, // STRHHpre
2255015254U, // STRHHroW
2255015254U, // STRHHroX
2255015254U, // STRHHui
543781899U, // STRHpost
2691265547U, // STRHpre
2255016971U, // STRHroW
2255016971U, // STRHroX
2255016971U, // STRHui
543781899U, // STRQpost
2691265547U, // STRQpre
2255016971U, // STRQroW
2255016971U, // STRQroX
2255016971U, // STRQui
543781899U, // STRSpost
2691265547U, // STRSpre
2255016971U, // STRSroW
2255016971U, // STRSroX
2255016971U, // STRSui
543781899U, // STRWpost
2691265547U, // STRWpre
2255016971U, // STRWroW
2255016971U, // STRWroX
2255016971U, // STRWui
543781899U, // STRXpost
2691265547U, // STRXpre
2255016971U, // STRXroW
2255016971U, // STRXroX
2255016971U, // STRXui
2255336459U, // STR_PXI
2255336459U, // STR_ZXI
2255013656U, // STTRBi
2255015260U, // STTRHi
2255016976U, // STTRWi
2255016976U, // STTRXi
2255013687U, // STURBBi
2255017009U, // STURBi
2255017009U, // STURDi
2255015291U, // STURHHi
2255017009U, // STURHi
2255017009U, // STURQi
2255017009U, // STURSi
2255017009U, // STURWi
2255017009U, // STURXi
2248200918U, // STXPW
2248200918U, // STXPX
100714325U, // STXRB
100715929U, // STXRH
100717673U, // STXRW
100717673U, // STXRX
2255014569U, // STZ2GOffset
543779497U, // STZ2GPostIndex
2691263145U, // STZ2GPreIndex
2255016136U, // STZGM
2255014632U, // STZGOffset
543779560U, // STZGPostIndex
2691263208U, // STZGPreIndex
0U, // STZGloop
2248198832U, // SUBG
2348820028U, // SUBHNB_ZZZ_B
239625788U, // SUBHNB_ZZZ_H
2415953468U, // SUBHNB_ZZZ_S
2449487581U, // SUBHNT_ZZZ_B
240154333U, // SUBHNT_ZZZ_H
2281739997U, // SUBHNT_ZZZ_S
2216210691U, // SUBHNv2i64_v2i32
2486231386U, // SUBHNv2i64_v4i32
69775619U, // SUBHNv4i32_v4i16
339272026U, // SUBHNv4i32_v8i16
2484134234U, // SUBHNv8i16_v16i8
2218832131U, // SUBHNv8i16_v8i8
2248200671U, // SUBP
2248201518U, // SUBPS
2583704350U, // SUBR_ZI_B
2415940382U, // SUBR_ZI_D
241201950U, // SUBR_ZI_H
2617283358U, // SUBR_ZI_S
369111838U, // SUBR_ZPmZ_B
369120030U, // SUBR_ZPmZ_D
2555933470U, // SUBR_ZPmZ_H
369136414U, // SUBR_ZPmZ_S
2248201383U, // SUBSWri
0U, // SUBSWrr
2248201383U, // SUBSWrs
2248201383U, // SUBSWrx
2248201383U, // SUBSXri
0U, // SUBSXrr
2248201383U, // SUBSXrs
2248201383U, // SUBSXrx
2248201383U, // SUBSXrx64
2248198140U, // SUBWri
0U, // SUBWrr
2248198140U, // SUBWrs
2248198140U, // SUBWrx
2248198140U, // SUBXri
0U, // SUBXrr
2248198140U, // SUBXrs
2248198140U, // SUBXrx
2248198140U, // SUBXrx64
2583701500U, // SUB_ZI_B
2415937532U, // SUB_ZI_D
241199100U, // SUB_ZI_H
2617280508U, // SUB_ZI_S
369108988U, // SUB_ZPmZ_B
369117180U, // SUB_ZPmZ_D
2555930620U, // SUB_ZPmZ_H
369133564U, // SUB_ZPmZ_S
2583701500U, // SUB_ZZZ_B
2415937532U, // SUB_ZZZ_D
2388682748U, // SUB_ZZZ_H
2617280508U, // SUB_ZZZ_S
68200444U, // SUBv16i8
2248198140U, // SUBv1i64
2216208380U, // SUBv2i32
2216732668U, // SUBv2i64
69773308U, // SUBv4i16
70297596U, // SUBv4i32
2218305532U, // SUBv8i16
2218829820U, // SUBv8i8
469782086U, // SUNPKHI_ZZ_D
865627718U, // SUNPKHI_ZZ_H
201363014U, // SUNPKHI_ZZ_S
469782968U, // SUNPKLO_ZZ_D
865628600U, // SUNPKLO_ZZ_H
201363896U, // SUNPKLO_ZZ_S
369109416U, // SUQADD_ZPmZ_B
369117608U, // SUQADD_ZPmZ_D
2555931048U, // SUQADD_ZPmZ_H
369133992U, // SUQADD_ZPmZ_S
2484136360U, // SUQADDv16i8
536963496U, // SUQADDv1i16
536963496U, // SUQADDv1i32
536963496U, // SUQADDv1i64
536963496U, // SUQADDv1i8
2484660648U, // SUQADDv2i32
337701288U, // SUQADDv2i64
2485709224U, // SUQADDv4i16
338749864U, // SUQADDv4i32
2486757800U, // SUQADDv8i16
339798440U, // SUQADDv8i8
75957U, // SVC
1241605123U, // SWPAB
1241607057U, // SWPAH
1241605382U, // SWPALB
1241607213U, // SWPALH
1241607908U, // SWPALW
1241607908U, // SWPALX
1241604853U, // SWPAW
1241604853U, // SWPAX
1241605818U, // SWPB
1241607422U, // SWPH
1241605591U, // SWPLB
1241607310U, // SWPLH
1241608212U, // SWPLW
1241608212U, // SWPLX
1241608872U, // SWPW
1241608872U, // SWPX
2147502063U, // SXTB_ZPmZ_D
34105327U, // SXTB_ZPmZ_H
34799U, // SXTB_ZPmZ_S
2147503625U, // SXTH_ZPmZ_D
36361U, // SXTH_ZPmZ_S
2147506608U, // SXTW_ZPmZ_D
2248200276U, // SYSLxt
1912657261U, // SYSxt
0U, // SpeculationSafeValueW
0U, // SpeculationSafeValueX
0U, // TAGPstack
1040199457U, // TBL_ZZZZ_B
1946177313U, // TBL_ZZZZ_D
30961441U, // TBL_ZZZZ_H
1979748129U, // TBL_ZZZZ_S
1040199457U, // TBL_ZZZ_B
1946177313U, // TBL_ZZZ_D
30961441U, // TBL_ZZZ_H
1979748129U, // TBL_ZZZ_S
4161842977U, // TBLv16i8Four
4161842977U, // TBLv16i8One
4161842977U, // TBLv16i8Three
4161842977U, // TBLv16i8Two
2017505057U, // TBLv8i8Four
2017505057U, // TBLv8i8One
2017505057U, // TBLv8i8Three
2017505057U, // TBLv8i8Two
2248202899U, // TBNZW
2248202899U, // TBNZX
637549050U, // TBX_ZZZ_B
2281724410U, // TBX_ZZZ_D
2390260218U, // TBX_ZZZ_H
2315295226U, // TBX_ZZZ_S
4195416570U, // TBXv16i8Four
4195416570U, // TBXv16i8One
4195416570U, // TBXv16i8Three
4195416570U, // TBXv16i8Two
2051078650U, // TBXv8i8Four
2051078650U, // TBXv8i8One
2051078650U, // TBXv8i8Three
2051078650U, // TBXv8i8Two
2248202883U, // TBZW
2248202883U, // TBZX
77688U, // TCANCEL
7185U, // TCOMMIT
0U, // TCRETURNdi
0U, // TCRETURNri
0U, // TCRETURNriALL
0U, // TCRETURNriBTI
7396007U, // TLSDESCCALL
0U, // TLSDESC_CALLSEQ
2583699493U, // TRN1_PPP_B
2415935525U, // TRN1_PPP_D
2388680741U, // TRN1_PPP_H
2617278501U, // TRN1_PPP_S
2583699493U, // TRN1_ZZZ_B
2415935525U, // TRN1_ZZZ_D
2388680741U, // TRN1_ZZZ_H
2617278501U, // TRN1_ZZZ_S
68198437U, // TRN1v16i8
2216206373U, // TRN1v2i32
2216730661U, // TRN1v2i64
69771301U, // TRN1v4i16
70295589U, // TRN1v4i32
2218303525U, // TRN1v8i16
2218827813U, // TRN1v8i8
2583699857U, // TRN2_PPP_B
2415935889U, // TRN2_PPP_D
2388681105U, // TRN2_PPP_H
2617278865U, // TRN2_PPP_S
2583699857U, // TRN2_ZZZ_B
2415935889U, // TRN2_ZZZ_D
2388681105U, // TRN2_ZZZ_H
2617278865U, // TRN2_ZZZ_S
68198801U, // TRN2v16i8
2216206737U, // TRN2v2i32
2216731025U, // TRN2v2i64
69771665U, // TRN2v4i16
70295953U, // TRN2v4i32
2218303889U, // TRN2v8i16
2218828177U, // TRN2v8i8
116676U, // TSB
7395185U, // TSTART
7395207U, // TTEST
2315273404U, // UABALB_ZZZ_D
29385916U, // UABALB_ZZZ_H
2449507516U, // UABALB_ZZZ_S
2315277811U, // UABALT_ZZZ_D
29390323U, // UABALT_ZZZ_H
2449511923U, // UABALT_ZZZ_S
339271843U, // UABALv16i8_v8i16
2485186202U, // UABALv2i32_v2i64
338751130U, // UABALv4i16_v4i32
337698979U, // UABALv4i32_v2i64
2486231203U, // UABALv8i16_v4i32
2486759066U, // UABALv8i8_v8i16
637543043U, // UABA_ZZZ_B
2281718403U, // UABA_ZZZ_D
2390254211U, // UABA_ZZZ_H
2315289219U, // UABA_ZZZ_S
336650883U, // UABAv16i8
2484658819U, // UABAv2i32
338223747U, // UABAv4i16
338748035U, // UABAv4i32
2486755971U, // UABAv8i16
2487280259U, // UABAv8i8
2617263472U, // UABDLB_ZZZ_D
261645680U, // UABDLB_ZZZ_H
2348844400U, // UABDLB_ZZZ_S
2617267779U, // UABDLT_ZZZ_D
261649987U, // UABDLT_ZZZ_H
2348848707U, // UABDLT_ZZZ_S
70820069U, // UABDLv16i8_v8i16
2216734539U, // UABDLv2i32_v2i64
70299467U, // UABDLv4i16_v4i32
69247205U, // UABDLv4i32_v2i64
2217779429U, // UABDLv8i16_v4i32
2218307403U, // UABDLv8i8_v8i16
369109290U, // UABD_ZPmZ_B
369117482U, // UABD_ZPmZ_D
2555930922U, // UABD_ZPmZ_H
369133866U, // UABD_ZPmZ_S
68200746U, // UABDv16i8
2216208682U, // UABDv2i32
69773610U, // UABDv4i16
70297898U, // UABDv4i32
2218305834U, // UABDv8i16
2218830122U, // UABDv8i8
369119781U, // UADALP_ZPmZ_D
408449573U, // UADALP_ZPmZ_H
369136165U, // UADALP_ZPmZ_S
2486759973U, // UADALPv16i8_v8i16
2512974373U, // UADALPv2i32_v1i64
2484662821U, // UADALPv4i16_v2i32
337703461U, // UADALPv4i32_v2i64
2486235685U, // UADALPv8i16_v4i32
338227749U, // UADALPv8i8_v4i16
2617263497U, // UADDLB_ZZZ_D
261645705U, // UADDLB_ZZZ_H
2348844425U, // UADDLB_ZZZ_S
2218308149U, // UADDLPv16i8_v8i16
2244522549U, // UADDLPv2i32_v1i64
2216210997U, // UADDLPv4i16_v2i32
69251637U, // UADDLPv4i32_v2i64
2217783861U, // UADDLPv8i16_v4i32
69775925U, // UADDLPv8i8_v4i16
2617267795U, // UADDLT_ZZZ_D
261650003U, // UADDLT_ZZZ_H
2348848723U, // UADDLT_ZZZ_S
2214647866U, // UADDLVv16i8v
2214647866U, // UADDLVv4i16v
67164218U, // UADDLVv4i32v
2214647866U, // UADDLVv8i16v
67164218U, // UADDLVv8i8v
70820085U, // UADDLv16i8_v8i16
2216734577U, // UADDLv2i32_v2i64
70299505U, // UADDLv4i16_v4i32
69247221U, // UADDLv4i32_v2i64
2217779445U, // UADDLv8i16_v4i32
2218307441U, // UADDLv8i8_v8i16
2516637710U, // UADDV_VPZ_B
2516637710U, // UADDV_VPZ_D
2516637710U, // UADDV_VPZ_H
2516637710U, // UADDV_VPZ_S
2415937610U, // UADDWB_ZZZ_D
241199178U, // UADDWB_ZZZ_H
2617280586U, // UADDWB_ZZZ_S
2415941563U, // UADDWT_ZZZ_D
241203131U, // UADDWT_ZZZ_H
2617284539U, // UADDWT_ZZZ_S
2218304006U, // UADDWv16i8_v8i16
2216737075U, // UADDWv2i32_v2i64
70302003U, // UADDWv4i16_v4i32
2216731142U, // UADDWv4i32_v2i64
70296070U, // UADDWv8i16_v4i32
2218309939U, // UADDWv8i8_v8i16
2248200368U, // UBFMWri
2248200368U, // UBFMXri
2248198812U, // UCVTFSWDri
2248198812U, // UCVTFSWHri
2248198812U, // UCVTFSWSri
2248198812U, // UCVTFSXDri
2248198812U, // UCVTFSXHri
2248198812U, // UCVTFSXSri
100715164U, // UCVTFUWDri
100715164U, // UCVTFUWHri
100715164U, // UCVTFUWSri
100715164U, // UCVTFUXDri
100715164U, // UCVTFUXHri
100715164U, // UCVTFUXSri
2147502748U, // UCVTF_ZPmZ_DtoD
1141402268U, // UCVTF_ZPmZ_DtoH
2147519132U, // UCVTF_ZPmZ_DtoS
34106012U, // UCVTF_ZPmZ_HtoH
19100U, // UCVTF_ZPmZ_StoD
1107847836U, // UCVTF_ZPmZ_StoH
35484U, // UCVTF_ZPmZ_StoS
2248198812U, // UCVTFd
2248198812U, // UCVTFh
2248198812U, // UCVTFs
100715164U, // UCVTFv1i16
100715164U, // UCVTFv1i32
100715164U, // UCVTFv1i64
2216209052U, // UCVTFv2f32
69249692U, // UCVTFv2f64
2216209052U, // UCVTFv2i32_shift
2216733340U, // UCVTFv2i64_shift
2217257628U, // UCVTFv4f16
70298268U, // UCVTFv4f32
69773980U, // UCVTFv4i16_shift
70298268U, // UCVTFv4i32_shift
2218306204U, // UCVTFv8f16
2218306204U, // UCVTFv8i16_shift
7391877U, // UDF
369120325U, // UDIVR_ZPmZ_D
369136709U, // UDIVR_ZPmZ_S
2248202284U, // UDIVWr
2248202284U, // UDIVXr
369121324U, // UDIV_ZPmZ_D
369137708U, // UDIV_ZPmZ_S
2449495909U, // UDOT_ZZZI_D
637572965U, // UDOT_ZZZI_S
2449495909U, // UDOT_ZZZ_D
637572965U, // UDOT_ZZZ_S
338753381U, // UDOTlanev16i8
2484664165U, // UDOTlanev8i8
338753381U, // UDOTv16i8
2484664165U, // UDOTv8i8
369109386U, // UHADD_ZPmZ_B
369117578U, // UHADD_ZPmZ_D
2555931018U, // UHADD_ZPmZ_H
369133962U, // UHADD_ZPmZ_S
68200842U, // UHADDv16i8
2216208778U, // UHADDv2i32
69773706U, // UHADDv4i16
70297994U, // UHADDv4i32
2218305930U, // UHADDv8i16
2218830218U, // UHADDv8i8
369111852U, // UHSUBR_ZPmZ_B
369120044U, // UHSUBR_ZPmZ_D
2555933484U, // UHSUBR_ZPmZ_H
369136428U, // UHSUBR_ZPmZ_S
369109000U, // UHSUB_ZPmZ_B
369117192U, // UHSUB_ZPmZ_D
2555930632U, // UHSUB_ZPmZ_H
369133576U, // UHSUB_ZPmZ_S
68200456U, // UHSUBv16i8
2216208392U, // UHSUBv2i32
69773320U, // UHSUBv4i16
70297608U, // UHSUBv4i32
2218305544U, // UHSUBv8i16
2218829832U, // UHSUBv8i8
2248200034U, // UMADDLrrr
369111746U, // UMAXP_ZPmZ_B
369119938U, // UMAXP_ZPmZ_D
2555933378U, // UMAXP_ZPmZ_H
369136322U, // UMAXP_ZPmZ_S
68203202U, // UMAXPv16i8
2216211138U, // UMAXPv2i32
69776066U, // UMAXPv4i16
70300354U, // UMAXPv4i32
2218308290U, // UMAXPv8i16
2218832578U, // UMAXPv8i8
2516637846U, // UMAXV_VPZ_B
2516637846U, // UMAXV_VPZ_D
2516637846U, // UMAXV_VPZ_H
2516637846U, // UMAXV_VPZ_S
2214647958U, // UMAXVv16i8v
2214647958U, // UMAXVv4i16v
67164310U, // UMAXVv4i32v
2214647958U, // UMAXVv8i16v
67164310U, // UMAXVv8i8v
2583706100U, // UMAX_ZI_B
2415942132U, // UMAX_ZI_D
2388687348U, // UMAX_ZI_H
2617285108U, // UMAX_ZI_S
369113588U, // UMAX_ZPmZ_B
369121780U, // UMAX_ZPmZ_D
2555935220U, // UMAX_ZPmZ_H
369138164U, // UMAX_ZPmZ_S
68205044U, // UMAXv16i8
2216212980U, // UMAXv2i32
69777908U, // UMAXv4i16
70302196U, // UMAXv4i32
2218310132U, // UMAXv8i16
2218834420U, // UMAXv8i8
369111664U, // UMINP_ZPmZ_B
369119856U, // UMINP_ZPmZ_D
2555933296U, // UMINP_ZPmZ_H
369136240U, // UMINP_ZPmZ_S
68203120U, // UMINPv16i8
2216211056U, // UMINPv2i32
69775984U, // UMINPv4i16
70300272U, // UMINPv4i32
2218308208U, // UMINPv8i16
2218832496U, // UMINPv8i8
2516637794U, // UMINV_VPZ_B
2516637794U, // UMINV_VPZ_D
2516637794U, // UMINV_VPZ_H
2516637794U, // UMINV_VPZ_S
2214647906U, // UMINVv16i8v
2214647906U, // UMINVv4i16v
67164258U, // UMINVv4i32v
2214647906U, // UMINVv8i16v
67164258U, // UMINVv8i8v
2583703842U, // UMIN_ZI_B
2415939874U, // UMIN_ZI_D
2388685090U, // UMIN_ZI_H
2617282850U, // UMIN_ZI_S
369111330U, // UMIN_ZPmZ_B
369119522U, // UMIN_ZPmZ_D
2555932962U, // UMIN_ZPmZ_H
369135906U, // UMIN_ZPmZ_S
68202786U, // UMINv16i8
2216210722U, // UMINv2i32
69775650U, // UMINv4i16
70299938U, // UMINv4i32
2218307874U, // UMINv8i16
2218832162U, // UMINv8i8
2315273448U, // UMLALB_ZZZI_D
2449507560U, // UMLALB_ZZZI_S
2315273448U, // UMLALB_ZZZ_D
29385960U, // UMLALB_ZZZ_H
2449507560U, // UMLALB_ZZZ_S
2315277845U, // UMLALT_ZZZI_D
2449511957U, // UMLALT_ZZZI_S
2315277845U, // UMLALT_ZZZ_D
29390357U, // UMLALT_ZZZ_H
2449511957U, // UMLALT_ZZZ_S
339271877U, // UMLALv16i8_v8i16
2485186241U, // UMLALv2i32_indexed
2485186241U, // UMLALv2i32_v2i64
338751169U, // UMLALv4i16_indexed
338751169U, // UMLALv4i16_v4i32
337699013U, // UMLALv4i32_indexed
337699013U, // UMLALv4i32_v2i64
2486231237U, // UMLALv8i16_indexed
2486231237U, // UMLALv8i16_v4i32
2486759105U, // UMLALv8i8_v8i16
2315273745U, // UMLSLB_ZZZI_D
2449507857U, // UMLSLB_ZZZI_S
2315273745U, // UMLSLB_ZZZ_D
29386257U, // UMLSLB_ZZZ_H
2449507857U, // UMLSLB_ZZZ_S
2315278019U, // UMLSLT_ZZZI_D
2449512131U, // UMLSLT_ZZZI_S
2315278019U, // UMLSLT_ZZZ_D
29390531U, // UMLSLT_ZZZ_H
2449512131U, // UMLSLT_ZZZ_S
339272009U, // UMLSLv16i8_v8i16
2485186637U, // UMLSLv2i32_indexed
2485186637U, // UMLSLv2i32_v2i64
338751565U, // UMLSLv4i16_indexed
338751565U, // UMLSLv4i16_v4i32
337699145U, // UMLSLv4i32_indexed
337699145U, // UMLSLv4i32_v2i64
2486231369U, // UMLSLv8i16_indexed
2486231369U, // UMLSLv8i16_v4i32
2486759501U, // UMLSLv8i8_v8i16
67164284U, // UMOVvi16
2214647932U, // UMOVvi32
67164284U, // UMOVvi64
2214647932U, // UMOVvi8
2248199982U, // UMSUBLrrr
369110225U, // UMULH_ZPmZ_B
369118417U, // UMULH_ZPmZ_D
2555931857U, // UMULH_ZPmZ_H
369134801U, // UMULH_ZPmZ_S
2583702737U, // UMULH_ZZZ_B
2415938769U, // UMULH_ZZZ_D
2388683985U, // UMULH_ZZZ_H
2617281745U, // UMULH_ZZZ_S
2248199377U, // UMULHrr
2617263547U, // UMULLB_ZZZI_D
2348844475U, // UMULLB_ZZZI_S
2617263547U, // UMULLB_ZZZ_D
261645755U, // UMULLB_ZZZ_H
2348844475U, // UMULLB_ZZZ_S
2617267859U, // UMULLT_ZZZI_D
2348848787U, // UMULLT_ZZZI_S
2617267859U, // UMULLT_ZZZ_D
261650067U, // UMULLT_ZZZ_H
2348848787U, // UMULLT_ZZZ_S
70820135U, // UMULLv16i8_v8i16
2216734701U, // UMULLv2i32_indexed
2216734701U, // UMULLv2i32_v2i64
70299629U, // UMULLv4i16_indexed
70299629U, // UMULLv4i16_v4i32
69247271U, // UMULLv4i32_indexed
69247271U, // UMULLv4i32_v2i64
2217779495U, // UMULLv8i16_indexed
2217779495U, // UMULLv8i16_v4i32
2218307565U, // UMULLv8i8_v8i16
2583701929U, // UQADD_ZI_B
2415937961U, // UQADD_ZI_D
241199529U, // UQADD_ZI_H
2617280937U, // UQADD_ZI_S
369109417U, // UQADD_ZPmZ_B
369117609U, // UQADD_ZPmZ_D
2555931049U, // UQADD_ZPmZ_H
369133993U, // UQADD_ZPmZ_S
2583701929U, // UQADD_ZZZ_B
2415937961U, // UQADD_ZZZ_D
2388683177U, // UQADD_ZZZ_H
2617280937U, // UQADD_ZZZ_S
68200873U, // UQADDv16i8
2248198569U, // UQADDv1i16
2248198569U, // UQADDv1i32
2248198569U, // UQADDv1i64
2248198569U, // UQADDv1i8
2216208809U, // UQADDv2i32
2216733097U, // UQADDv2i64
69773737U, // UQADDv4i16
70298025U, // UQADDv4i32
2218305961U, // UQADDv8i16
2218830249U, // UQADDv8i8
805356645U, // UQDECB_WPiI
805356645U, // UQDECB_XPiI
805357887U, // UQDECD_WPiI
805357887U, // UQDECD_XPiI
805325119U, // UQDECD_ZPiI
805358559U, // UQDECH_WPiI
805358559U, // UQDECH_XPiI
8416223U, // UQDECH_ZPiI
436261357U, // UQDECP_WP_B
268489197U, // UQDECP_WP_D
201380333U, // UQDECP_WP_H
469815789U, // UQDECP_WP_S
436261357U, // UQDECP_XP_B
268489197U, // UQDECP_XP_D
201380333U, // UQDECP_XP_H
469815789U, // UQDECP_XP_S
134238701U, // UQDECP_ZP_D
846754285U, // UQDECP_ZP_H
167809517U, // UQDECP_ZP_S
805361940U, // UQDECW_WPiI
805361940U, // UQDECW_XPiI
805345556U, // UQDECW_ZPiI
805356661U, // UQINCB_WPiI
805356661U, // UQINCB_XPiI
805357903U, // UQINCD_WPiI
805357903U, // UQINCD_XPiI
805325135U, // UQINCD_ZPiI
805358575U, // UQINCH_WPiI
805358575U, // UQINCH_XPiI
8416239U, // UQINCH_ZPiI
436261373U, // UQINCP_WP_B
268489213U, // UQINCP_WP_D
201380349U, // UQINCP_WP_H
469815805U, // UQINCP_WP_S
436261373U, // UQINCP_XP_B
268489213U, // UQINCP_XP_D
201380349U, // UQINCP_XP_H
469815805U, // UQINCP_XP_S
134238717U, // UQINCP_ZP_D
846754301U, // UQINCP_ZP_H
167809533U, // UQINCP_ZP_S
805361956U, // UQINCW_WPiI
805361956U, // UQINCW_XPiI
805345572U, // UQINCW_ZPiI
369111963U, // UQRSHLR_ZPmZ_B
369120155U, // UQRSHLR_ZPmZ_D
2555933595U, // UQRSHLR_ZPmZ_H
369136539U, // UQRSHLR_ZPmZ_S
369110950U, // UQRSHL_ZPmZ_B
369119142U, // UQRSHL_ZPmZ_D
2555932582U, // UQRSHL_ZPmZ_H
369135526U, // UQRSHL_ZPmZ_S
68202406U, // UQRSHLv16i8
2248200102U, // UQRSHLv1i16
2248200102U, // UQRSHLv1i32
2248200102U, // UQRSHLv1i64
2248200102U, // UQRSHLv1i8
2216210342U, // UQRSHLv2i32
2216734630U, // UQRSHLv2i64
69775270U, // UQRSHLv4i16
70299558U, // UQRSHLv4i32
2218307494U, // UQRSHLv8i16
2218831782U, // UQRSHLv8i8
2348820091U, // UQRSHRNB_ZZI_B
2387109499U, // UQRSHRNB_ZZI_H
2415953531U, // UQRSHRNB_ZZI_S
2449487632U, // UQRSHRNT_ZZI_B
240154384U, // UQRSHRNT_ZZI_H
2281740048U, // UQRSHRNT_ZZI_S
2248200530U, // UQRSHRNb
2248200530U, // UQRSHRNh
2248200530U, // UQRSHRNs
2484134279U, // UQRSHRNv16i8_shift
2216210770U, // UQRSHRNv2i32_shift
69775698U, // UQRSHRNv4i16_shift
2486231431U, // UQRSHRNv4i32_shift
339272071U, // UQRSHRNv8i16_shift
2218832210U, // UQRSHRNv8i8_shift
369111946U, // UQSHLR_ZPmZ_B
369120138U, // UQSHLR_ZPmZ_D
2555933578U, // UQSHLR_ZPmZ_H
369136522U, // UQSHLR_ZPmZ_S
369110935U, // UQSHL_ZPmI_B
369119127U, // UQSHL_ZPmI_D
2555932567U, // UQSHL_ZPmI_H
369135511U, // UQSHL_ZPmI_S
369110935U, // UQSHL_ZPmZ_B
369119127U, // UQSHL_ZPmZ_D
2555932567U, // UQSHL_ZPmZ_H
369135511U, // UQSHL_ZPmZ_S
2248200087U, // UQSHLb
2248200087U, // UQSHLd
2248200087U, // UQSHLh
2248200087U, // UQSHLs
68202391U, // UQSHLv16i8
68202391U, // UQSHLv16i8_shift
2248200087U, // UQSHLv1i16
2248200087U, // UQSHLv1i32
2248200087U, // UQSHLv1i64
2248200087U, // UQSHLv1i8
2216210327U, // UQSHLv2i32
2216210327U, // UQSHLv2i32_shift
2216734615U, // UQSHLv2i64
2216734615U, // UQSHLv2i64_shift
69775255U, // UQSHLv4i16
69775255U, // UQSHLv4i16_shift
70299543U, // UQSHLv4i32
70299543U, // UQSHLv4i32_shift
2218307479U, // UQSHLv8i16
2218307479U, // UQSHLv8i16_shift
2218831767U, // UQSHLv8i8
2218831767U, // UQSHLv8i8_shift
2348820072U, // UQSHRNB_ZZI_B
2387109480U, // UQSHRNB_ZZI_H
2415953512U, // UQSHRNB_ZZI_S
2449487613U, // UQSHRNT_ZZI_B
240154365U, // UQSHRNT_ZZI_H
2281740029U, // UQSHRNT_ZZI_S
2248200513U, // UQSHRNb
2248200513U, // UQSHRNh
2248200513U, // UQSHRNs
2484134260U, // UQSHRNv16i8_shift
2216210753U, // UQSHRNv2i32_shift
69775681U, // UQSHRNv4i16_shift
2486231412U, // UQSHRNv4i32_shift
339272052U, // UQSHRNv8i16_shift
2218832193U, // UQSHRNv8i8_shift
369111868U, // UQSUBR_ZPmZ_B
369120060U, // UQSUBR_ZPmZ_D
2555933500U, // UQSUBR_ZPmZ_H
369136444U, // UQSUBR_ZPmZ_S
2583701541U, // UQSUB_ZI_B
2415937573U, // UQSUB_ZI_D
241199141U, // UQSUB_ZI_H
2617280549U, // UQSUB_ZI_S
369109029U, // UQSUB_ZPmZ_B
369117221U, // UQSUB_ZPmZ_D
2555930661U, // UQSUB_ZPmZ_H
369133605U, // UQSUB_ZPmZ_S
2583701541U, // UQSUB_ZZZ_B
2415937573U, // UQSUB_ZZZ_D
2388682789U, // UQSUB_ZZZ_H
2617280549U, // UQSUB_ZZZ_S
68200485U, // UQSUBv16i8
2248198181U, // UQSUBv1i16
2248198181U, // UQSUBv1i32
2248198181U, // UQSUBv1i64
2248198181U, // UQSUBv1i8
2216208421U, // UQSUBv2i32
2216732709U, // UQSUBv2i64
69773349U, // UQSUBv4i16
70297637U, // UQSUBv4i32
2218305573U, // UQSUBv8i16
2218829861U, // UQSUBv8i8
201336461U, // UQXTNB_ZZ_B
843605645U, // UQXTNB_ZZ_H
268469901U, // UQXTNB_ZZ_S
302004010U, // UQXTNT_ZZ_B
844134186U, // UQXTNT_ZZ_H
134256426U, // UQXTNT_ZZ_S
2484134311U, // UQXTNv16i8
100716918U, // UQXTNv1i16
100716918U, // UQXTNv1i32
100716918U, // UQXTNv1i8
68727158U, // UQXTNv2i32
69775734U, // UQXTNv4i16
338747815U, // UQXTNv4i32
339272103U, // UQXTNv8i16
2218832246U, // UQXTNv8i8
35399U, // URECPE_ZPmZ_S
2216208967U, // URECPEv2i32
70298183U, // URECPEv4i32
369109371U, // URHADD_ZPmZ_B
369117563U, // URHADD_ZPmZ_D
2555931003U, // URHADD_ZPmZ_H
369133947U, // URHADD_ZPmZ_S
68200827U, // URHADDv16i8
2216208763U, // URHADDv2i32
69773691U, // URHADDv4i16
70297979U, // URHADDv4i32
2218305915U, // URHADDv8i16
2218830203U, // URHADDv8i8
369111980U, // URSHLR_ZPmZ_B
369120172U, // URSHLR_ZPmZ_D
2555933612U, // URSHLR_ZPmZ_H
369136556U, // URSHLR_ZPmZ_S
369110965U, // URSHL_ZPmZ_B
369119157U, // URSHL_ZPmZ_D
2555932597U, // URSHL_ZPmZ_H
369135541U, // URSHL_ZPmZ_S
68202421U, // URSHLv16i8
2248200117U, // URSHLv1i64
2216210357U, // URSHLv2i32
2216734645U, // URSHLv2i64
69775285U, // URSHLv4i16
70299573U, // URSHLv4i32
2218307509U, // URSHLv8i16
2218831797U, // URSHLv8i8
369111907U, // URSHR_ZPmI_B
369120099U, // URSHR_ZPmI_D
2555933539U, // URSHR_ZPmI_H
369136483U, // URSHR_ZPmI_S
2248201059U, // URSHRd
68203363U, // URSHRv16i8_shift
2216211299U, // URSHRv2i32_shift
2216735587U, // URSHRv2i64_shift
69776227U, // URSHRv4i16_shift
70300515U, // URSHRv4i32_shift
2218308451U, // URSHRv8i16_shift
2218832739U, // URSHRv8i8_shift
35445U, // URSQRTE_ZPmZ_S
2216209013U, // URSQRTEv2i32
70298229U, // URSQRTEv4i32
637543193U, // URSRA_ZZI_B
2281718553U, // URSRA_ZZI_D
242770713U, // URSRA_ZZI_H
2315289369U, // URSRA_ZZI_S
2684445465U, // URSRAd
336651033U, // URSRAv16i8_shift
2484658969U, // URSRAv2i32_shift
2485183257U, // URSRAv2i64_shift
338223897U, // URSRAv4i16_shift
338748185U, // URSRAv4i32_shift
2486756121U, // URSRAv8i16_shift
2487280409U, // URSRAv8i8_shift
2617263513U, // USHLLB_ZZI_D
2409129369U, // USHLLB_ZZI_H
2348844441U, // USHLLB_ZZI_S
2617267825U, // USHLLT_ZZI_D
2409133681U, // USHLLT_ZZI_H
2348848753U, // USHLLT_ZZI_S
70820101U, // USHLLv16i8_shift
2216734671U, // USHLLv2i32_shift
70299599U, // USHLLv4i16_shift
69247237U, // USHLLv4i32_shift
2217779461U, // USHLLv8i16_shift
2218307535U, // USHLLv8i8_shift
68202434U, // USHLv16i8
2248200130U, // USHLv1i64
2216210370U, // USHLv2i32
2216734658U, // USHLv2i64
69775298U, // USHLv4i16
70299586U, // USHLv4i32
2218307522U, // USHLv8i16
2218831810U, // USHLv8i8
2248201072U, // USHRd
68203376U, // USHRv16i8_shift
2216211312U, // USHRv2i32_shift
2216735600U, // USHRv2i64_shift
69776240U, // USHRv4i16_shift
70300528U, // USHRv4i32_shift
2218308464U, // USHRv8i16_shift
2218832752U, // USHRv8i8_shift
369109408U, // USQADD_ZPmZ_B
369117600U, // USQADD_ZPmZ_D
2555931040U, // USQADD_ZPmZ_H
369133984U, // USQADD_ZPmZ_S
2484136352U, // USQADDv16i8
536963488U, // USQADDv1i16
536963488U, // USQADDv1i32
536963488U, // USQADDv1i64
536963488U, // USQADDv1i8
2484660640U, // USQADDv2i32
337701280U, // USQADDv2i64
2485709216U, // USQADDv4i16
338749856U, // USQADDv4i32
2486757792U, // USQADDv8i16
339798432U, // USQADDv8i8
637543206U, // USRA_ZZI_B
2281718566U, // USRA_ZZI_D
242770726U, // USRA_ZZI_H
2315289382U, // USRA_ZZI_S
2684445478U, // USRAd
336651046U, // USRAv16i8_shift
2484658982U, // USRAv2i32_shift
2485183270U, // USRAv2i64_shift
338223910U, // USRAv4i16_shift
338748198U, // USRAv4i32_shift
2486756134U, // USRAv8i16_shift
2487280422U, // USRAv8i8_shift
2617263442U, // USUBLB_ZZZ_D
261645650U, // USUBLB_ZZZ_H
2348844370U, // USUBLB_ZZZ_S
2617267749U, // USUBLT_ZZZ_D
261649957U, // USUBLT_ZZZ_H
2348848677U, // USUBLT_ZZZ_S
70820053U, // USUBLv16i8_v8i16
2216734525U, // USUBLv2i32_v2i64
70299453U, // USUBLv4i16_v4i32
69247189U, // USUBLv4i32_v2i64
2217779413U, // USUBLv8i16_v4i32
2218307389U, // USUBLv8i8_v8i16
2415937594U, // USUBWB_ZZZ_D
241199162U, // USUBWB_ZZZ_H
2617280570U, // USUBWB_ZZZ_S
2415941547U, // USUBWT_ZZZ_D
241203115U, // USUBWT_ZZZ_H
2617284523U, // USUBWT_ZZZ_S
2218303990U, // USUBWv16i8_v8i16
2216737020U, // USUBWv2i32_v2i64
70301948U, // USUBWv4i16_v4i32
2216731126U, // USUBWv4i32_v2i64
70296054U, // USUBWv8i16_v4i32
2218309884U, // USUBWv8i8_v8i16
469782095U, // UUNPKHI_ZZ_D
865627727U, // UUNPKHI_ZZ_H
201363023U, // UUNPKHI_ZZ_S
469782977U, // UUNPKLO_ZZ_D
865628609U, // UUNPKLO_ZZ_H
201363905U, // UUNPKLO_ZZ_S
2147502069U, // UXTB_ZPmZ_D
34105333U, // UXTB_ZPmZ_H
34805U, // UXTB_ZPmZ_S
2147503631U, // UXTH_ZPmZ_D
36367U, // UXTH_ZPmZ_S
2147506614U, // UXTW_ZPmZ_D
2583699505U, // UZP1_PPP_B
2415935537U, // UZP1_PPP_D
2388680753U, // UZP1_PPP_H
2617278513U, // UZP1_PPP_S
2583699505U, // UZP1_ZZZ_B
2415935537U, // UZP1_ZZZ_D
2388680753U, // UZP1_ZZZ_H
2617278513U, // UZP1_ZZZ_S
68198449U, // UZP1v16i8
2216206385U, // UZP1v2i32
2216730673U, // UZP1v2i64
69771313U, // UZP1v4i16
70295601U, // UZP1v4i32
2218303537U, // UZP1v8i16
2218827825U, // UZP1v8i8
2583699932U, // UZP2_PPP_B
2415935964U, // UZP2_PPP_D
2388681180U, // UZP2_PPP_H
2617278940U, // UZP2_PPP_S
2583699932U, // UZP2_ZZZ_B
2415935964U, // UZP2_ZZZ_D
2388681180U, // UZP2_ZZZ_H
2617278940U, // UZP2_ZZZ_S
68198876U, // UZP2v16i8
2216206812U, // UZP2v2i32
2216731100U, // UZP2v2i64
69771740U, // UZP2v4i16
70296028U, // UZP2v4i32
2218303964U, // UZP2v8i16
2218828252U, // UZP2v8i8
2248157682U, // WHILEGE_PWW_B
2248165874U, // WHILEGE_PWW_D
2391828978U, // WHILEGE_PWW_H
2248182258U, // WHILEGE_PWW_S
2248157682U, // WHILEGE_PXX_B
2248165874U, // WHILEGE_PXX_D
2391828978U, // WHILEGE_PXX_H
2248182258U, // WHILEGE_PXX_S
2248160718U, // WHILEGT_PWW_B
2248168910U, // WHILEGT_PWW_D
2391832014U, // WHILEGT_PWW_H
2248185294U, // WHILEGT_PWW_S
2248160718U, // WHILEGT_PXX_B
2248168910U, // WHILEGT_PXX_D
2391832014U, // WHILEGT_PXX_H
2248185294U, // WHILEGT_PXX_S
2248158772U, // WHILEHI_PWW_B
2248166964U, // WHILEHI_PWW_D
2391830068U, // WHILEHI_PWW_H
2248183348U, // WHILEHI_PWW_S
2248158772U, // WHILEHI_PXX_B
2248166964U, // WHILEHI_PXX_D
2391830068U, // WHILEHI_PXX_H
2248183348U, // WHILEHI_PXX_S
2248160468U, // WHILEHS_PWW_B
2248168660U, // WHILEHS_PWW_D
2391831764U, // WHILEHS_PWW_H
2248185044U, // WHILEHS_PWW_S
2248160468U, // WHILEHS_PXX_B
2248168660U, // WHILEHS_PXX_D
2391831764U, // WHILEHS_PXX_H
2248185044U, // WHILEHS_PXX_S
2248157713U, // WHILELE_PWW_B
2248165905U, // WHILELE_PWW_D
2391829009U, // WHILELE_PWW_H
2248182289U, // WHILELE_PWW_S
2248157713U, // WHILELE_PXX_B
2248165905U, // WHILELE_PXX_D
2391829009U, // WHILELE_PXX_H
2248182289U, // WHILELE_PXX_S
2248159654U, // WHILELO_PWW_B
2248167846U, // WHILELO_PWW_D
2391830950U, // WHILELO_PWW_H
2248184230U, // WHILELO_PWW_S
2248159654U, // WHILELO_PXX_B
2248167846U, // WHILELO_PXX_D
2391830950U, // WHILELO_PXX_H
2248184230U, // WHILELO_PXX_S
2248160495U, // WHILELS_PWW_B
2248168687U, // WHILELS_PWW_D
2391831791U, // WHILELS_PWW_H
2248185071U, // WHILELS_PWW_S
2248160495U, // WHILELS_PXX_B
2248168687U, // WHILELS_PXX_D
2391831791U, // WHILELS_PXX_H
2248185071U, // WHILELS_PXX_S
2248160859U, // WHILELT_PWW_B
2248169051U, // WHILELT_PWW_D
2391832155U, // WHILELT_PWW_H
2248185435U, // WHILELT_PWW_S
2248160859U, // WHILELT_PXX_B
2248169051U, // WHILELT_PXX_D
2391832155U, // WHILELT_PXX_H
2248185435U, // WHILELT_PXX_S
2248161615U, // WHILERW_PXX_B
2248169807U, // WHILERW_PXX_D
2391832911U, // WHILERW_PXX_H
2248186191U, // WHILERW_PXX_S
2248160332U, // WHILEWR_PXX_B
2248168524U, // WHILEWR_PXX_D
2391831628U, // WHILEWR_PXX_H
2248184908U, // WHILEWR_PXX_S
7353173U, // WRFFR
7100U, // XAFLAG
2216735512U, // XAR
2583704344U, // XAR_ZZZI_B
2415940376U, // XAR_ZZZI_D
2388685592U, // XAR_ZZZI_H
2617283352U, // XAR_ZZZI_S
7391536U, // XPACD
7392813U, // XPACI
7114U, // XPACLRI
2484134305U, // XTNv16i8
68727153U, // XTNv2i32
69775729U, // XTNv4i16
338747809U, // XTNv4i32
339272097U, // XTNv8i16
2218832241U, // XTNv8i8
2583699499U, // ZIP1_PPP_B
2415935531U, // ZIP1_PPP_D
2388680747U, // ZIP1_PPP_H
2617278507U, // ZIP1_PPP_S
2583699499U, // ZIP1_ZZZ_B
2415935531U, // ZIP1_ZZZ_D
2388680747U, // ZIP1_ZZZ_H
2617278507U, // ZIP1_ZZZ_S
68198443U, // ZIP1v16i8
2216206379U, // ZIP1v2i32
2216730667U, // ZIP1v2i64
69771307U, // ZIP1v4i16
70295595U, // ZIP1v4i32
2218303531U, // ZIP1v8i16
2218827819U, // ZIP1v8i8
2583699926U, // ZIP2_PPP_B
2415935958U, // ZIP2_PPP_D
2388681174U, // ZIP2_PPP_H
2617278934U, // ZIP2_PPP_S
2583699926U, // ZIP2_ZZZ_B
2415935958U, // ZIP2_ZZZ_D
2388681174U, // ZIP2_ZZZ_H
2617278934U, // ZIP2_ZZZ_S
68198870U, // ZIP2v16i8
2216206806U, // ZIP2v2i32
2216731094U, // ZIP2v2i64
69771734U, // ZIP2v4i16
70296022U, // ZIP2v4i32
2218303958U, // ZIP2v8i16
2218828246U, // ZIP2v8i8
2516596622U, // anonymous_2659
};
static const uint32_t OpInfo1[] = {
0U, // PHI
0U, // INLINEASM
0U, // INLINEASM_BR
0U, // CFI_INSTRUCTION
0U, // EH_LABEL
0U, // GC_LABEL
0U, // ANNOTATION_LABEL
0U, // KILL
0U, // EXTRACT_SUBREG
0U, // INSERT_SUBREG
0U, // IMPLICIT_DEF
0U, // SUBREG_TO_REG
0U, // COPY_TO_REGCLASS
0U, // DBG_VALUE
0U, // DBG_LABEL
0U, // REG_SEQUENCE
0U, // COPY
0U, // BUNDLE
0U, // LIFETIME_START
0U, // LIFETIME_END
0U, // STACKMAP
0U, // FENTRY_CALL
0U, // PATCHPOINT
0U, // LOAD_STACK_GUARD
0U, // STATEPOINT
0U, // LOCAL_ESCAPE
0U, // FAULTING_OP
0U, // PATCHABLE_OP
0U, // PATCHABLE_FUNCTION_ENTER
0U, // PATCHABLE_RET
0U, // PATCHABLE_FUNCTION_EXIT
0U, // PATCHABLE_TAIL_CALL
0U, // PATCHABLE_EVENT_CALL
0U, // PATCHABLE_TYPED_EVENT_CALL
0U, // ICALL_BRANCH_FUNNEL
0U, // G_ADD
0U, // G_SUB
0U, // G_MUL
0U, // G_SDIV
0U, // G_UDIV
0U, // G_SREM
0U, // G_UREM
0U, // G_AND
0U, // G_OR
0U, // G_XOR
0U, // G_IMPLICIT_DEF
0U, // G_PHI
0U, // G_FRAME_INDEX
0U, // G_GLOBAL_VALUE
0U, // G_EXTRACT
0U, // G_UNMERGE_VALUES
0U, // G_INSERT
0U, // G_MERGE_VALUES
0U, // G_BUILD_VECTOR
0U, // G_BUILD_VECTOR_TRUNC
0U, // G_CONCAT_VECTORS
0U, // G_PTRTOINT
0U, // G_INTTOPTR
0U, // G_BITCAST
0U, // G_INTRINSIC_TRUNC
0U, // G_INTRINSIC_ROUND
0U, // G_LOAD
0U, // G_SEXTLOAD
0U, // G_ZEXTLOAD
0U, // G_INDEXED_LOAD
0U, // G_INDEXED_SEXTLOAD
0U, // G_INDEXED_ZEXTLOAD
0U, // G_STORE
0U, // G_INDEXED_STORE
0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS
0U, // G_ATOMIC_CMPXCHG
0U, // G_ATOMICRMW_XCHG
0U, // G_ATOMICRMW_ADD
0U, // G_ATOMICRMW_SUB
0U, // G_ATOMICRMW_AND
0U, // G_ATOMICRMW_NAND
0U, // G_ATOMICRMW_OR
0U, // G_ATOMICRMW_XOR
0U, // G_ATOMICRMW_MAX
0U, // G_ATOMICRMW_MIN
0U, // G_ATOMICRMW_UMAX
0U, // G_ATOMICRMW_UMIN
0U, // G_ATOMICRMW_FADD
0U, // G_ATOMICRMW_FSUB
0U, // G_FENCE
0U, // G_BRCOND
0U, // G_BRINDIRECT
0U, // G_INTRINSIC
0U, // G_INTRINSIC_W_SIDE_EFFECTS
0U, // G_ANYEXT
0U, // G_TRUNC
0U, // G_CONSTANT
0U, // G_FCONSTANT
0U, // G_VASTART
0U, // G_VAARG
0U, // G_SEXT
0U, // G_SEXT_INREG
0U, // G_ZEXT
0U, // G_SHL
0U, // G_LSHR
0U, // G_ASHR
0U, // G_ICMP
0U, // G_FCMP
0U, // G_SELECT
0U, // G_UADDO
0U, // G_UADDE
0U, // G_USUBO
0U, // G_USUBE
0U, // G_SADDO
0U, // G_SADDE
0U, // G_SSUBO
0U, // G_SSUBE
0U, // G_UMULO
0U, // G_SMULO
0U, // G_UMULH
0U, // G_SMULH
0U, // G_FADD
0U, // G_FSUB
0U, // G_FMUL
0U, // G_FMA
0U, // G_FMAD
0U, // G_FDIV
0U, // G_FREM
0U, // G_FPOW
0U, // G_FEXP
0U, // G_FEXP2
0U, // G_FLOG
0U, // G_FLOG2
0U, // G_FLOG10
0U, // G_FNEG
0U, // G_FPEXT
0U, // G_FPTRUNC
0U, // G_FPTOSI
0U, // G_FPTOUI
0U, // G_SITOFP
0U, // G_UITOFP
0U, // G_FABS
0U, // G_FCOPYSIGN
0U, // G_FCANONICALIZE
0U, // G_FMINNUM
0U, // G_FMAXNUM
0U, // G_FMINNUM_IEEE
0U, // G_FMAXNUM_IEEE
0U, // G_FMINIMUM
0U, // G_FMAXIMUM
0U, // G_GEP
0U, // G_PTR_MASK
0U, // G_SMIN
0U, // G_SMAX
0U, // G_UMIN
0U, // G_UMAX
0U, // G_BR
0U, // G_BRJT
0U, // G_INSERT_VECTOR_ELT
0U, // G_EXTRACT_VECTOR_ELT
0U, // G_SHUFFLE_VECTOR
0U, // G_CTTZ
0U, // G_CTTZ_ZERO_UNDEF
0U, // G_CTLZ
0U, // G_CTLZ_ZERO_UNDEF
0U, // G_CTPOP
0U, // G_BSWAP
0U, // G_BITREVERSE
0U, // G_FCEIL
0U, // G_FCOS
0U, // G_FSIN
0U, // G_FSQRT
0U, // G_FFLOOR
0U, // G_FRINT
0U, // G_FNEARBYINT
0U, // G_ADDRSPACE_CAST
0U, // G_BLOCK_ADDR
0U, // G_JUMP_TABLE
0U, // G_DYN_STACKALLOC
0U, // CATCHRET
0U, // CLEANUPRET
0U, // SEH_AddFP
0U, // SEH_EpilogEnd
0U, // SEH_EpilogStart
0U, // SEH_Nop
0U, // SEH_PrologEnd
0U, // SEH_SaveFPLR
0U, // SEH_SaveFPLR_X
0U, // SEH_SaveFReg
0U, // SEH_SaveFRegP
0U, // SEH_SaveFRegP_X
0U, // SEH_SaveFReg_X
0U, // SEH_SaveReg
0U, // SEH_SaveRegP
0U, // SEH_SaveRegP_X
0U, // SEH_SaveReg_X
0U, // SEH_SetFP
0U, // SEH_StackAlloc
0U, // ABS_ZPmZ_B
0U, // ABS_ZPmZ_D
0U, // ABS_ZPmZ_H
1U, // ABS_ZPmZ_S
1U, // ABSv16i8
2U, // ABSv1i64
2U, // ABSv2i32
3U, // ABSv2i64
3U, // ABSv4i16
4U, // ABSv4i32
4U, // ABSv8i16
5U, // ABSv8i8
69U, // ADCLB_ZZZ_D
133U, // ADCLB_ZZZ_S
69U, // ADCLT_ZZZ_D
133U, // ADCLT_ZZZ_S
197U, // ADCSWr
197U, // ADCSXr
197U, // ADCWr
197U, // ADCXr
8453U, // ADDG
325U, // ADDHNB_ZZZ_B
6U, // ADDHNB_ZZZ_H
389U, // ADDHNB_ZZZ_S
453U, // ADDHNT_ZZZ_B
1U, // ADDHNT_ZZZ_H
69U, // ADDHNT_ZZZ_S
16902U, // ADDHNv2i64_v2i32
16966U, // ADDHNv2i64_v4i32
25095U, // ADDHNv4i32_v4i16
25159U, // ADDHNv4i32_v8i16
33351U, // ADDHNv8i16_v16i8
33287U, // ADDHNv8i16_v8i8
197U, // ADDPL_XXI
533128U, // ADDP_ZPmZ_B
1057160U, // ADDP_ZPmZ_D
1614536U, // ADDP_ZPmZ_H
2106120U, // ADDP_ZPmZ_S
49673U, // ADDPv16i8
57865U, // ADDPv2i32
16902U, // ADDPv2i64
3U, // ADDPv2i64p
66058U, // ADDPv4i16
25095U, // ADDPv4i32
33287U, // ADDPv8i16
74250U, // ADDPv8i8
837U, // ADDSWri
0U, // ADDSWrr
901U, // ADDSWrs
965U, // ADDSWrx
837U, // ADDSXri
0U, // ADDSXrr
901U, // ADDSXrs
965U, // ADDSXrx
82117U, // ADDSXrx64
197U, // ADDVL_XXI
1U, // ADDVv16i8v
3U, // ADDVv4i16v
4U, // ADDVv4i32v
4U, // ADDVv8i16v
5U, // ADDVv8i8v
837U, // ADDWri
0U, // ADDWrr
901U, // ADDWrs
965U, // ADDWrx
837U, // ADDXri
0U, // ADDXrr
901U, // ADDXrs
965U, // ADDXrx
82117U, // ADDXrx64
1029U, // ADD_ZI_B
1093U, // ADD_ZI_D
11U, // ADD_ZI_H
1157U, // ADD_ZI_S
533128U, // ADD_ZPmZ_B
1057160U, // ADD_ZPmZ_D
1614536U, // ADD_ZPmZ_H
2106120U, // ADD_ZPmZ_S
645U, // ADD_ZZZ_B
389U, // ADD_ZZZ_D
8U, // ADD_ZZZ_H
773U, // ADD_ZZZ_S
0U, // ADDlowTLS
49673U, // ADDv16i8
197U, // ADDv1i64
57865U, // ADDv2i32
16902U, // ADDv2i64
66058U, // ADDv4i16
25095U, // ADDv4i32
33287U, // ADDv8i16
74250U, // ADDv8i8
0U, // ADJCALLSTACKDOWN
0U, // ADJCALLSTACKUP
2U, // ADR
0U, // ADRP
1221U, // ADR_LSL_ZZZ_D_0
1285U, // ADR_LSL_ZZZ_D_1
1349U, // ADR_LSL_ZZZ_D_2
1413U, // ADR_LSL_ZZZ_D_3
1477U, // ADR_LSL_ZZZ_S_0
1541U, // ADR_LSL_ZZZ_S_1
1605U, // ADR_LSL_ZZZ_S_2
1669U, // ADR_LSL_ZZZ_S_3
1733U, // ADR_SXTW_ZZZ_D_0
1797U, // ADR_SXTW_ZZZ_D_1
1861U, // ADR_SXTW_ZZZ_D_2
1925U, // ADR_SXTW_ZZZ_D_3
1989U, // ADR_UXTW_ZZZ_D_0
2053U, // ADR_UXTW_ZZZ_D_1
2117U, // ADR_UXTW_ZZZ_D_2
2181U, // ADR_UXTW_ZZZ_D_3
645U, // AESD_ZZZ_B
1U, // AESDrr
645U, // AESE_ZZZ_B
1U, // AESErr
2U, // AESIMC_ZZ_B
1U, // AESIMCrr
0U, // AESIMCrrTied
2U, // AESMC_ZZ_B
1U, // AESMCrr
0U, // AESMCrrTied
2245U, // ANDSWri
0U, // ANDSWrr
901U, // ANDSWrs
2309U, // ANDSXri
0U, // ANDSXrr
901U, // ANDSXrs
533131U, // ANDS_PPzPP
645U, // ANDV_VPZ_B
389U, // ANDV_VPZ_D
325U, // ANDV_VPZ_H
773U, // ANDV_VPZ_S
2245U, // ANDWri
0U, // ANDWrr
901U, // ANDWrs
2309U, // ANDXri
0U, // ANDXrr
901U, // ANDXrs
533131U, // AND_PPzPP
2309U, // AND_ZI
533128U, // AND_ZPmZ_B
1057160U, // AND_ZPmZ_D
1614536U, // AND_ZPmZ_H
2106120U, // AND_ZPmZ_S
389U, // AND_ZZZ
49673U, // ANDv16i8
74250U, // ANDv8i8
8840U, // ASRD_ZPmI_B
8584U, // ASRD_ZPmI_D
90824U, // ASRD_ZPmI_H
8968U, // ASRD_ZPmI_S
533128U, // ASRR_ZPmZ_B
1057160U, // ASRR_ZPmZ_D
1614536U, // ASRR_ZPmZ_H
2106120U, // ASRR_ZPmZ_S
197U, // ASRVWr
197U, // ASRVXr
1057416U, // ASR_WIDE_ZPmZ_B
99016U, // ASR_WIDE_ZPmZ_H
1057544U, // ASR_WIDE_ZPmZ_S
389U, // ASR_WIDE_ZZZ_B
12U, // ASR_WIDE_ZZZ_H
389U, // ASR_WIDE_ZZZ_S
8840U, // ASR_ZPmI_B
8584U, // ASR_ZPmI_D
90824U, // ASR_ZPmI_H
8968U, // ASR_ZPmI_S
533128U, // ASR_ZPmZ_B
1057160U, // ASR_ZPmZ_D
1614536U, // ASR_ZPmZ_H
2106120U, // ASR_ZPmZ_S
197U, // ASR_ZZI_B
197U, // ASR_ZZI_D
12U, // ASR_ZZI_H
197U, // ASR_ZZI_S
2U, // AUTDA
2U, // AUTDB
0U, // AUTDZA
0U, // AUTDZB
2U, // AUTIA
0U, // AUTIA1716
0U, // AUTIASP
0U, // AUTIAZ
2U, // AUTIB
0U, // AUTIB1716
0U, // AUTIBSP
0U, // AUTIBZ
0U, // AUTIZA
0U, // AUTIZB
0U, // AXFLAG
0U, // B
36282889U, // BCAX
1057157U, // BCAX_ZZZZ_D
645U, // BDEP_ZZZ_B
389U, // BDEP_ZZZ_D
8U, // BDEP_ZZZ_H
773U, // BDEP_ZZZ_S
645U, // BEXT_ZZZ_B
389U, // BEXT_ZZZ_D
8U, // BEXT_ZZZ_H
773U, // BEXT_ZZZ_S
3156293U, // BFMWri
3156293U, // BFMXri
645U, // BGRP_ZZZ_B
389U, // BGRP_ZZZ_D
8U, // BGRP_ZZZ_H
773U, // BGRP_ZZZ_S
0U, // BICSWrr
901U, // BICSWrs
0U, // BICSXrr
901U, // BICSXrs
533131U, // BICS_PPzPP
0U, // BICWrr
901U, // BICWrs
0U, // BICXrr
901U, // BICXrs
533131U, // BIC_PPzPP
533128U, // BIC_ZPmZ_B
1057160U, // BIC_ZPmZ_D
1614536U, // BIC_ZPmZ_H
2106120U, // BIC_ZPmZ_S
389U, // BIC_ZZZ
49673U, // BICv16i8
0U, // BICv2i32
0U, // BICv4i16
0U, // BICv4i32
0U, // BICv8i16
74250U, // BICv8i8
49673U, // BIFv16i8
74250U, // BIFv8i8
49737U, // BITv16i8
74314U, // BITv8i8
0U, // BL
0U, // BLR
2U, // BLRAA
0U, // BLRAAZ
2U, // BLRAB
0U, // BLRABZ
0U, // BR
2U, // BRAA
0U, // BRAAZ
2U, // BRAB
0U, // BRABZ
0U, // BRK
651U, // BRKAS_PPzP
0U, // BRKA_PPmP
651U, // BRKA_PPzP
651U, // BRKBS_PPzP
0U, // BRKB_PPmP
651U, // BRKB_PPzP
533131U, // BRKNS_PPzP
533131U, // BRKN_PPzP
533131U, // BRKPAS_PPzPP
533131U, // BRKPA_PPzPP
533131U, // BRKPBS_PPzPP
533131U, // BRKPB_PPzPP
1057157U, // BSL1N_ZZZZ_D
1057157U, // BSL2N_ZZZZ_D
1057157U, // BSL_ZZZZ_D
49737U, // BSLv16i8
74314U, // BSLv8i8
0U, // Bcc
3678853U, // CADD_ZZI_B
3678597U, // CADD_ZZI_D
115400U, // CADD_ZZI_H
3678981U, // CADD_ZZI_S
125261U, // CASAB
125261U, // CASAH
125261U, // CASALB
125261U, // CASALH
125261U, // CASALW
125261U, // CASALX
125261U, // CASAW
125261U, // CASAX
125261U, // CASB
125261U, // CASH
125261U, // CASLB
125261U, // CASLH
125261U, // CASLW
125261U, // CASLX
0U, // CASPALW
0U, // CASPALX
0U, // CASPAW
0U, // CASPAX
0U, // CASPLW
0U, // CASPLX
0U, // CASPW
0U, // CASPX
125261U, // CASW
125261U, // CASX
0U, // CATCHPAD
0U, // CBNZW
0U, // CBNZX
0U, // CBZW
0U, // CBZX
4202693U, // CCMNWi
4202693U, // CCMNWr
4202693U, // CCMNXi
4202693U, // CCMNXr
4202693U, // CCMPWi
4202693U, // CCMPWr
4202693U, // CCMPXi
4202693U, // CCMPXr
71958981U, // CDOT_ZZZI_D
5253504U, // CDOT_ZZZI_S
5775813U, // CDOT_ZZZ_D
139968U, // CDOT_ZZZ_S
0U, // CFINV
532677U, // CLASTA_RPZ_B
1056965U, // CLASTA_RPZ_D
6299845U, // CLASTA_RPZ_H
2105541U, // CLASTA_RPZ_S
532677U, // CLASTA_VPZ_B
1056965U, // CLASTA_VPZ_D
6299845U, // CLASTA_VPZ_H
2105541U, // CLASTA_VPZ_S
533125U, // CLASTA_ZPZ_B
1057157U, // CLASTA_ZPZ_D
1614536U, // CLASTA_ZPZ_H
2106117U, // CLASTA_ZPZ_S
532677U, // CLASTB_RPZ_B
1056965U, // CLASTB_RPZ_D
6299845U, // CLASTB_RPZ_H
2105541U, // CLASTB_RPZ_S
532677U, // CLASTB_VPZ_B
1056965U, // CLASTB_VPZ_D
6299845U, // CLASTB_VPZ_H
2105541U, // CLASTB_VPZ_S
533125U, // CLASTB_ZPZ_B
1057157U, // CLASTB_ZPZ_D
1614536U, // CLASTB_ZPZ_H
2106117U, // CLASTB_ZPZ_S
0U, // CLREX
2U, // CLSWr
2U, // CLSXr
0U, // CLS_ZPmZ_B
0U, // CLS_ZPmZ_D
0U, // CLS_ZPmZ_H
1U, // CLS_ZPmZ_S
1U, // CLSv16i8
2U, // CLSv2i32
3U, // CLSv4i16
4U, // CLSv4i32
4U, // CLSv8i16
5U, // CLSv8i8
2U, // CLZWr
2U, // CLZXr
0U, // CLZ_ZPmZ_B
0U, // CLZ_ZPmZ_D
0U, // CLZ_ZPmZ_H
1U, // CLZ_ZPmZ_S
1U, // CLZv16i8
2U, // CLZv2i32
3U, // CLZv4i16
4U, // CLZv4i32
4U, // CLZv8i16
5U, // CLZv8i8
49673U, // CMEQv16i8
13U, // CMEQv16i8rz
197U, // CMEQv1i64
14U, // CMEQv1i64rz
57865U, // CMEQv2i32
14U, // CMEQv2i32rz
16902U, // CMEQv2i64
15U, // CMEQv2i64rz
66058U, // CMEQv4i16
15U, // CMEQv4i16rz
25095U, // CMEQv4i32
16U, // CMEQv4i32rz
33287U, // CMEQv8i16
16U, // CMEQv8i16rz
74250U, // CMEQv8i8
17U, // CMEQv8i8rz
49673U, // CMGEv16i8
13U, // CMGEv16i8rz
197U, // CMGEv1i64
14U, // CMGEv1i64rz
57865U, // CMGEv2i32
14U, // CMGEv2i32rz
16902U, // CMGEv2i64
15U, // CMGEv2i64rz
66058U, // CMGEv4i16
15U, // CMGEv4i16rz
25095U, // CMGEv4i32
16U, // CMGEv4i32rz
33287U, // CMGEv8i16
16U, // CMGEv8i16rz
74250U, // CMGEv8i8
17U, // CMGEv8i8rz
49673U, // CMGTv16i8
13U, // CMGTv16i8rz
197U, // CMGTv1i64
14U, // CMGTv1i64rz
57865U, // CMGTv2i32
14U, // CMGTv2i32rz
16902U, // CMGTv2i64
15U, // CMGTv2i64rz
66058U, // CMGTv4i16
15U, // CMGTv4i16rz
25095U, // CMGTv4i32
16U, // CMGTv4i32rz
33287U, // CMGTv8i16
16U, // CMGTv8i16rz
74250U, // CMGTv8i8
17U, // CMGTv8i8rz
49673U, // CMHIv16i8
197U, // CMHIv1i64
57865U, // CMHIv2i32
16902U, // CMHIv2i64
66058U, // CMHIv4i16
25095U, // CMHIv4i32
33287U, // CMHIv8i16
74250U, // CMHIv8i8
49673U, // CMHSv16i8
197U, // CMHSv1i64
57865U, // CMHSv2i32
16902U, // CMHSv2i64
66058U, // CMHSv4i16
25095U, // CMHSv4i32
33287U, // CMHSv8i16
74250U, // CMHSv8i8
5253521U, // CMLA_ZZZI_H
71958661U, // CMLA_ZZZI_S
139968U, // CMLA_ZZZ_B
5775429U, // CMLA_ZZZ_D
139985U, // CMLA_ZZZ_H
5775493U, // CMLA_ZZZ_S
13U, // CMLEv16i8rz
14U, // CMLEv1i64rz
14U, // CMLEv2i32rz
15U, // CMLEv2i64rz
15U, // CMLEv4i16rz
16U, // CMLEv4i32rz
16U, // CMLEv8i16rz
17U, // CMLEv8i8rz
13U, // CMLTv16i8rz
14U, // CMLTv1i64rz
14U, // CMLTv2i32rz
15U, // CMLTv2i64rz
15U, // CMLTv4i16rz
16U, // CMLTv4i32rz
16U, // CMLTv8i16rz
17U, // CMLTv8i8rz
8843U, // CMPEQ_PPzZI_B
8587U, // CMPEQ_PPzZI_D
90824U, // CMPEQ_PPzZI_H
8971U, // CMPEQ_PPzZI_S
533131U, // CMPEQ_PPzZZ_B
1057163U, // CMPEQ_PPzZZ_D
1614536U, // CMPEQ_PPzZZ_H
2106123U, // CMPEQ_PPzZZ_S
1057419U, // CMPEQ_WIDE_PPzZZ_B
99016U, // CMPEQ_WIDE_PPzZZ_H
1057547U, // CMPEQ_WIDE_PPzZZ_S
8843U, // CMPGE_PPzZI_B
8587U, // CMPGE_PPzZI_D
90824U, // CMPGE_PPzZI_H
8971U, // CMPGE_PPzZI_S
533131U, // CMPGE_PPzZZ_B
1057163U, // CMPGE_PPzZZ_D
1614536U, // CMPGE_PPzZZ_H
2106123U, // CMPGE_PPzZZ_S
1057419U, // CMPGE_WIDE_PPzZZ_B
99016U, // CMPGE_WIDE_PPzZZ_H
1057547U, // CMPGE_WIDE_PPzZZ_S
8843U, // CMPGT_PPzZI_B
8587U, // CMPGT_PPzZI_D
90824U, // CMPGT_PPzZI_H
8971U, // CMPGT_PPzZI_S
533131U, // CMPGT_PPzZZ_B
1057163U, // CMPGT_PPzZZ_D
1614536U, // CMPGT_PPzZZ_H
2106123U, // CMPGT_PPzZZ_S
1057419U, // CMPGT_WIDE_PPzZZ_B
99016U, // CMPGT_WIDE_PPzZZ_H
1057547U, // CMPGT_WIDE_PPzZZ_S
6824587U, // CMPHI_PPzZI_B
6824331U, // CMPHI_PPzZI_D
148168U, // CMPHI_PPzZI_H
6824715U, // CMPHI_PPzZI_S
533131U, // CMPHI_PPzZZ_B
1057163U, // CMPHI_PPzZZ_D
1614536U, // CMPHI_PPzZZ_H
2106123U, // CMPHI_PPzZZ_S
1057419U, // CMPHI_WIDE_PPzZZ_B
99016U, // CMPHI_WIDE_PPzZZ_H
1057547U, // CMPHI_WIDE_PPzZZ_S
6824587U, // CMPHS_PPzZI_B
6824331U, // CMPHS_PPzZI_D
148168U, // CMPHS_PPzZI_H
6824715U, // CMPHS_PPzZI_S
533131U, // CMPHS_PPzZZ_B
1057163U, // CMPHS_PPzZZ_D
1614536U, // CMPHS_PPzZZ_H
2106123U, // CMPHS_PPzZZ_S
1057419U, // CMPHS_WIDE_PPzZZ_B
99016U, // CMPHS_WIDE_PPzZZ_H
1057547U, // CMPHS_WIDE_PPzZZ_S
8843U, // CMPLE_PPzZI_B
8587U, // CMPLE_PPzZI_D
90824U, // CMPLE_PPzZI_H
8971U, // CMPLE_PPzZI_S
1057419U, // CMPLE_WIDE_PPzZZ_B
99016U, // CMPLE_WIDE_PPzZZ_H
1057547U, // CMPLE_WIDE_PPzZZ_S
6824587U, // CMPLO_PPzZI_B
6824331U, // CMPLO_PPzZI_D
148168U, // CMPLO_PPzZI_H
6824715U, // CMPLO_PPzZI_S
1057419U, // CMPLO_WIDE_PPzZZ_B
99016U, // CMPLO_WIDE_PPzZZ_H
1057547U, // CMPLO_WIDE_PPzZZ_S
6824587U, // CMPLS_PPzZI_B
6824331U, // CMPLS_PPzZI_D
148168U, // CMPLS_PPzZI_H
6824715U, // CMPLS_PPzZI_S
1057419U, // CMPLS_WIDE_PPzZZ_B
99016U, // CMPLS_WIDE_PPzZZ_H
1057547U, // CMPLS_WIDE_PPzZZ_S
8843U, // CMPLT_PPzZI_B
8587U, // CMPLT_PPzZI_D
90824U, // CMPLT_PPzZI_H
8971U, // CMPLT_PPzZI_S
1057419U, // CMPLT_WIDE_PPzZZ_B
99016U, // CMPLT_WIDE_PPzZZ_H
1057547U, // CMPLT_WIDE_PPzZZ_S
8843U, // CMPNE_PPzZI_B
8587U, // CMPNE_PPzZI_D
90824U, // CMPNE_PPzZI_H
8971U, // CMPNE_PPzZI_S
533131U, // CMPNE_PPzZZ_B
1057163U, // CMPNE_PPzZZ_D
1614536U, // CMPNE_PPzZZ_H
2106123U, // CMPNE_PPzZZ_S
1057419U, // CMPNE_WIDE_PPzZZ_B
99016U, // CMPNE_WIDE_PPzZZ_H
1057547U, // CMPNE_WIDE_PPzZZ_S
0U, // CMP_SWAP_128
0U, // CMP_SWAP_16
0U, // CMP_SWAP_32
0U, // CMP_SWAP_64
0U, // CMP_SWAP_8
49673U, // CMTSTv16i8
197U, // CMTSTv1i64
57865U, // CMTSTv2i32
16902U, // CMTSTv2i64
66058U, // CMTSTv4i16
25095U, // CMTSTv4i32
33287U, // CMTSTv8i16
74250U, // CMTSTv8i8
0U, // CNOT_ZPmZ_B
0U, // CNOT_ZPmZ_D
0U, // CNOT_ZPmZ_H
1U, // CNOT_ZPmZ_S
18U, // CNTB_XPiI
18U, // CNTD_XPiI
18U, // CNTH_XPiI
645U, // CNTP_XPP_B
389U, // CNTP_XPP_D
325U, // CNTP_XPP_H
773U, // CNTP_XPP_S
18U, // CNTW_XPiI
0U, // CNT_ZPmZ_B
0U, // CNT_ZPmZ_D
0U, // CNT_ZPmZ_H
1U, // CNT_ZPmZ_S
1U, // CNTv16i8
5U, // CNTv8i8
389U, // COMPACT_ZPZ_D
773U, // COMPACT_ZPZ_S
18U, // CPY_ZPmI_B
19U, // CPY_ZPmI_D
0U, // CPY_ZPmI_H
19U, // CPY_ZPmI_S
20U, // CPY_ZPmR_B
20U, // CPY_ZPmR_D
2U, // CPY_ZPmR_H
20U, // CPY_ZPmR_S
20U, // CPY_ZPmV_B
20U, // CPY_ZPmV_D
2U, // CPY_ZPmV_H
20U, // CPY_ZPmV_S
2507U, // CPY_ZPzI_B
2571U, // CPY_ZPzI_D
20U, // CPY_ZPzI_H
2635U, // CPY_ZPzI_S
2709U, // CPYi16
2709U, // CPYi32
2710U, // CPYi64
2710U, // CPYi8
197U, // CRC32Brr
197U, // CRC32CBrr
197U, // CRC32CHrr
197U, // CRC32CWrr
197U, // CRC32CXrr
197U, // CRC32Hrr
197U, // CRC32Wrr
197U, // CRC32Xrr
4202693U, // CSELWr
4202693U, // CSELXr
4202693U, // CSINCWr
4202693U, // CSINCXr
4202693U, // CSINVWr
4202693U, // CSINVXr
4202693U, // CSNEGWr
4202693U, // CSNEGXr
2U, // CTERMEQ_WW
2U, // CTERMEQ_XX
2U, // CTERMNE_WW
2U, // CTERMNE_XX
0U, // CompilerBarrier
0U, // DCPS1
0U, // DCPS2
0U, // DCPS3
0U, // DECB_XPiI
0U, // DECD_XPiI
0U, // DECD_ZPiI
0U, // DECH_XPiI
0U, // DECH_ZPiI
2U, // DECP_XP_B
2U, // DECP_XP_D
2U, // DECP_XP_H
2U, // DECP_XP_S
2U, // DECP_ZP_D
0U, // DECP_ZP_H
2U, // DECP_ZP_S
0U, // DECW_XPiI
0U, // DECW_ZPiI
0U, // DMB
0U, // DRPS
0U, // DSB
0U, // DUPM_ZI
0U, // DUP_ZI_B
0U, // DUP_ZI_D
0U, // DUP_ZI_H
0U, // DUP_ZI_S
2U, // DUP_ZR_B
2U, // DUP_ZR_D
0U, // DUP_ZR_H
2U, // DUP_ZR_S
23U, // DUP_ZZI_B
23U, // DUP_ZZI_D
0U, // DUP_ZZI_H
0U, // DUP_ZZI_Q
23U, // DUP_ZZI_S
2U, // DUPv16i8gpr
2710U, // DUPv16i8lane
2U, // DUPv2i32gpr
2709U, // DUPv2i32lane
2U, // DUPv2i64gpr
2710U, // DUPv2i64lane
2U, // DUPv4i16gpr
2709U, // DUPv4i16lane
2U, // DUPv4i32gpr
2709U, // DUPv4i32lane
2U, // DUPv8i16gpr
2709U, // DUPv8i16lane
2U, // DUPv8i8gpr
2710U, // DUPv8i8lane
0U, // EMITBKEY
0U, // EONWrr
901U, // EONWrs
0U, // EONXrr
901U, // EONXrs
36282889U, // EOR3
1057157U, // EOR3_ZZZZ_D
0U, // EORBT_ZZZ_B
69U, // EORBT_ZZZ_D
17U, // EORBT_ZZZ_H
133U, // EORBT_ZZZ_S
533131U, // EORS_PPzPP
0U, // EORTB_ZZZ_B
69U, // EORTB_ZZZ_D
17U, // EORTB_ZZZ_H
133U, // EORTB_ZZZ_S
645U, // EORV_VPZ_B
389U, // EORV_VPZ_D
325U, // EORV_VPZ_H
773U, // EORV_VPZ_S
2245U, // EORWri
0U, // EORWrr
901U, // EORWrs
2309U, // EORXri
0U, // EORXrr
901U, // EORXrs
533131U, // EOR_PPzPP
2309U, // EOR_ZI
533128U, // EOR_ZPmZ_B
1057160U, // EOR_ZPmZ_D
1614536U, // EOR_ZPmZ_H
2106120U, // EOR_ZPmZ_S
389U, // EOR_ZZZ
49673U, // EORv16i8
74250U, // EORv8i8
0U, // ERET
0U, // ERETAA
0U, // ERETAB
8389U, // EXTRWrri
8389U, // EXTRXrri
6824581U, // EXT_ZZI
23U, // EXT_ZZI_B
107017U, // EXTv16i8
156170U, // EXTv8i8
0U, // F128CSEL
197U, // FABD16
197U, // FABD32
197U, // FABD64
1057160U, // FABD_ZPmZ_D
1614536U, // FABD_ZPmZ_H
2106120U, // FABD_ZPmZ_S
57865U, // FABDv2f32
16902U, // FABDv2f64
66058U, // FABDv4f16
25095U, // FABDv4f32
33287U, // FABDv8f16
2U, // FABSDr
2U, // FABSHr
2U, // FABSSr
0U, // FABS_ZPmZ_D
0U, // FABS_ZPmZ_H
1U, // FABS_ZPmZ_S
2U, // FABSv2f32
3U, // FABSv2f64
3U, // FABSv4f16
4U, // FABSv4f32
4U, // FABSv8f16
197U, // FACGE16
197U, // FACGE32
197U, // FACGE64
1057163U, // FACGE_PPzZZ_D
1614536U, // FACGE_PPzZZ_H
2106123U, // FACGE_PPzZZ_S
57865U, // FACGEv2f32
16902U, // FACGEv2f64
66058U, // FACGEv4f16
25095U, // FACGEv4f32
33287U, // FACGEv8f16
197U, // FACGT16
197U, // FACGT32
197U, // FACGT64
1057163U, // FACGT_PPzZZ_D
1614536U, // FACGT_PPzZZ_H
2106123U, // FACGT_PPzZZ_S
57865U, // FACGTv2f32
16902U, // FACGTv2f64
66058U, // FACGTv4f16
25095U, // FACGTv4f32
33287U, // FACGTv8f16
1056965U, // FADDA_VPZ_D
6299845U, // FADDA_VPZ_H
2105541U, // FADDA_VPZ_S
197U, // FADDDrr
197U, // FADDHrr
1057160U, // FADDP_ZPmZZ_D
1614536U, // FADDP_ZPmZZ_H
2106120U, // FADDP_ZPmZZ_S
57865U, // FADDPv2f32
16902U, // FADDPv2f64
24U, // FADDPv2i16p
2U, // FADDPv2i32p
3U, // FADDPv2i64p
66058U, // FADDPv4f16
25095U, // FADDPv4f32
33287U, // FADDPv8f16
197U, // FADDSrr
389U, // FADDV_VPZ_D
325U, // FADDV_VPZ_H
773U, // FADDV_VPZ_S
7348616U, // FADD_ZPmI_D
164552U, // FADD_ZPmI_H
7349000U, // FADD_ZPmI_S
1057160U, // FADD_ZPmZ_D
1614536U, // FADD_ZPmZ_H
2106120U, // FADD_ZPmZ_S
389U, // FADD_ZZZ_D
8U, // FADD_ZZZ_H
773U, // FADD_ZZZ_S
57865U, // FADDv2f32
16902U, // FADDv2f64
66058U, // FADDv4f16
25095U, // FADDv4f32
33287U, // FADDv8f16
101720456U, // FCADD_ZPmZ_D
138977992U, // FCADD_ZPmZ_H
102769416U, // FCADD_ZPmZ_S
3842569U, // FCADDv2f32
3850758U, // FCADDv2f64
3858954U, // FCADDv4f16
3867143U, // FCADDv4f32
3875335U, // FCADDv8f16
4202693U, // FCCMPDrr
4202693U, // FCCMPEDrr
4202693U, // FCCMPEHrr
4202693U, // FCCMPESrr
4202693U, // FCCMPHrr
4202693U, // FCCMPSrr
197U, // FCMEQ16
197U, // FCMEQ32
197U, // FCMEQ64
213387U, // FCMEQ_PPzZ0_D
2760U, // FCMEQ_PPzZ0_H
213771U, // FCMEQ_PPzZ0_S
1057163U, // FCMEQ_PPzZZ_D
1614536U, // FCMEQ_PPzZZ_H
2106123U, // FCMEQ_PPzZZ_S
24U, // FCMEQv1i16rz
24U, // FCMEQv1i32rz
24U, // FCMEQv1i64rz
57865U, // FCMEQv2f32
16902U, // FCMEQv2f64
25U, // FCMEQv2i32rz
25U, // FCMEQv2i64rz
66058U, // FCMEQv4f16
25095U, // FCMEQv4f32
26U, // FCMEQv4i16rz
26U, // FCMEQv4i32rz
33287U, // FCMEQv8f16
27U, // FCMEQv8i16rz
197U, // FCMGE16
197U, // FCMGE32
197U, // FCMGE64
213387U, // FCMGE_PPzZ0_D
2760U, // FCMGE_PPzZ0_H
213771U, // FCMGE_PPzZ0_S
1057163U, // FCMGE_PPzZZ_D
1614536U, // FCMGE_PPzZZ_H
2106123U, // FCMGE_PPzZZ_S
24U, // FCMGEv1i16rz
24U, // FCMGEv1i32rz
24U, // FCMGEv1i64rz
57865U, // FCMGEv2f32
16902U, // FCMGEv2f64
25U, // FCMGEv2i32rz
25U, // FCMGEv2i64rz
66058U, // FCMGEv4f16
25095U, // FCMGEv4f32
26U, // FCMGEv4i16rz
26U, // FCMGEv4i32rz
33287U, // FCMGEv8f16
27U, // FCMGEv8i16rz
197U, // FCMGT16
197U, // FCMGT32
197U, // FCMGT64
213387U, // FCMGT_PPzZ0_D
2760U, // FCMGT_PPzZ0_H
213771U, // FCMGT_PPzZ0_S
1057163U, // FCMGT_PPzZZ_D
1614536U, // FCMGT_PPzZZ_H
2106123U, // FCMGT_PPzZZ_S
24U, // FCMGTv1i16rz
24U, // FCMGTv1i32rz
24U, // FCMGTv1i64rz
57865U, // FCMGTv2f32
16902U, // FCMGTv2f64
25U, // FCMGTv2i32rz
25U, // FCMGTv2i64rz
66058U, // FCMGTv4f16
25095U, // FCMGTv4f32
26U, // FCMGTv4i16rz
26U, // FCMGTv4i32rz
33287U, // FCMGTv8f16
27U, // FCMGTv8i16rz
376971336U, // FCMLA_ZPmZZ_D
72049361U, // FCMLA_ZPmZZ_H
377495688U, // FCMLA_ZPmZZ_S
5253521U, // FCMLA_ZZZI_H
71958661U, // FCMLA_ZZZI_S
5939785U, // FCMLAv2f32
5947974U, // FCMLAv2f64
5956170U, // FCMLAv4f16
378241610U, // FCMLAv4f16_indexed
5964359U, // FCMLAv4f32
378249799U, // FCMLAv4f32_indexed
5972551U, // FCMLAv8f16
378241607U, // FCMLAv8f16_indexed
213387U, // FCMLE_PPzZ0_D
2760U, // FCMLE_PPzZ0_H
213771U, // FCMLE_PPzZ0_S
24U, // FCMLEv1i16rz
24U, // FCMLEv1i32rz
24U, // FCMLEv1i64rz
25U, // FCMLEv2i32rz
25U, // FCMLEv2i64rz
26U, // FCMLEv4i16rz
26U, // FCMLEv4i32rz
27U, // FCMLEv8i16rz
213387U, // FCMLT_PPzZ0_D
2760U, // FCMLT_PPzZ0_H
213771U, // FCMLT_PPzZ0_S
24U, // FCMLTv1i16rz
24U, // FCMLTv1i32rz
24U, // FCMLTv1i64rz
25U, // FCMLTv2i32rz
25U, // FCMLTv2i64rz
26U, // FCMLTv4i16rz
26U, // FCMLTv4i32rz
27U, // FCMLTv8i16rz
213387U, // FCMNE_PPzZ0_D
2760U, // FCMNE_PPzZ0_H
213771U, // FCMNE_PPzZ0_S
1057163U, // FCMNE_PPzZZ_D
1614536U, // FCMNE_PPzZZ_H
2106123U, // FCMNE_PPzZZ_S
0U, // FCMPDri
2U, // FCMPDrr
0U, // FCMPEDri
2U, // FCMPEDrr
0U, // FCMPEHri
2U, // FCMPEHrr
0U, // FCMPESri
2U, // FCMPESrr
0U, // FCMPHri
2U, // FCMPHrr
0U, // FCMPSri
2U, // FCMPSrr
1057163U, // FCMUO_PPzZZ_D
1614536U, // FCMUO_PPzZZ_H
2106123U, // FCMUO_PPzZZ_S
27U, // FCPY_ZPmI_D
0U, // FCPY_ZPmI_H
27U, // FCPY_ZPmI_S
4202693U, // FCSELDrrr
4202693U, // FCSELHrrr
4202693U, // FCSELSrrr
2U, // FCVTASUWDr
2U, // FCVTASUWHr
2U, // FCVTASUWSr
2U, // FCVTASUXDr
2U, // FCVTASUXHr
2U, // FCVTASUXSr
2U, // FCVTASv1f16
2U, // FCVTASv1i32
2U, // FCVTASv1i64
2U, // FCVTASv2f32
3U, // FCVTASv2f64
3U, // FCVTASv4f16
4U, // FCVTASv4f32
4U, // FCVTASv8f16
2U, // FCVTAUUWDr
2U, // FCVTAUUWHr
2U, // FCVTAUUWSr
2U, // FCVTAUUXDr
2U, // FCVTAUUXHr
2U, // FCVTAUUXSr
2U, // FCVTAUv1f16
2U, // FCVTAUv1i32
2U, // FCVTAUv1i64
2U, // FCVTAUv2f32
3U, // FCVTAUv2f64
3U, // FCVTAUv4f16
4U, // FCVTAUv4f32
4U, // FCVTAUv8f16
2U, // FCVTDHr
2U, // FCVTDSr
2U, // FCVTHDr
2U, // FCVTHSr
17U, // FCVTLT_ZPmZ_HtoS
1U, // FCVTLT_ZPmZ_StoD
2U, // FCVTLv2i32
3U, // FCVTLv4i16
4U, // FCVTLv4i32
4U, // FCVTLv8i16
2U, // FCVTMSUWDr
2U, // FCVTMSUWHr
2U, // FCVTMSUWSr
2U, // FCVTMSUXDr
2U, // FCVTMSUXHr
2U, // FCVTMSUXSr
2U, // FCVTMSv1f16
2U, // FCVTMSv1i32
2U, // FCVTMSv1i64
2U, // FCVTMSv2f32
3U, // FCVTMSv2f64
3U, // FCVTMSv4f16
4U, // FCVTMSv4f32
4U, // FCVTMSv8f16
2U, // FCVTMUUWDr
2U, // FCVTMUUWHr
2U, // FCVTMUUWSr
2U, // FCVTMUUXDr
2U, // FCVTMUUXHr
2U, // FCVTMUUXSr
2U, // FCVTMUv1f16
2U, // FCVTMUv1i32
2U, // FCVTMUv1i64
2U, // FCVTMUv2f32
3U, // FCVTMUv2f64
3U, // FCVTMUv4f16
4U, // FCVTMUv4f32
4U, // FCVTMUv8f16
2U, // FCVTNSUWDr
2U, // FCVTNSUWHr
2U, // FCVTNSUWSr
2U, // FCVTNSUXDr
2U, // FCVTNSUXHr
2U, // FCVTNSUXSr
2U, // FCVTNSv1f16
2U, // FCVTNSv1i32
2U, // FCVTNSv1i64
2U, // FCVTNSv2f32
3U, // FCVTNSv2f64
3U, // FCVTNSv4f16
4U, // FCVTNSv4f32
4U, // FCVTNSv8f16
0U, // FCVTNT_ZPmZ_DtoS
0U, // FCVTNT_ZPmZ_StoH
2U, // FCVTNUUWDr
2U, // FCVTNUUWHr
2U, // FCVTNUUWSr
2U, // FCVTNUUXDr
2U, // FCVTNUUXHr
2U, // FCVTNUUXSr
2U, // FCVTNUv1f16
2U, // FCVTNUv1i32
2U, // FCVTNUv1i64
2U, // FCVTNUv2f32
3U, // FCVTNUv2f64
3U, // FCVTNUv4f16
4U, // FCVTNUv4f32
4U, // FCVTNUv8f16
3U, // FCVTNv2i32
4U, // FCVTNv4i16
3U, // FCVTNv4i32
4U, // FCVTNv8i16
2U, // FCVTPSUWDr
2U, // FCVTPSUWHr
2U, // FCVTPSUWSr
2U, // FCVTPSUXDr
2U, // FCVTPSUXHr
2U, // FCVTPSUXSr
2U, // FCVTPSv1f16
2U, // FCVTPSv1i32
2U, // FCVTPSv1i64
2U, // FCVTPSv2f32
3U, // FCVTPSv2f64
3U, // FCVTPSv4f16
4U, // FCVTPSv4f32
4U, // FCVTPSv8f16
2U, // FCVTPUUWDr
2U, // FCVTPUUWHr
2U, // FCVTPUUWSr
2U, // FCVTPUUXDr
2U, // FCVTPUUXHr
2U, // FCVTPUUXSr
2U, // FCVTPUv1f16
2U, // FCVTPUv1i32
2U, // FCVTPUv1i64
2U, // FCVTPUv2f32
3U, // FCVTPUv2f64
3U, // FCVTPUv4f16
4U, // FCVTPUv4f32
4U, // FCVTPUv8f16
2U, // FCVTSDr
2U, // FCVTSHr
0U, // FCVTXNT_ZPmZ_DtoS
2U, // FCVTXNv1i64
3U, // FCVTXNv2f32
3U, // FCVTXNv4f32
0U, // FCVTX_ZPmZ_DtoS
197U, // FCVTZSSWDri
197U, // FCVTZSSWHri
197U, // FCVTZSSWSri
197U, // FCVTZSSXDri
197U, // FCVTZSSXHri
197U, // FCVTZSSXSri
2U, // FCVTZSUWDr
2U, // FCVTZSUWHr
2U, // FCVTZSUWSr
2U, // FCVTZSUXDr
2U, // FCVTZSUXHr
2U, // FCVTZSUXSr
0U, // FCVTZS_ZPmZ_DtoD
0U, // FCVTZS_ZPmZ_DtoS
17U, // FCVTZS_ZPmZ_HtoD
0U, // FCVTZS_ZPmZ_HtoH
17U, // FCVTZS_ZPmZ_HtoS
1U, // FCVTZS_ZPmZ_StoD
1U, // FCVTZS_ZPmZ_StoS
197U, // FCVTZSd
197U, // FCVTZSh
197U, // FCVTZSs
2U, // FCVTZSv1f16
2U, // FCVTZSv1i32
2U, // FCVTZSv1i64
2U, // FCVTZSv2f32
3U, // FCVTZSv2f64
201U, // FCVTZSv2i32_shift
198U, // FCVTZSv2i64_shift
3U, // FCVTZSv4f16
4U, // FCVTZSv4f32
202U, // FCVTZSv4i16_shift
199U, // FCVTZSv4i32_shift
4U, // FCVTZSv8f16
199U, // FCVTZSv8i16_shift
197U, // FCVTZUSWDri
197U, // FCVTZUSWHri
197U, // FCVTZUSWSri
197U, // FCVTZUSXDri
197U, // FCVTZUSXHri
197U, // FCVTZUSXSri
2U, // FCVTZUUWDr
2U, // FCVTZUUWHr
2U, // FCVTZUUWSr
2U, // FCVTZUUXDr
2U, // FCVTZUUXHr
2U, // FCVTZUUXSr
0U, // FCVTZU_ZPmZ_DtoD
0U, // FCVTZU_ZPmZ_DtoS
17U, // FCVTZU_ZPmZ_HtoD
0U, // FCVTZU_ZPmZ_HtoH
17U, // FCVTZU_ZPmZ_HtoS
1U, // FCVTZU_ZPmZ_StoD
1U, // FCVTZU_ZPmZ_StoS
197U, // FCVTZUd
197U, // FCVTZUh
197U, // FCVTZUs
2U, // FCVTZUv1f16
2U, // FCVTZUv1i32
2U, // FCVTZUv1i64
2U, // FCVTZUv2f32
3U, // FCVTZUv2f64
201U, // FCVTZUv2i32_shift
198U, // FCVTZUv2i64_shift
3U, // FCVTZUv4f16
4U, // FCVTZUv4f32
202U, // FCVTZUv4i16_shift
199U, // FCVTZUv4i32_shift
4U, // FCVTZUv8f16
199U, // FCVTZUv8i16_shift
0U, // FCVT_ZPmZ_DtoH
0U, // FCVT_ZPmZ_DtoS
17U, // FCVT_ZPmZ_HtoD
17U, // FCVT_ZPmZ_HtoS
1U, // FCVT_ZPmZ_StoD
0U, // FCVT_ZPmZ_StoH
197U, // FDIVDrr
197U, // FDIVHrr
1057160U, // FDIVR_ZPmZ_D
1614536U, // FDIVR_ZPmZ_H
2106120U, // FDIVR_ZPmZ_S
197U, // FDIVSrr
1057160U, // FDIV_ZPmZ_D
1614536U, // FDIV_ZPmZ_H
2106120U, // FDIV_ZPmZ_S
57865U, // FDIVv2f32
16902U, // FDIVv2f64
66058U, // FDIVv4f16
25095U, // FDIVv4f32
33287U, // FDIVv8f16
0U, // FDUP_ZI_D
0U, // FDUP_ZI_H
0U, // FDUP_ZI_S
2U, // FEXPA_ZZ_D
0U, // FEXPA_ZZ_H
2U, // FEXPA_ZZ_S
2U, // FJCVTZS
0U, // FLOGB_ZPmZ_D
0U, // FLOGB_ZPmZ_H
1U, // FLOGB_ZPmZ_S
8389U, // FMADDDrrr
8389U, // FMADDHrrr
8389U, // FMADDSrrr
7872584U, // FMAD_ZPmZZ_D
1794769U, // FMAD_ZPmZZ_H
8396936U, // FMAD_ZPmZZ_S
197U, // FMAXDrr
197U, // FMAXHrr
197U, // FMAXNMDrr
197U, // FMAXNMHrr
1057160U, // FMAXNMP_ZPmZZ_D
1614536U, // FMAXNMP_ZPmZZ_H
2106120U, // FMAXNMP_ZPmZZ_S
57865U, // FMAXNMPv2f32
16902U, // FMAXNMPv2f64
24U, // FMAXNMPv2i16p
2U, // FMAXNMPv2i32p
3U, // FMAXNMPv2i64p
66058U, // FMAXNMPv4f16
25095U, // FMAXNMPv4f32
33287U, // FMAXNMPv8f16
197U, // FMAXNMSrr
389U, // FMAXNMV_VPZ_D
325U, // FMAXNMV_VPZ_H
773U, // FMAXNMV_VPZ_S
3U, // FMAXNMVv4i16v
4U, // FMAXNMVv4i32v
4U, // FMAXNMVv8i16v
9445768U, // FMAXNM_ZPmI_D
246472U, // FMAXNM_ZPmI_H
9446152U, // FMAXNM_ZPmI_S
1057160U, // FMAXNM_ZPmZ_D
1614536U, // FMAXNM_ZPmZ_H
2106120U, // FMAXNM_ZPmZ_S
57865U, // FMAXNMv2f32
16902U, // FMAXNMv2f64
66058U, // FMAXNMv4f16
25095U, // FMAXNMv4f32
33287U, // FMAXNMv8f16
1057160U, // FMAXP_ZPmZZ_D
1614536U, // FMAXP_ZPmZZ_H
2106120U, // FMAXP_ZPmZZ_S
57865U, // FMAXPv2f32
16902U, // FMAXPv2f64
24U, // FMAXPv2i16p
2U, // FMAXPv2i32p
3U, // FMAXPv2i64p
66058U, // FMAXPv4f16
25095U, // FMAXPv4f32
33287U, // FMAXPv8f16
197U, // FMAXSrr
389U, // FMAXV_VPZ_D
325U, // FMAXV_VPZ_H
773U, // FMAXV_VPZ_S
3U, // FMAXVv4i16v
4U, // FMAXVv4i32v
4U, // FMAXVv8i16v
9445768U, // FMAX_ZPmI_D
246472U, // FMAX_ZPmI_H
9446152U, // FMAX_ZPmI_S
1057160U, // FMAX_ZPmZ_D
1614536U, // FMAX_ZPmZ_H
2106120U, // FMAX_ZPmZ_S
57865U, // FMAXv2f32
16902U, // FMAXv2f64
66058U, // FMAXv4f16
25095U, // FMAXv4f32
33287U, // FMAXv8f16
197U, // FMINDrr
197U, // FMINHrr
197U, // FMINNMDrr
197U, // FMINNMHrr
1057160U, // FMINNMP_ZPmZZ_D
1614536U, // FMINNMP_ZPmZZ_H
2106120U, // FMINNMP_ZPmZZ_S
57865U, // FMINNMPv2f32
16902U, // FMINNMPv2f64
24U, // FMINNMPv2i16p
2U, // FMINNMPv2i32p
3U, // FMINNMPv2i64p
66058U, // FMINNMPv4f16
25095U, // FMINNMPv4f32
33287U, // FMINNMPv8f16
197U, // FMINNMSrr
389U, // FMINNMV_VPZ_D
325U, // FMINNMV_VPZ_H
773U, // FMINNMV_VPZ_S
3U, // FMINNMVv4i16v
4U, // FMINNMVv4i32v
4U, // FMINNMVv8i16v
9445768U, // FMINNM_ZPmI_D
246472U, // FMINNM_ZPmI_H
9446152U, // FMINNM_ZPmI_S
1057160U, // FMINNM_ZPmZ_D
1614536U, // FMINNM_ZPmZ_H
2106120U, // FMINNM_ZPmZ_S
57865U, // FMINNMv2f32
16902U, // FMINNMv2f64
66058U, // FMINNMv4f16
25095U, // FMINNMv4f32
33287U, // FMINNMv8f16
1057160U, // FMINP_ZPmZZ_D
1614536U, // FMINP_ZPmZZ_H
2106120U, // FMINP_ZPmZZ_S
57865U, // FMINPv2f32
16902U, // FMINPv2f64
24U, // FMINPv2i16p
2U, // FMINPv2i32p
3U, // FMINPv2i64p
66058U, // FMINPv4f16
25095U, // FMINPv4f32
33287U, // FMINPv8f16
197U, // FMINSrr
389U, // FMINV_VPZ_D
325U, // FMINV_VPZ_H
773U, // FMINV_VPZ_S
3U, // FMINVv4i16v
4U, // FMINVv4i32v
4U, // FMINVv8i16v
9445768U, // FMIN_ZPmI_D
246472U, // FMIN_ZPmI_H
9446152U, // FMIN_ZPmI_S
1057160U, // FMIN_ZPmZ_D
1614536U, // FMIN_ZPmZ_H
2106120U, // FMIN_ZPmZ_S
57865U, // FMINv2f32
16902U, // FMINv2f64
66058U, // FMINv4f16
25095U, // FMINv4f32
33287U, // FMINv8f16
2844U, // FMLAL2lanev4f16
9142858U, // FMLAL2lanev8f16
2908U, // FMLAL2v4f16
66122U, // FMLAL2v8f16
1704389U, // FMLALB_ZZZI_SHH
453U, // FMLALB_ZZZ_SHH
1704389U, // FMLALT_ZZZI_SHH
453U, // FMLALT_ZZZ_SHH
2844U, // FMLALlanev4f16
9142858U, // FMLALlanev8f16
2908U, // FMLALv4f16
66122U, // FMLALv8f16
7872584U, // FMLA_ZPmZZ_D
1794769U, // FMLA_ZPmZZ_H
8396936U, // FMLA_ZPmZZ_S
1704005U, // FMLA_ZZZI_D
2449U, // FMLA_ZZZI_H
1704069U, // FMLA_ZZZI_S
9142853U, // FMLAv1i16_indexed
9151045U, // FMLAv1i32_indexed
9167429U, // FMLAv1i64_indexed
57929U, // FMLAv2f32
16966U, // FMLAv2f64
9151049U, // FMLAv2i32_indexed
9167430U, // FMLAv2i64_indexed
66122U, // FMLAv4f16
25159U, // FMLAv4f32
9142858U, // FMLAv4i16_indexed
9151047U, // FMLAv4i32_indexed
33351U, // FMLAv8f16
9142855U, // FMLAv8i16_indexed
2844U, // FMLSL2lanev4f16
9142858U, // FMLSL2lanev8f16
2908U, // FMLSL2v4f16
66122U, // FMLSL2v8f16
1704389U, // FMLSLB_ZZZI_SHH
453U, // FMLSLB_ZZZ_SHH
1704389U, // FMLSLT_ZZZI_SHH
453U, // FMLSLT_ZZZ_SHH
2844U, // FMLSLlanev4f16
9142858U, // FMLSLlanev8f16
2908U, // FMLSLv4f16
66122U, // FMLSLv8f16
7872584U, // FMLS_ZPmZZ_D
1794769U, // FMLS_ZPmZZ_H
8396936U, // FMLS_ZPmZZ_S
1704005U, // FMLS_ZZZI_D
2449U, // FMLS_ZZZI_H
1704069U, // FMLS_ZZZI_S
9142853U, // FMLSv1i16_indexed
9151045U, // FMLSv1i32_indexed
9167429U, // FMLSv1i64_indexed
57929U, // FMLSv2f32
16966U, // FMLSv2f64
9151049U, // FMLSv2i32_indexed
9167430U, // FMLSv2i64_indexed
66122U, // FMLSv4f16
25159U, // FMLSv4f32
9142858U, // FMLSv4i16_indexed
9151047U, // FMLSv4i32_indexed
33351U, // FMLSv8f16
9142855U, // FMLSv8i16_indexed
0U, // FMOVD0
2710U, // FMOVDXHighr
2U, // FMOVDXr
0U, // FMOVDi
2U, // FMOVDr
0U, // FMOVH0
2U, // FMOVHWr
2U, // FMOVHXr
0U, // FMOVHi
2U, // FMOVHr
0U, // FMOVS0
2U, // FMOVSWr
0U, // FMOVSi
2U, // FMOVSr
2U, // FMOVWHr
2U, // FMOVWSr
2U, // FMOVXDHighr
2U, // FMOVXDr
2U, // FMOVXHr
0U, // FMOVv2f32_ns
0U, // FMOVv2f64_ns
0U, // FMOVv4f16_ns
0U, // FMOVv4f32_ns
0U, // FMOVv8f16_ns
7872584U, // FMSB_ZPmZZ_D
1794769U, // FMSB_ZPmZZ_H
8396936U, // FMSB_ZPmZZ_S
8389U, // FMSUBDrrr
8389U, // FMSUBHrrr
8389U, // FMSUBSrrr
197U, // FMULDrr
197U, // FMULHrr
197U, // FMULSrr
197U, // FMULX16
197U, // FMULX32
197U, // FMULX64
1057160U, // FMULX_ZPmZ_D
1614536U, // FMULX_ZPmZ_H
2106120U, // FMULX_ZPmZ_S
10191365U, // FMULXv1i16_indexed
10199557U, // FMULXv1i32_indexed
10215941U, // FMULXv1i64_indexed
57865U, // FMULXv2f32
16902U, // FMULXv2f64
10199561U, // FMULXv2i32_indexed
10215942U, // FMULXv2i64_indexed
66058U, // FMULXv4f16
25095U, // FMULXv4f32
10191370U, // FMULXv4i16_indexed
10199559U, // FMULXv4i32_indexed
33287U, // FMULXv8f16
10191367U, // FMULXv8i16_indexed
10494344U, // FMUL_ZPmI_D
262856U, // FMUL_ZPmI_H
10494728U, // FMUL_ZPmI_S
1057160U, // FMUL_ZPmZ_D
1614536U, // FMUL_ZPmZ_H
2106120U, // FMUL_ZPmZ_S
270725U, // FMUL_ZZZI_D
2952U, // FMUL_ZZZI_H
271109U, // FMUL_ZZZI_S
389U, // FMUL_ZZZ_D
8U, // FMUL_ZZZ_H
773U, // FMUL_ZZZ_S
10191365U, // FMULv1i16_indexed
10199557U, // FMULv1i32_indexed
10215941U, // FMULv1i64_indexed
57865U, // FMULv2f32
16902U, // FMULv2f64
10199561U, // FMULv2i32_indexed
10215942U, // FMULv2i64_indexed
66058U, // FMULv4f16
25095U, // FMULv4f32
10191370U, // FMULv4i16_indexed
10199559U, // FMULv4i32_indexed
33287U, // FMULv8f16
10191367U, // FMULv8i16_indexed
2U, // FNEGDr
2U, // FNEGHr
2U, // FNEGSr
0U, // FNEG_ZPmZ_D
0U, // FNEG_ZPmZ_H
1U, // FNEG_ZPmZ_S
2U, // FNEGv2f32
3U, // FNEGv2f64
3U, // FNEGv4f16
4U, // FNEGv4f32
4U, // FNEGv8f16
8389U, // FNMADDDrrr
8389U, // FNMADDHrrr
8389U, // FNMADDSrrr
7872584U, // FNMAD_ZPmZZ_D
1794769U, // FNMAD_ZPmZZ_H
8396936U, // FNMAD_ZPmZZ_S
7872584U, // FNMLA_ZPmZZ_D
1794769U, // FNMLA_ZPmZZ_H
8396936U, // FNMLA_ZPmZZ_S
7872584U, // FNMLS_ZPmZZ_D
1794769U, // FNMLS_ZPmZZ_H
8396936U, // FNMLS_ZPmZZ_S
7872584U, // FNMSB_ZPmZZ_D
1794769U, // FNMSB_ZPmZZ_H
8396936U, // FNMSB_ZPmZZ_S
8389U, // FNMSUBDrrr
8389U, // FNMSUBHrrr
8389U, // FNMSUBSrrr
197U, // FNMULDrr
197U, // FNMULHrr
197U, // FNMULSrr
2U, // FRECPE_ZZ_D
0U, // FRECPE_ZZ_H
2U, // FRECPE_ZZ_S
2U, // FRECPEv1f16
2U, // FRECPEv1i32
2U, // FRECPEv1i64
2U, // FRECPEv2f32
3U, // FRECPEv2f64
3U, // FRECPEv4f16
4U, // FRECPEv4f32
4U, // FRECPEv8f16
197U, // FRECPS16
197U, // FRECPS32
197U, // FRECPS64
389U, // FRECPS_ZZZ_D
8U, // FRECPS_ZZZ_H
773U, // FRECPS_ZZZ_S
57865U, // FRECPSv2f32
16902U, // FRECPSv2f64
66058U, // FRECPSv4f16
25095U, // FRECPSv4f32
33287U, // FRECPSv8f16
0U, // FRECPX_ZPmZ_D
0U, // FRECPX_ZPmZ_H
1U, // FRECPX_ZPmZ_S
2U, // FRECPXv1f16
2U, // FRECPXv1i32
2U, // FRECPXv1i64
2U, // FRINT32XDr
2U, // FRINT32XSr
2U, // FRINT32Xv2f32
3U, // FRINT32Xv2f64
4U, // FRINT32Xv4f32
2U, // FRINT32ZDr
2U, // FRINT32ZSr
2U, // FRINT32Zv2f32
3U, // FRINT32Zv2f64
4U, // FRINT32Zv4f32
2U, // FRINT64XDr
2U, // FRINT64XSr
2U, // FRINT64Xv2f32
3U, // FRINT64Xv2f64
4U, // FRINT64Xv4f32
2U, // FRINT64ZDr
2U, // FRINT64ZSr
2U, // FRINT64Zv2f32
3U, // FRINT64Zv2f64
4U, // FRINT64Zv4f32
2U, // FRINTADr
2U, // FRINTAHr
2U, // FRINTASr
0U, // FRINTA_ZPmZ_D
0U, // FRINTA_ZPmZ_H
1U, // FRINTA_ZPmZ_S
2U, // FRINTAv2f32
3U, // FRINTAv2f64
3U, // FRINTAv4f16
4U, // FRINTAv4f32
4U, // FRINTAv8f16
2U, // FRINTIDr
2U, // FRINTIHr
2U, // FRINTISr
0U, // FRINTI_ZPmZ_D
0U, // FRINTI_ZPmZ_H
1U, // FRINTI_ZPmZ_S
2U, // FRINTIv2f32
3U, // FRINTIv2f64
3U, // FRINTIv4f16
4U, // FRINTIv4f32
4U, // FRINTIv8f16
2U, // FRINTMDr
2U, // FRINTMHr
2U, // FRINTMSr
0U, // FRINTM_ZPmZ_D
0U, // FRINTM_ZPmZ_H
1U, // FRINTM_ZPmZ_S
2U, // FRINTMv2f32
3U, // FRINTMv2f64
3U, // FRINTMv4f16
4U, // FRINTMv4f32
4U, // FRINTMv8f16
2U, // FRINTNDr
2U, // FRINTNHr
2U, // FRINTNSr
0U, // FRINTN_ZPmZ_D
0U, // FRINTN_ZPmZ_H
1U, // FRINTN_ZPmZ_S
2U, // FRINTNv2f32
3U, // FRINTNv2f64
3U, // FRINTNv4f16
4U, // FRINTNv4f32
4U, // FRINTNv8f16
2U, // FRINTPDr
2U, // FRINTPHr
2U, // FRINTPSr
0U, // FRINTP_ZPmZ_D
0U, // FRINTP_ZPmZ_H
1U, // FRINTP_ZPmZ_S
2U, // FRINTPv2f32
3U, // FRINTPv2f64
3U, // FRINTPv4f16
4U, // FRINTPv4f32
4U, // FRINTPv8f16
2U, // FRINTXDr
2U, // FRINTXHr
2U, // FRINTXSr
0U, // FRINTX_ZPmZ_D
0U, // FRINTX_ZPmZ_H
1U, // FRINTX_ZPmZ_S
2U, // FRINTXv2f32
3U, // FRINTXv2f64
3U, // FRINTXv4f16
4U, // FRINTXv4f32
4U, // FRINTXv8f16
2U, // FRINTZDr
2U, // FRINTZHr
2U, // FRINTZSr
0U, // FRINTZ_ZPmZ_D
0U, // FRINTZ_ZPmZ_H
1U, // FRINTZ_ZPmZ_S
2U, // FRINTZv2f32
3U, // FRINTZv2f64
3U, // FRINTZv4f16
4U, // FRINTZv4f32
4U, // FRINTZv8f16
2U, // FRSQRTE_ZZ_D
0U, // FRSQRTE_ZZ_H
2U, // FRSQRTE_ZZ_S
2U, // FRSQRTEv1f16
2U, // FRSQRTEv1i32
2U, // FRSQRTEv1i64
2U, // FRSQRTEv2f32
3U, // FRSQRTEv2f64
3U, // FRSQRTEv4f16
4U, // FRSQRTEv4f32
4U, // FRSQRTEv8f16
197U, // FRSQRTS16
197U, // FRSQRTS32
197U, // FRSQRTS64
389U, // FRSQRTS_ZZZ_D
8U, // FRSQRTS_ZZZ_H
773U, // FRSQRTS_ZZZ_S
57865U, // FRSQRTSv2f32
16902U, // FRSQRTSv2f64
66058U, // FRSQRTSv4f16
25095U, // FRSQRTSv4f32
33287U, // FRSQRTSv8f16
1057160U, // FSCALE_ZPmZ_D
1614536U, // FSCALE_ZPmZ_H
2106120U, // FSCALE_ZPmZ_S
2U, // FSQRTDr
2U, // FSQRTHr
2U, // FSQRTSr
0U, // FSQRT_ZPmZ_D
0U, // FSQRT_ZPmZ_H
1U, // FSQRT_ZPmZ_S
2U, // FSQRTv2f32
3U, // FSQRTv2f64
3U, // FSQRTv4f16
4U, // FSQRTv4f32
4U, // FSQRTv8f16
197U, // FSUBDrr
197U, // FSUBHrr
7348616U, // FSUBR_ZPmI_D
164552U, // FSUBR_ZPmI_H
7349000U, // FSUBR_ZPmI_S
1057160U, // FSUBR_ZPmZ_D
1614536U, // FSUBR_ZPmZ_H
2106120U, // FSUBR_ZPmZ_S
197U, // FSUBSrr
7348616U, // FSUB_ZPmI_D
164552U, // FSUB_ZPmI_H
7349000U, // FSUB_ZPmI_S
1057160U, // FSUB_ZPmZ_D
1614536U, // FSUB_ZPmZ_H
2106120U, // FSUB_ZPmZ_S
389U, // FSUB_ZZZ_D
8U, // FSUB_ZZZ_H
773U, // FSUB_ZZZ_S
57865U, // FSUBv2f32
16902U, // FSUBv2f64
66058U, // FSUBv4f16
25095U, // FSUBv4f32
33287U, // FSUBv8f16
8581U, // FTMAD_ZZI_D
90824U, // FTMAD_ZZI_H
8965U, // FTMAD_ZZI_S
389U, // FTSMUL_ZZZ_D
8U, // FTSMUL_ZZZ_H
773U, // FTSMUL_ZZZ_S
389U, // FTSSEL_ZZZ_D
8U, // FTSSEL_ZZZ_H
773U, // FTSSEL_ZZZ_S
125253U, // GLD1B_D_IMM_REAL
3013U, // GLD1B_D_REAL
3077U, // GLD1B_D_SXTW_REAL
3141U, // GLD1B_D_UXTW_REAL
125253U, // GLD1B_S_IMM_REAL
3205U, // GLD1B_S_SXTW_REAL
3269U, // GLD1B_S_UXTW_REAL
126213U, // GLD1D_IMM_REAL
3013U, // GLD1D_REAL
3397U, // GLD1D_SCALED_REAL
3077U, // GLD1D_SXTW_REAL
3461U, // GLD1D_SXTW_SCALED_REAL
3141U, // GLD1D_UXTW_REAL
3525U, // GLD1D_UXTW_SCALED_REAL
126469U, // GLD1H_D_IMM_REAL
3013U, // GLD1H_D_REAL
3653U, // GLD1H_D_SCALED_REAL
3077U, // GLD1H_D_SXTW_REAL
3717U, // GLD1H_D_SXTW_SCALED_REAL
3141U, // GLD1H_D_UXTW_REAL
3781U, // GLD1H_D_UXTW_SCALED_REAL
126469U, // GLD1H_S_IMM_REAL
3205U, // GLD1H_S_SXTW_REAL
3845U, // GLD1H_S_SXTW_SCALED_REAL
3269U, // GLD1H_S_UXTW_REAL
3909U, // GLD1H_S_UXTW_SCALED_REAL
125253U, // GLD1SB_D_IMM_REAL
3013U, // GLD1SB_D_REAL
3077U, // GLD1SB_D_SXTW_REAL
3141U, // GLD1SB_D_UXTW_REAL
125253U, // GLD1SB_S_IMM_REAL
3205U, // GLD1SB_S_SXTW_REAL
3269U, // GLD1SB_S_UXTW_REAL
126469U, // GLD1SH_D_IMM_REAL
3013U, // GLD1SH_D_REAL
3653U, // GLD1SH_D_SCALED_REAL
3077U, // GLD1SH_D_SXTW_REAL
3717U, // GLD1SH_D_SXTW_SCALED_REAL
3141U, // GLD1SH_D_UXTW_REAL
3781U, // GLD1SH_D_UXTW_SCALED_REAL
126469U, // GLD1SH_S_IMM_REAL
3205U, // GLD1SH_S_SXTW_REAL
3845U, // GLD1SH_S_SXTW_SCALED_REAL
3269U, // GLD1SH_S_UXTW_REAL
3909U, // GLD1SH_S_UXTW_SCALED_REAL
126853U, // GLD1SW_D_IMM_REAL
3013U, // GLD1SW_D_REAL
4037U, // GLD1SW_D_SCALED_REAL
3077U, // GLD1SW_D_SXTW_REAL
4101U, // GLD1SW_D_SXTW_SCALED_REAL
3141U, // GLD1SW_D_UXTW_REAL
4165U, // GLD1SW_D_UXTW_SCALED_REAL
126853U, // GLD1W_D_IMM_REAL
3013U, // GLD1W_D_REAL
4037U, // GLD1W_D_SCALED_REAL
3077U, // GLD1W_D_SXTW_REAL
4101U, // GLD1W_D_SXTW_SCALED_REAL
3141U, // GLD1W_D_UXTW_REAL
4165U, // GLD1W_D_UXTW_SCALED_REAL
126853U, // GLD1W_IMM_REAL
3205U, // GLD1W_SXTW_REAL
4229U, // GLD1W_SXTW_SCALED_REAL
3269U, // GLD1W_UXTW_REAL
4293U, // GLD1W_UXTW_SCALED_REAL
125253U, // GLDFF1B_D_IMM_REAL
3013U, // GLDFF1B_D_REAL
3077U, // GLDFF1B_D_SXTW_REAL
3141U, // GLDFF1B_D_UXTW_REAL
125253U, // GLDFF1B_S_IMM_REAL
3205U, // GLDFF1B_S_SXTW_REAL
3269U, // GLDFF1B_S_UXTW_REAL
126213U, // GLDFF1D_IMM_REAL
3013U, // GLDFF1D_REAL
3397U, // GLDFF1D_SCALED_REAL
3077U, // GLDFF1D_SXTW_REAL
3461U, // GLDFF1D_SXTW_SCALED_REAL
3141U, // GLDFF1D_UXTW_REAL
3525U, // GLDFF1D_UXTW_SCALED_REAL
126469U, // GLDFF1H_D_IMM_REAL
3013U, // GLDFF1H_D_REAL
3653U, // GLDFF1H_D_SCALED_REAL
3077U, // GLDFF1H_D_SXTW_REAL
3717U, // GLDFF1H_D_SXTW_SCALED_REAL
3141U, // GLDFF1H_D_UXTW_REAL
3781U, // GLDFF1H_D_UXTW_SCALED_REAL
126469U, // GLDFF1H_S_IMM_REAL
3205U, // GLDFF1H_S_SXTW_REAL
3845U, // GLDFF1H_S_SXTW_SCALED_REAL
3269U, // GLDFF1H_S_UXTW_REAL
3909U, // GLDFF1H_S_UXTW_SCALED_REAL
125253U, // GLDFF1SB_D_IMM_REAL
3013U, // GLDFF1SB_D_REAL
3077U, // GLDFF1SB_D_SXTW_REAL
3141U, // GLDFF1SB_D_UXTW_REAL
125253U, // GLDFF1SB_S_IMM_REAL
3205U, // GLDFF1SB_S_SXTW_REAL
3269U, // GLDFF1SB_S_UXTW_REAL
126469U, // GLDFF1SH_D_IMM_REAL
3013U, // GLDFF1SH_D_REAL
3653U, // GLDFF1SH_D_SCALED_REAL
3077U, // GLDFF1SH_D_SXTW_REAL
3717U, // GLDFF1SH_D_SXTW_SCALED_REAL
3141U, // GLDFF1SH_D_UXTW_REAL
3781U, // GLDFF1SH_D_UXTW_SCALED_REAL
126469U, // GLDFF1SH_S_IMM_REAL
3205U, // GLDFF1SH_S_SXTW_REAL
3845U, // GLDFF1SH_S_SXTW_SCALED_REAL
3269U, // GLDFF1SH_S_UXTW_REAL
3909U, // GLDFF1SH_S_UXTW_SCALED_REAL
126853U, // GLDFF1SW_D_IMM_REAL
3013U, // GLDFF1SW_D_REAL
4037U, // GLDFF1SW_D_SCALED_REAL
3077U, // GLDFF1SW_D_SXTW_REAL
4101U, // GLDFF1SW_D_SXTW_SCALED_REAL
3141U, // GLDFF1SW_D_UXTW_REAL
4165U, // GLDFF1SW_D_UXTW_SCALED_REAL
126853U, // GLDFF1W_D_IMM_REAL
3013U, // GLDFF1W_D_REAL
4037U, // GLDFF1W_D_SCALED_REAL
3077U, // GLDFF1W_D_SXTW_REAL
4101U, // GLDFF1W_D_SXTW_SCALED_REAL
3141U, // GLDFF1W_D_UXTW_REAL
4165U, // GLDFF1W_D_UXTW_SCALED_REAL
126853U, // GLDFF1W_IMM_REAL
3205U, // GLDFF1W_SXTW_REAL
4229U, // GLDFF1W_SXTW_SCALED_REAL
3269U, // GLDFF1W_UXTW_REAL
4293U, // GLDFF1W_UXTW_SCALED_REAL
197U, // GMI
0U, // HINT
1057163U, // HISTCNT_ZPzZZ_D
2106123U, // HISTCNT_ZPzZZ_S
645U, // HISTSEG_ZZZ
0U, // HLT
0U, // HVC
0U, // HWASAN_CHECK_MEMACCESS
0U, // HWASAN_CHECK_MEMACCESS_SHORTGRANULES
0U, // INCB_XPiI
0U, // INCD_XPiI
0U, // INCD_ZPiI
0U, // INCH_XPiI
0U, // INCH_ZPiI
2U, // INCP_XP_B
2U, // INCP_XP_D
2U, // INCP_XP_H
2U, // INCP_XP_S
2U, // INCP_ZP_D
0U, // INCP_ZP_H
2U, // INCP_ZP_S
0U, // INCW_XPiI
0U, // INCW_ZPiI
197U, // INDEX_II_B
197U, // INDEX_II_D
12U, // INDEX_II_H
197U, // INDEX_II_S
197U, // INDEX_IR_B
197U, // INDEX_IR_D
12U, // INDEX_IR_H
197U, // INDEX_IR_S
197U, // INDEX_RI_B
197U, // INDEX_RI_D
12U, // INDEX_RI_H
197U, // INDEX_RI_S
197U, // INDEX_RR_B
197U, // INDEX_RR_D
12U, // INDEX_RR_H
197U, // INDEX_RR_S
2U, // INSR_ZR_B
2U, // INSR_ZR_D
0U, // INSR_ZR_H
2U, // INSR_ZR_S
2U, // INSR_ZV_B
2U, // INSR_ZV_D
0U, // INSR_ZV_H
2U, // INSR_ZV_S
2U, // INSvi16gpr
2453U, // INSvi16lane
2U, // INSvi32gpr
2453U, // INSvi32lane
2U, // INSvi64gpr
2454U, // INSvi64lane
2U, // INSvi8gpr
2454U, // INSvi8lane
197U, // IRG
0U, // IRGstack
0U, // ISB
0U, // JumpTableDest16
0U, // JumpTableDest32
0U, // JumpTableDest8
645U, // LASTA_RPZ_B
389U, // LASTA_RPZ_D
325U, // LASTA_RPZ_H
773U, // LASTA_RPZ_S
645U, // LASTA_VPZ_B
389U, // LASTA_VPZ_D
325U, // LASTA_VPZ_H
773U, // LASTA_VPZ_S
645U, // LASTB_RPZ_B
389U, // LASTB_RPZ_D
325U, // LASTB_RPZ_H
773U, // LASTB_RPZ_S
645U, // LASTB_VPZ_B
389U, // LASTB_VPZ_D
325U, // LASTB_VPZ_H
773U, // LASTB_VPZ_S
4357U, // LD1B
4357U, // LD1B_D
280901U, // LD1B_D_IMM
4357U, // LD1B_H
280901U, // LD1B_H_IMM
280901U, // LD1B_IMM
4357U, // LD1B_S
280901U, // LD1B_S_IMM
4421U, // LD1D
280901U, // LD1D_IMM
0U, // LD1Fourv16b
0U, // LD1Fourv16b_POST
0U, // LD1Fourv1d
0U, // LD1Fourv1d_POST
0U, // LD1Fourv2d
0U, // LD1Fourv2d_POST
0U, // LD1Fourv2s
0U, // LD1Fourv2s_POST
0U, // LD1Fourv4h
0U, // LD1Fourv4h_POST
0U, // LD1Fourv4s
0U, // LD1Fourv4s_POST
0U, // LD1Fourv8b
0U, // LD1Fourv8b_POST
0U, // LD1Fourv8h
0U, // LD1Fourv8h_POST
4485U, // LD1H
4485U, // LD1H_D
280901U, // LD1H_D_IMM
280901U, // LD1H_IMM
4485U, // LD1H_S
280901U, // LD1H_S_IMM
0U, // LD1Onev16b
0U, // LD1Onev16b_POST
0U, // LD1Onev1d
0U, // LD1Onev1d_POST
0U, // LD1Onev2d
0U, // LD1Onev2d_POST
0U, // LD1Onev2s
0U, // LD1Onev2s_POST
0U, // LD1Onev4h
0U, // LD1Onev4h_POST
0U, // LD1Onev4s
0U, // LD1Onev4s_POST
0U, // LD1Onev8b
0U, // LD1Onev8b_POST
0U, // LD1Onev8h
0U, // LD1Onev8h_POST
125253U, // LD1RB_D_IMM
125253U, // LD1RB_H_IMM
125253U, // LD1RB_IMM
125253U, // LD1RB_S_IMM
126213U, // LD1RD_IMM
126469U, // LD1RH_D_IMM
126469U, // LD1RH_IMM
126469U, // LD1RH_S_IMM
4357U, // LD1RQ_B
127429U, // LD1RQ_B_IMM
4421U, // LD1RQ_D
127429U, // LD1RQ_D_IMM
4485U, // LD1RQ_H
127429U, // LD1RQ_H_IMM
4613U, // LD1RQ_W
127429U, // LD1RQ_W_IMM
125253U, // LD1RSB_D_IMM
125253U, // LD1RSB_H_IMM
125253U, // LD1RSB_S_IMM
126469U, // LD1RSH_D_IMM
126469U, // LD1RSH_S_IMM
126853U, // LD1RSW_IMM
126853U, // LD1RW_D_IMM
126853U, // LD1RW_IMM
0U, // LD1Rv16b
0U, // LD1Rv16b_POST
0U, // LD1Rv1d
0U, // LD1Rv1d_POST
0U, // LD1Rv2d
0U, // LD1Rv2d_POST
0U, // LD1Rv2s
0U, // LD1Rv2s_POST
0U, // LD1Rv4h
0U, // LD1Rv4h_POST
0U, // LD1Rv4s
0U, // LD1Rv4s_POST
0U, // LD1Rv8b
0U, // LD1Rv8b_POST
0U, // LD1Rv8h
0U, // LD1Rv8h_POST
4357U, // LD1SB_D
280901U, // LD1SB_D_IMM
4357U, // LD1SB_H
280901U, // LD1SB_H_IMM
4357U, // LD1SB_S
280901U, // LD1SB_S_IMM
4485U, // LD1SH_D
280901U, // LD1SH_D_IMM
4485U, // LD1SH_S
280901U, // LD1SH_S_IMM
4613U, // LD1SW_D
280901U, // LD1SW_D_IMM
0U, // LD1Threev16b
0U, // LD1Threev16b_POST
0U, // LD1Threev1d
0U, // LD1Threev1d_POST
0U, // LD1Threev2d
0U, // LD1Threev2d_POST
0U, // LD1Threev2s
0U, // LD1Threev2s_POST
0U, // LD1Threev4h
0U, // LD1Threev4h_POST
0U, // LD1Threev4s
0U, // LD1Threev4s_POST
0U, // LD1Threev8b
0U, // LD1Threev8b_POST
0U, // LD1Threev8h
0U, // LD1Threev8h_POST
0U, // LD1Twov16b
0U, // LD1Twov16b_POST
0U, // LD1Twov1d
0U, // LD1Twov1d_POST
0U, // LD1Twov2d
0U, // LD1Twov2d_POST
0U, // LD1Twov2s
0U, // LD1Twov2s_POST
0U, // LD1Twov4h
0U, // LD1Twov4h_POST
0U, // LD1Twov4s
0U, // LD1Twov4s_POST
0U, // LD1Twov8b
0U, // LD1Twov8b_POST
0U, // LD1Twov8h
0U, // LD1Twov8h_POST
4613U, // LD1W
4613U, // LD1W_D
280901U, // LD1W_D_IMM
280901U, // LD1W_IMM
0U, // LD1i16
0U, // LD1i16_POST
0U, // LD1i32
0U, // LD1i32_POST
0U, // LD1i64
0U, // LD1i64_POST
0U, // LD1i8
0U, // LD1i8_POST
4357U, // LD2B
282117U, // LD2B_IMM
4421U, // LD2D
282117U, // LD2D_IMM
4485U, // LD2H
282117U, // LD2H_IMM
0U, // LD2Rv16b
0U, // LD2Rv16b_POST
0U, // LD2Rv1d
0U, // LD2Rv1d_POST
0U, // LD2Rv2d
0U, // LD2Rv2d_POST
0U, // LD2Rv2s
0U, // LD2Rv2s_POST
0U, // LD2Rv4h
0U, // LD2Rv4h_POST
0U, // LD2Rv4s
0U, // LD2Rv4s_POST
0U, // LD2Rv8b
0U, // LD2Rv8b_POST
0U, // LD2Rv8h
0U, // LD2Rv8h_POST
0U, // LD2Twov16b
0U, // LD2Twov16b_POST
0U, // LD2Twov2d
0U, // LD2Twov2d_POST
0U, // LD2Twov2s
0U, // LD2Twov2s_POST
0U, // LD2Twov4h
0U, // LD2Twov4h_POST
0U, // LD2Twov4s
0U, // LD2Twov4s_POST
0U, // LD2Twov8b
0U, // LD2Twov8b_POST
0U, // LD2Twov8h
0U, // LD2Twov8h_POST
4613U, // LD2W
282117U, // LD2W_IMM
0U, // LD2i16
0U, // LD2i16_POST
0U, // LD2i32
0U, // LD2i32_POST
0U, // LD2i64
0U, // LD2i64_POST
0U, // LD2i8
0U, // LD2i8_POST
4357U, // LD3B
4677U, // LD3B_IMM
4421U, // LD3D
4677U, // LD3D_IMM
4485U, // LD3H
4677U, // LD3H_IMM
0U, // LD3Rv16b
0U, // LD3Rv16b_POST
0U, // LD3Rv1d
0U, // LD3Rv1d_POST
0U, // LD3Rv2d
0U, // LD3Rv2d_POST
0U, // LD3Rv2s
0U, // LD3Rv2s_POST
0U, // LD3Rv4h
0U, // LD3Rv4h_POST
0U, // LD3Rv4s
0U, // LD3Rv4s_POST
0U, // LD3Rv8b
0U, // LD3Rv8b_POST
0U, // LD3Rv8h
0U, // LD3Rv8h_POST
0U, // LD3Threev16b
0U, // LD3Threev16b_POST
0U, // LD3Threev2d
0U, // LD3Threev2d_POST
0U, // LD3Threev2s
0U, // LD3Threev2s_POST
0U, // LD3Threev4h
0U, // LD3Threev4h_POST
0U, // LD3Threev4s
0U, // LD3Threev4s_POST
0U, // LD3Threev8b
0U, // LD3Threev8b_POST
0U, // LD3Threev8h
0U, // LD3Threev8h_POST
4613U, // LD3W
4677U, // LD3W_IMM
0U, // LD3i16
0U, // LD3i16_POST
0U, // LD3i32
0U, // LD3i32_POST
0U, // LD3i64
0U, // LD3i64_POST
0U, // LD3i8
0U, // LD3i8_POST
4357U, // LD4B
282501U, // LD4B_IMM
4421U, // LD4D
282501U, // LD4D_IMM
0U, // LD4Fourv16b
0U, // LD4Fourv16b_POST
0U, // LD4Fourv2d
0U, // LD4Fourv2d_POST
0U, // LD4Fourv2s
0U, // LD4Fourv2s_POST
0U, // LD4Fourv4h
0U, // LD4Fourv4h_POST
0U, // LD4Fourv4s
0U, // LD4Fourv4s_POST
0U, // LD4Fourv8b
0U, // LD4Fourv8b_POST
0U, // LD4Fourv8h
0U, // LD4Fourv8h_POST
4485U, // LD4H
282501U, // LD4H_IMM
0U, // LD4Rv16b
0U, // LD4Rv16b_POST
0U, // LD4Rv1d
0U, // LD4Rv1d_POST
0U, // LD4Rv2d
0U, // LD4Rv2d_POST
0U, // LD4Rv2s
0U, // LD4Rv2s_POST
0U, // LD4Rv4h
0U, // LD4Rv4h_POST
0U, // LD4Rv4s
0U, // LD4Rv4s_POST
0U, // LD4Rv8b
0U, // LD4Rv8b_POST
0U, // LD4Rv8h
0U, // LD4Rv8h_POST
4613U, // LD4W
282501U, // LD4W_IMM
0U, // LD4i16
0U, // LD4i16_POST
0U, // LD4i32
0U, // LD4i32_POST
0U, // LD4i64
0U, // LD4i64_POST
0U, // LD4i8
0U, // LD4i8_POST
0U, // LDADDAB
0U, // LDADDAH
0U, // LDADDALB
0U, // LDADDALH
0U, // LDADDALW
0U, // LDADDALX
0U, // LDADDAW
0U, // LDADDAX
0U, // LDADDB
0U, // LDADDH
0U, // LDADDLB
0U, // LDADDLH
0U, // LDADDLW
0U, // LDADDLX
0U, // LDADDW
0U, // LDADDX
28U, // LDAPRB
28U, // LDAPRH
28U, // LDAPRW
28U, // LDAPRX
123077U, // LDAPURBi
123077U, // LDAPURHi
123077U, // LDAPURSBWi
123077U, // LDAPURSBXi
123077U, // LDAPURSHWi
123077U, // LDAPURSHXi
123077U, // LDAPURSWi
123077U, // LDAPURXi
123077U, // LDAPURi
28U, // LDARB
28U, // LDARH
28U, // LDARW
28U, // LDARX
123085U, // LDAXPW
123085U, // LDAXPX
28U, // LDAXRB
28U, // LDAXRH
28U, // LDAXRW
28U, // LDAXRX
0U, // LDCLRAB
0U, // LDCLRAH
0U, // LDCLRALB
0U, // LDCLRALH
0U, // LDCLRALW
0U, // LDCLRALX
0U, // LDCLRAW
0U, // LDCLRAX
0U, // LDCLRB
0U, // LDCLRH
0U, // LDCLRLB
0U, // LDCLRLH
0U, // LDCLRLW
0U, // LDCLRLX
0U, // LDCLRW
0U, // LDCLRX
0U, // LDEORAB
0U, // LDEORAH
0U, // LDEORALB
0U, // LDEORALH
0U, // LDEORALW
0U, // LDEORALX
0U, // LDEORAW
0U, // LDEORAX
0U, // LDEORB
0U, // LDEORH
0U, // LDEORLB
0U, // LDEORLH
0U, // LDEORLW
0U, // LDEORLX
0U, // LDEORW
0U, // LDEORX
4357U, // LDFF1B_D_REAL
4357U, // LDFF1B_H_REAL
4357U, // LDFF1B_REAL
4357U, // LDFF1B_S_REAL
4421U, // LDFF1D_REAL
4485U, // LDFF1H_D_REAL
4485U, // LDFF1H_REAL
4485U, // LDFF1H_S_REAL
4357U, // LDFF1SB_D_REAL
4357U, // LDFF1SB_H_REAL
4357U, // LDFF1SB_S_REAL
4485U, // LDFF1SH_D_REAL
4485U, // LDFF1SH_S_REAL
4613U, // LDFF1SW_D_REAL
4613U, // LDFF1W_D_REAL
4613U, // LDFF1W_REAL
127429U, // LDG
28U, // LDGM
28U, // LDLARB
28U, // LDLARH
28U, // LDLARW
28U, // LDLARX
280901U, // LDNF1B_D_IMM
280901U, // LDNF1B_H_IMM
280901U, // LDNF1B_IMM
280901U, // LDNF1B_S_IMM
280901U, // LDNF1D_IMM
280901U, // LDNF1H_D_IMM
280901U, // LDNF1H_IMM
280901U, // LDNF1H_S_IMM
280901U, // LDNF1SB_D_IMM
280901U, // LDNF1SB_H_IMM
280901U, // LDNF1SB_S_IMM
280901U, // LDNF1SH_D_IMM
280901U, // LDNF1SH_S_IMM
280901U, // LDNF1SW_D_IMM
280901U, // LDNF1W_D_IMM
280901U, // LDNF1W_IMM
11018445U, // LDNPDi
11542733U, // LDNPQi
12067021U, // LDNPSi
12067021U, // LDNPWi
11018445U, // LDNPXi
280901U, // LDNT1B_ZRI
4357U, // LDNT1B_ZRR
125253U, // LDNT1B_ZZR_D_REAL
125253U, // LDNT1B_ZZR_S_REAL
280901U, // LDNT1D_ZRI
4421U, // LDNT1D_ZRR
125253U, // LDNT1D_ZZR_D_REAL
280901U, // LDNT1H_ZRI
4485U, // LDNT1H_ZRR
125253U, // LDNT1H_ZZR_D_REAL
125253U, // LDNT1H_ZZR_S_REAL
125253U, // LDNT1SB_ZZR_D_REAL
125253U, // LDNT1SB_ZZR_S_REAL
125253U, // LDNT1SH_ZZR_D_REAL
125253U, // LDNT1SH_ZZR_S_REAL
125253U, // LDNT1SW_ZZR_D_REAL
280901U, // LDNT1W_ZRI
4613U, // LDNT1W_ZRR
125253U, // LDNT1W_ZZR_D_REAL
125253U, // LDNT1W_ZZR_S_REAL
11018445U, // LDPDi
12872013U, // LDPDpost
180365645U, // LDPDpre
11542733U, // LDPQi
13396301U, // LDPQpost
180889933U, // LDPQpre
12067021U, // LDPSWi
13920589U, // LDPSWpost
181414221U, // LDPSWpre
12067021U, // LDPSi
13920589U, // LDPSpost
181414221U, // LDPSpre
12067021U, // LDPWi
13920589U, // LDPWpost
181414221U, // LDPWpre
11018445U, // LDPXi
12872013U, // LDPXpost
180365645U, // LDPXpre
4741U, // LDRAAindexed
298245U, // LDRAAwriteback
4741U, // LDRABindexed
298245U, // LDRABwriteback
2397U, // LDRBBpost
297285U, // LDRBBpre
14164165U, // LDRBBroW
14688453U, // LDRBBroX
4805U, // LDRBBui
2397U, // LDRBpost
297285U, // LDRBpre
14164165U, // LDRBroW
14688453U, // LDRBroX
4805U, // LDRBui
0U, // LDRDl
2397U, // LDRDpost
297285U, // LDRDpre
15212741U, // LDRDroW
15737029U, // LDRDroX
4869U, // LDRDui
2397U, // LDRHHpost
297285U, // LDRHHpre
16261317U, // LDRHHroW
16785605U, // LDRHHroX
4933U, // LDRHHui
2397U, // LDRHpost
297285U, // LDRHpre
16261317U, // LDRHroW
16785605U, // LDRHroX
4933U, // LDRHui
0U, // LDRQl
2397U, // LDRQpost
297285U, // LDRQpre
17309893U, // LDRQroW
17834181U, // LDRQroX
4997U, // LDRQui
2397U, // LDRSBWpost
297285U, // LDRSBWpre
14164165U, // LDRSBWroW
14688453U, // LDRSBWroX
4805U, // LDRSBWui
2397U, // LDRSBXpost
297285U, // LDRSBXpre
14164165U, // LDRSBXroW
14688453U, // LDRSBXroX
4805U, // LDRSBXui
2397U, // LDRSHWpost
297285U, // LDRSHWpre
16261317U, // LDRSHWroW
16785605U, // LDRSHWroX
4933U, // LDRSHWui
2397U, // LDRSHXpost
297285U, // LDRSHXpre
16261317U, // LDRSHXroW
16785605U, // LDRSHXroX
4933U, // LDRSHXui
0U, // LDRSWl
2397U, // LDRSWpost
297285U, // LDRSWpre
18358469U, // LDRSWroW
18882757U, // LDRSWroX
5061U, // LDRSWui
0U, // LDRSl
2397U, // LDRSpost
297285U, // LDRSpre
18358469U, // LDRSroW
18882757U, // LDRSroX
5061U, // LDRSui
0U, // LDRWl
2397U, // LDRWpost
297285U, // LDRWpre
18358469U, // LDRWroW
18882757U, // LDRWroX
5061U, // LDRWui
0U, // LDRXl
2397U, // LDRXpost
297285U, // LDRXpre
15212741U, // LDRXroW
15737029U, // LDRXroX
4869U, // LDRXui
278725U, // LDR_PXI
278725U, // LDR_ZXI
0U, // LDSETAB
0U, // LDSETAH
0U, // LDSETALB
0U, // LDSETALH
0U, // LDSETALW
0U, // LDSETALX
0U, // LDSETAW
0U, // LDSETAX
0U, // LDSETB
0U, // LDSETH
0U, // LDSETLB
0U, // LDSETLH
0U, // LDSETLW
0U, // LDSETLX
0U, // LDSETW
0U, // LDSETX
0U, // LDSMAXAB
0U, // LDSMAXAH
0U, // LDSMAXALB
0U, // LDSMAXALH
0U, // LDSMAXALW
0U, // LDSMAXALX
0U, // LDSMAXAW
0U, // LDSMAXAX
0U, // LDSMAXB
0U, // LDSMAXH
0U, // LDSMAXLB
0U, // LDSMAXLH
0U, // LDSMAXLW
0U, // LDSMAXLX
0U, // LDSMAXW
0U, // LDSMAXX
0U, // LDSMINAB
0U, // LDSMINAH
0U, // LDSMINALB
0U, // LDSMINALH
0U, // LDSMINALW
0U, // LDSMINALX
0U, // LDSMINAW
0U, // LDSMINAX
0U, // LDSMINB
0U, // LDSMINH
0U, // LDSMINLB
0U, // LDSMINLH
0U, // LDSMINLW
0U, // LDSMINLX
0U, // LDSMINW
0U, // LDSMINX
123077U, // LDTRBi
123077U, // LDTRHi
123077U, // LDTRSBWi
123077U, // LDTRSBXi
123077U, // LDTRSHWi
123077U, // LDTRSHXi
123077U, // LDTRSWi
123077U, // LDTRWi
123077U, // LDTRXi
0U, // LDUMAXAB
0U, // LDUMAXAH
0U, // LDUMAXALB
0U, // LDUMAXALH
0U, // LDUMAXALW
0U, // LDUMAXALX
0U, // LDUMAXAW
0U, // LDUMAXAX
0U, // LDUMAXB
0U, // LDUMAXH
0U, // LDUMAXLB
0U, // LDUMAXLH
0U, // LDUMAXLW
0U, // LDUMAXLX
0U, // LDUMAXW
0U, // LDUMAXX
0U, // LDUMINAB
0U, // LDUMINAH
0U, // LDUMINALB
0U, // LDUMINALH
0U, // LDUMINALW
0U, // LDUMINALX
0U, // LDUMINAW
0U, // LDUMINAX
0U, // LDUMINB
0U, // LDUMINH
0U, // LDUMINLB
0U, // LDUMINLH
0U, // LDUMINLW
0U, // LDUMINLX
0U, // LDUMINW
0U, // LDUMINX
123077U, // LDURBBi
123077U, // LDURBi
123077U, // LDURDi
123077U, // LDURHHi
123077U, // LDURHi
123077U, // LDURQi
123077U, // LDURSBWi
123077U, // LDURSBXi
123077U, // LDURSHWi
123077U, // LDURSHXi
123077U, // LDURSWi
123077U, // LDURSi
123077U, // LDURWi
123077U, // LDURXi
123085U, // LDXPW
123085U, // LDXPX
28U, // LDXRB
28U, // LDXRH
28U, // LDXRW
28U, // LDXRX
0U, // LOADgot
533128U, // LSLR_ZPmZ_B
1057160U, // LSLR_ZPmZ_D
1614536U, // LSLR_ZPmZ_H
2106120U, // LSLR_ZPmZ_S
197U, // LSLVWr
197U, // LSLVXr
1057416U, // LSL_WIDE_ZPmZ_B
99016U, // LSL_WIDE_ZPmZ_H
1057544U, // LSL_WIDE_ZPmZ_S
389U, // LSL_WIDE_ZZZ_B
12U, // LSL_WIDE_ZZZ_H
389U, // LSL_WIDE_ZZZ_S
8840U, // LSL_ZPmI_B
8584U, // LSL_ZPmI_D
90824U, // LSL_ZPmI_H
8968U, // LSL_ZPmI_S
533128U, // LSL_ZPmZ_B
1057160U, // LSL_ZPmZ_D
1614536U, // LSL_ZPmZ_H
2106120U, // LSL_ZPmZ_S
197U, // LSL_ZZI_B
197U, // LSL_ZZI_D
12U, // LSL_ZZI_H
197U, // LSL_ZZI_S
533128U, // LSRR_ZPmZ_B
1057160U, // LSRR_ZPmZ_D
1614536U, // LSRR_ZPmZ_H
2106120U, // LSRR_ZPmZ_S
197U, // LSRVWr
197U, // LSRVXr
1057416U, // LSR_WIDE_ZPmZ_B
99016U, // LSR_WIDE_ZPmZ_H
1057544U, // LSR_WIDE_ZPmZ_S
389U, // LSR_WIDE_ZZZ_B
12U, // LSR_WIDE_ZZZ_H
389U, // LSR_WIDE_ZZZ_S
8840U, // LSR_ZPmI_B
8584U, // LSR_ZPmI_D
90824U, // LSR_ZPmI_H
8968U, // LSR_ZPmI_S
533128U, // LSR_ZPmZ_B
1057160U, // LSR_ZPmZ_D
1614536U, // LSR_ZPmZ_H
2106120U, // LSR_ZPmZ_S
197U, // LSR_ZZI_B
197U, // LSR_ZZI_D
12U, // LSR_ZZI_H
197U, // LSR_ZZI_S
8389U, // MADDWrrr
8389U, // MADDXrrr
5128U, // MAD_ZPmZZ_B
7872584U, // MAD_ZPmZZ_D
1794769U, // MAD_ZPmZZ_H
8396936U, // MAD_ZPmZZ_S
533131U, // MATCH_PPzZZ_B
1614536U, // MATCH_PPzZZ_H
5128U, // MLA_ZPmZZ_B
7872584U, // MLA_ZPmZZ_D
1794769U, // MLA_ZPmZZ_H
8396936U, // MLA_ZPmZZ_S
1704005U, // MLA_ZZZI_D
2449U, // MLA_ZZZI_H
1704069U, // MLA_ZZZI_S
49737U, // MLAv16i8
57929U, // MLAv2i32
9151049U, // MLAv2i32_indexed
66122U, // MLAv4i16
9142858U, // MLAv4i16_indexed
25159U, // MLAv4i32
9151047U, // MLAv4i32_indexed
33351U, // MLAv8i16
9142855U, // MLAv8i16_indexed
74314U, // MLAv8i8
5128U, // MLS_ZPmZZ_B
7872584U, // MLS_ZPmZZ_D
1794769U, // MLS_ZPmZZ_H
8396936U, // MLS_ZPmZZ_S
1704005U, // MLS_ZZZI_D
2449U, // MLS_ZZZI_H
1704069U, // MLS_ZZZI_S
49737U, // MLSv16i8
57929U, // MLSv2i32
9151049U, // MLSv2i32_indexed
66122U, // MLSv4i16
9142858U, // MLSv4i16_indexed
25159U, // MLSv4i32
9151047U, // MLSv4i32_indexed
33351U, // MLSv8i16
9142855U, // MLSv8i16_indexed
74314U, // MLSv8i8
0U, // MOVID
2U, // MOVIv16b_ns
0U, // MOVIv2d_ns
29U, // MOVIv2i32
29U, // MOVIv2s_msl
29U, // MOVIv4i16
29U, // MOVIv4i32
29U, // MOVIv4s_msl
2U, // MOVIv8b_ns
29U, // MOVIv8i16
0U, // MOVKWi
0U, // MOVKXi
0U, // MOVMCSym
29U, // MOVNWi
29U, // MOVNXi
0U, // MOVPRFX_ZPmZ_B
0U, // MOVPRFX_ZPmZ_D
0U, // MOVPRFX_ZPmZ_H
1U, // MOVPRFX_ZPmZ_S
651U, // MOVPRFX_ZPzZ_B
395U, // MOVPRFX_ZPzZ_D
8U, // MOVPRFX_ZPzZ_H
779U, // MOVPRFX_ZPzZ_S
2U, // MOVPRFX_ZZ
29U, // MOVZWi
29U, // MOVZXi
0U, // MOVaddr
0U, // MOVaddrBA
0U, // MOVaddrCP
0U, // MOVaddrEXT
0U, // MOVaddrJT
0U, // MOVaddrTLS
0U, // MOVbaseTLS
0U, // MOVi32imm
0U, // MOVi64imm
0U, // MRS
5128U, // MSB_ZPmZZ_B
7872584U, // MSB_ZPmZZ_D
1794769U, // MSB_ZPmZZ_H
8396936U, // MSB_ZPmZZ_S
0U, // MSR
0U, // MSRpstateImm1
0U, // MSRpstateImm4
8389U, // MSUBWrrr
8389U, // MSUBXrrr
197U, // MUL_ZI_B
197U, // MUL_ZI_D
12U, // MUL_ZI_H
197U, // MUL_ZI_S
533128U, // MUL_ZPmZ_B
1057160U, // MUL_ZPmZ_D
1614536U, // MUL_ZPmZ_H
2106120U, // MUL_ZPmZ_S
270725U, // MUL_ZZZI_D
2952U, // MUL_ZZZI_H
271109U, // MUL_ZZZI_S
645U, // MUL_ZZZ_B
389U, // MUL_ZZZ_D
8U, // MUL_ZZZ_H
773U, // MUL_ZZZ_S
49673U, // MULv16i8
57865U, // MULv2i32
10199561U, // MULv2i32_indexed
66058U, // MULv4i16
10191370U, // MULv4i16_indexed
25095U, // MULv4i32
10199559U, // MULv4i32_indexed
33287U, // MULv8i16
10191367U, // MULv8i16_indexed
74250U, // MULv8i8
29U, // MVNIv2i32
29U, // MVNIv2s_msl
29U, // MVNIv4i16
29U, // MVNIv4i32
29U, // MVNIv4s_msl
29U, // MVNIv8i16
533131U, // NANDS_PPzPP
533131U, // NAND_PPzPP
1057157U, // NBSL_ZZZZ_D
0U, // NEG_ZPmZ_B
0U, // NEG_ZPmZ_D
0U, // NEG_ZPmZ_H
1U, // NEG_ZPmZ_S
1U, // NEGv16i8
2U, // NEGv1i64
2U, // NEGv2i32
3U, // NEGv2i64
3U, // NEGv4i16
4U, // NEGv4i32
4U, // NEGv8i16
5U, // NEGv8i8
533131U, // NMATCH_PPzZZ_B
1614536U, // NMATCH_PPzZZ_H
533131U, // NORS_PPzPP
533131U, // NOR_PPzPP
0U, // NOT_ZPmZ_B
0U, // NOT_ZPmZ_D
0U, // NOT_ZPmZ_H
1U, // NOT_ZPmZ_S
1U, // NOTv16i8
5U, // NOTv8i8
533131U, // ORNS_PPzPP
0U, // ORNWrr
901U, // ORNWrs
0U, // ORNXrr
901U, // ORNXrs
533131U, // ORN_PPzPP
49673U, // ORNv16i8
74250U, // ORNv8i8
533131U, // ORRS_PPzPP
2245U, // ORRWri
0U, // ORRWrr
901U, // ORRWrs
2309U, // ORRXri
0U, // ORRXrr
901U, // ORRXrs
533131U, // ORR_PPzPP
2309U, // ORR_ZI
533128U, // ORR_ZPmZ_B
1057160U, // ORR_ZPmZ_D
1614536U, // ORR_ZPmZ_H
2106120U, // ORR_ZPmZ_S
389U, // ORR_ZZZ
49673U, // ORRv16i8
0U, // ORRv2i32
0U, // ORRv4i16
0U, // ORRv4i32
0U, // ORRv8i16
74250U, // ORRv8i8
645U, // ORV_VPZ_B
389U, // ORV_VPZ_D
325U, // ORV_VPZ_H
773U, // ORV_VPZ_S
2U, // PACDA
2U, // PACDB
0U, // PACDZA
0U, // PACDZB
197U, // PACGA
2U, // PACIA
0U, // PACIA1716
0U, // PACIASP
0U, // PACIAZ
2U, // PACIB
0U, // PACIB1716
0U, // PACIBSP
0U, // PACIBZ
0U, // PACIZA
0U, // PACIZB
0U, // PFALSE
773U, // PMULLB_ZZZ_D
30U, // PMULLB_ZZZ_H
0U, // PMULLB_ZZZ_Q
773U, // PMULLT_ZZZ_D
30U, // PMULLT_ZZZ_H
0U, // PMULLT_ZZZ_Q
49673U, // PMULLv16i8
0U, // PMULLv1i64
0U, // PMULLv2i64
74250U, // PMULLv8i8
645U, // PMUL_ZZZ_B
49673U, // PMULv16i8
74250U, // PMULv8i8
645U, // PNEXT_B
389U, // PNEXT_D
8U, // PNEXT_H
773U, // PNEXT_S
28U, // PRFB_D_PZI
30U, // PRFB_D_SCALED
31U, // PRFB_D_SXTW_SCALED
31U, // PRFB_D_UXTW_SCALED
5204U, // PRFB_PRI
32U, // PRFB_PRR
5268U, // PRFB_S_PZI
32U, // PRFB_S_SXTW_SCALED
33U, // PRFB_S_UXTW_SCALED
0U, // PRFD_D_PZI
33U, // PRFD_D_SCALED
34U, // PRFD_D_SXTW_SCALED
34U, // PRFD_D_UXTW_SCALED
5204U, // PRFD_PRI
35U, // PRFD_PRR
35U, // PRFD_S_PZI
36U, // PRFD_S_SXTW_SCALED
36U, // PRFD_S_UXTW_SCALED
0U, // PRFH_D_PZI
37U, // PRFH_D_SCALED
37U, // PRFH_D_SXTW_SCALED
38U, // PRFH_D_UXTW_SCALED
5204U, // PRFH_PRI
38U, // PRFH_PRR
39U, // PRFH_S_PZI
39U, // PRFH_S_SXTW_SCALED
40U, // PRFH_S_UXTW_SCALED
0U, // PRFMl
15212741U, // PRFMroW
15737029U, // PRFMroX
4869U, // PRFMui
40U, // PRFS_PRR
123077U, // PRFUMi
0U, // PRFW_D_PZI
41U, // PRFW_D_SCALED
41U, // PRFW_D_SXTW_SCALED
42U, // PRFW_D_UXTW_SCALED
5204U, // PRFW_PRI
42U, // PRFW_S_PZI
43U, // PRFW_S_SXTW_SCALED
43U, // PRFW_S_UXTW_SCALED
2U, // PTEST_PP
2U, // PTRUES_B
2U, // PTRUES_D
0U, // PTRUES_H
2U, // PTRUES_S
2U, // PTRUE_B
2U, // PTRUE_D
0U, // PTRUE_H
2U, // PTRUE_S
0U, // PUNPKHI_PP
0U, // PUNPKLO_PP
325U, // RADDHNB_ZZZ_B
6U, // RADDHNB_ZZZ_H
389U, // RADDHNB_ZZZ_S
453U, // RADDHNT_ZZZ_B
1U, // RADDHNT_ZZZ_H
69U, // RADDHNT_ZZZ_S
16902U, // RADDHNv2i64_v2i32
16966U, // RADDHNv2i64_v4i32
25095U, // RADDHNv4i32_v4i16
25159U, // RADDHNv4i32_v8i16
33351U, // RADDHNv8i16_v16i8
33287U, // RADDHNv8i16_v8i8
16902U, // RAX1
389U, // RAX1_ZZZ_D
2U, // RBITWr
2U, // RBITXr
0U, // RBIT_ZPmZ_B
0U, // RBIT_ZPmZ_D
0U, // RBIT_ZPmZ_H
1U, // RBIT_ZPmZ_S
1U, // RBITv16i8
5U, // RBITv8i8
44U, // RDFFRS_PPz
0U, // RDFFR_P
44U, // RDFFR_PPz
2U, // RDVLI_XI
0U, // RET
0U, // RETAA
0U, // RETAB
0U, // RET_ReallyLR
2U, // REV16Wr
2U, // REV16Xr
1U, // REV16v16i8
5U, // REV16v8i8
2U, // REV32Xr
1U, // REV32v16i8
3U, // REV32v4i16
4U, // REV32v8i16
5U, // REV32v8i8
1U, // REV64v16i8
2U, // REV64v2i32
3U, // REV64v4i16
4U, // REV64v4i32
4U, // REV64v8i16
5U, // REV64v8i8
0U, // REVB_ZPmZ_D
0U, // REVB_ZPmZ_H
1U, // REVB_ZPmZ_S
0U, // REVH_ZPmZ_D
1U, // REVH_ZPmZ_S
0U, // REVW_ZPmZ_D
2U, // REVWr
2U, // REVXr
2U, // REV_PP_B
2U, // REV_PP_D
0U, // REV_PP_H
2U, // REV_PP_S
2U, // REV_ZZ_B
2U, // REV_ZZ_D
0U, // REV_ZZ_H
2U, // REV_ZZ_S
197U, // RMIF
197U, // RORVWr
197U, // RORVXr
197U, // RSHRNB_ZZI_B
12U, // RSHRNB_ZZI_H
197U, // RSHRNB_ZZI_S
2373U, // RSHRNT_ZZI_B
20U, // RSHRNT_ZZI_H
2373U, // RSHRNT_ZZI_S
2375U, // RSHRNv16i8_shift
198U, // RSHRNv2i32_shift
199U, // RSHRNv4i16_shift
2374U, // RSHRNv4i32_shift
2375U, // RSHRNv8i16_shift
199U, // RSHRNv8i8_shift
325U, // RSUBHNB_ZZZ_B
6U, // RSUBHNB_ZZZ_H
389U, // RSUBHNB_ZZZ_S
453U, // RSUBHNT_ZZZ_B
1U, // RSUBHNT_ZZZ_H
69U, // RSUBHNT_ZZZ_S
16902U, // RSUBHNv2i64_v2i32
16966U, // RSUBHNv2i64_v4i32
25095U, // RSUBHNv4i32_v4i16
25159U, // RSUBHNv4i32_v8i16
33351U, // RSUBHNv8i16_v16i8
33287U, // RSUBHNv8i16_v8i8
133U, // SABALB_ZZZ_D
0U, // SABALB_ZZZ_H
453U, // SABALB_ZZZ_S
133U, // SABALT_ZZZ_D
0U, // SABALT_ZZZ_H
453U, // SABALT_ZZZ_S
49737U, // SABALv16i8_v8i16
57929U, // SABALv2i32_v2i64
66122U, // SABALv4i16_v4i32
25159U, // SABALv4i32_v2i64
33351U, // SABALv8i16_v4i32
74314U, // SABALv8i8_v8i16
0U, // SABA_ZZZ_B
69U, // SABA_ZZZ_D
17U, // SABA_ZZZ_H
133U, // SABA_ZZZ_S
49737U, // SABAv16i8
57929U, // SABAv2i32
66122U, // SABAv4i16
25159U, // SABAv4i32
33351U, // SABAv8i16
74314U, // SABAv8i8
773U, // SABDLB_ZZZ_D
30U, // SABDLB_ZZZ_H
325U, // SABDLB_ZZZ_S
773U, // SABDLT_ZZZ_D
30U, // SABDLT_ZZZ_H
325U, // SABDLT_ZZZ_S
49673U, // SABDLv16i8_v8i16
57865U, // SABDLv2i32_v2i64
66058U, // SABDLv4i16_v4i32
25095U, // SABDLv4i32_v2i64
33287U, // SABDLv8i16_v4i32
74250U, // SABDLv8i8_v8i16
533128U, // SABD_ZPmZ_B
1057160U, // SABD_ZPmZ_D
1614536U, // SABD_ZPmZ_H
2106120U, // SABD_ZPmZ_S
49673U, // SABDv16i8
57865U, // SABDv2i32
66058U, // SABDv4i16
25095U, // SABDv4i32
33287U, // SABDv8i16
74250U, // SABDv8i8
136U, // SADALP_ZPmZ_D
0U, // SADALP_ZPmZ_H
456U, // SADALP_ZPmZ_S
1U, // SADALPv16i8_v8i16
2U, // SADALPv2i32_v1i64
3U, // SADALPv4i16_v2i32
4U, // SADALPv4i32_v2i64
4U, // SADALPv8i16_v4i32
5U, // SADALPv8i8_v4i16
773U, // SADDLBT_ZZZ_D
30U, // SADDLBT_ZZZ_H
325U, // SADDLBT_ZZZ_S
773U, // SADDLB_ZZZ_D
30U, // SADDLB_ZZZ_H
325U, // SADDLB_ZZZ_S
1U, // SADDLPv16i8_v8i16
2U, // SADDLPv2i32_v1i64
3U, // SADDLPv4i16_v2i32
4U, // SADDLPv4i32_v2i64
4U, // SADDLPv8i16_v4i32
5U, // SADDLPv8i8_v4i16
773U, // SADDLT_ZZZ_D
30U, // SADDLT_ZZZ_H
325U, // SADDLT_ZZZ_S
1U, // SADDLVv16i8v
3U, // SADDLVv4i16v
4U, // SADDLVv4i32v
4U, // SADDLVv8i16v
5U, // SADDLVv8i8v
49673U, // SADDLv16i8_v8i16
57865U, // SADDLv2i32_v2i64
66058U, // SADDLv4i16_v4i32
25095U, // SADDLv4i32_v2i64
33287U, // SADDLv8i16_v4i32
74250U, // SADDLv8i8_v8i16
645U, // SADDV_VPZ_B
325U, // SADDV_VPZ_H
773U, // SADDV_VPZ_S
773U, // SADDWB_ZZZ_D
30U, // SADDWB_ZZZ_H
325U, // SADDWB_ZZZ_S
773U, // SADDWT_ZZZ_D
30U, // SADDWT_ZZZ_H
325U, // SADDWT_ZZZ_S
49671U, // SADDWv16i8_v8i16
57862U, // SADDWv2i32_v2i64
66055U, // SADDWv4i16_v4i32
25094U, // SADDWv4i32_v2i64
33287U, // SADDWv8i16_v4i32
74247U, // SADDWv8i8_v8i16
0U, // SB
69U, // SBCLB_ZZZ_D
133U, // SBCLB_ZZZ_S
69U, // SBCLT_ZZZ_D
133U, // SBCLT_ZZZ_S
197U, // SBCSWr
197U, // SBCSXr
197U, // SBCWr
197U, // SBCXr
8389U, // SBFMWri
8389U, // SBFMXri
197U, // SCVTFSWDri
197U, // SCVTFSWHri
197U, // SCVTFSWSri
197U, // SCVTFSXDri
197U, // SCVTFSXHri
197U, // SCVTFSXSri
2U, // SCVTFUWDri
2U, // SCVTFUWHri
2U, // SCVTFUWSri
2U, // SCVTFUXDri
2U, // SCVTFUXHri
2U, // SCVTFUXSri
0U, // SCVTF_ZPmZ_DtoD
0U, // SCVTF_ZPmZ_DtoH
0U, // SCVTF_ZPmZ_DtoS
0U, // SCVTF_ZPmZ_HtoH
1U, // SCVTF_ZPmZ_StoD
0U, // SCVTF_ZPmZ_StoH
1U, // SCVTF_ZPmZ_StoS
197U, // SCVTFd
197U, // SCVTFh
197U, // SCVTFs
2U, // SCVTFv1i16
2U, // SCVTFv1i32
2U, // SCVTFv1i64
2U, // SCVTFv2f32
3U, // SCVTFv2f64
201U, // SCVTFv2i32_shift
198U, // SCVTFv2i64_shift
3U, // SCVTFv4f16
4U, // SCVTFv4f32
202U, // SCVTFv4i16_shift
199U, // SCVTFv4i32_shift
4U, // SCVTFv8f16
199U, // SCVTFv8i16_shift
1057160U, // SDIVR_ZPmZ_D
2106120U, // SDIVR_ZPmZ_S
197U, // SDIVWr
197U, // SDIVXr
1057160U, // SDIV_ZPmZ_D
2106120U, // SDIV_ZPmZ_S
1704389U, // SDOT_ZZZI_D
2432U, // SDOT_ZZZI_S
453U, // SDOT_ZZZ_D
0U, // SDOT_ZZZ_S
303689U, // SDOTlanev16i8
303690U, // SDOTlanev8i8
49737U, // SDOTv16i8
74314U, // SDOTv8i8
533125U, // SEL_PPPP
533125U, // SEL_ZPZZ_B
1057157U, // SEL_ZPZZ_D
1614536U, // SEL_ZPZZ_H
2106117U, // SEL_ZPZZ_S
0U, // SETF16
0U, // SETF8
0U, // SETFFR
25157U, // SHA1Crrr
2U, // SHA1Hrr
25157U, // SHA1Mrrr
25157U, // SHA1Prrr
25159U, // SHA1SU0rrr
4U, // SHA1SU1rr
25157U, // SHA256H2rrr
25157U, // SHA256Hrrr
4U, // SHA256SU0rr
25159U, // SHA256SU1rrr
16965U, // SHA512H
16965U, // SHA512H2
3U, // SHA512SU0
16966U, // SHA512SU1
533128U, // SHADD_ZPmZ_B
1057160U, // SHADD_ZPmZ_D
1614536U, // SHADD_ZPmZ_H
2106120U, // SHADD_ZPmZ_S
49673U, // SHADDv16i8
57865U, // SHADDv2i32
66058U, // SHADDv4i16
25095U, // SHADDv4i32
33287U, // SHADDv8i16
74250U, // SHADDv8i8
44U, // SHLLv16i8
45U, // SHLLv2i32
45U, // SHLLv4i16
46U, // SHLLv4i32
46U, // SHLLv8i16
47U, // SHLLv8i8
197U, // SHLd
201U, // SHLv16i8_shift
201U, // SHLv2i32_shift
198U, // SHLv2i64_shift
202U, // SHLv4i16_shift
199U, // SHLv4i32_shift
199U, // SHLv8i16_shift
202U, // SHLv8i8_shift
197U, // SHRNB_ZZI_B
12U, // SHRNB_ZZI_H
197U, // SHRNB_ZZI_S
2373U, // SHRNT_ZZI_B
20U, // SHRNT_ZZI_H
2373U, // SHRNT_ZZI_S
2375U, // SHRNv16i8_shift
198U, // SHRNv2i32_shift
199U, // SHRNv4i16_shift
2374U, // SHRNv4i32_shift
2375U, // SHRNv8i16_shift
199U, // SHRNv8i8_shift
533128U, // SHSUBR_ZPmZ_B
1057160U, // SHSUBR_ZPmZ_D
1614536U, // SHSUBR_ZPmZ_H
2106120U, // SHSUBR_ZPmZ_S
533128U, // SHSUB_ZPmZ_B
1057160U, // SHSUB_ZPmZ_D
1614536U, // SHSUB_ZPmZ_H
2106120U, // SHSUB_ZPmZ_S
49673U, // SHSUBv16i8
57865U, // SHSUBv2i32
66058U, // SHSUBv4i16
25095U, // SHSUBv4i32
33287U, // SHSUBv8i16
74250U, // SHSUBv8i8
20U, // SLI_ZZI_B
2373U, // SLI_ZZI_D
20U, // SLI_ZZI_H
2373U, // SLI_ZZI_S
2373U, // SLId
2377U, // SLIv16i8_shift
2377U, // SLIv2i32_shift
2374U, // SLIv2i64_shift
2378U, // SLIv4i16_shift
2375U, // SLIv4i32_shift
2375U, // SLIv8i16_shift
2378U, // SLIv8i8_shift
25159U, // SM3PARTW1
25159U, // SM3PARTW2
204145159U, // SM3SS1
9151047U, // SM3TT1A
9151047U, // SM3TT1B
9151047U, // SM3TT2A
9151047U, // SM3TT2B
4U, // SM4E
773U, // SM4EKEY_ZZZ_S
25095U, // SM4ENCKEY
773U, // SM4E_ZZZ_S
8389U, // SMADDLrrr
533128U, // SMAXP_ZPmZ_B
1057160U, // SMAXP_ZPmZ_D
1614536U, // SMAXP_ZPmZ_H
2106120U, // SMAXP_ZPmZ_S
49673U, // SMAXPv16i8
57865U, // SMAXPv2i32
66058U, // SMAXPv4i16
25095U, // SMAXPv4i32
33287U, // SMAXPv8i16
74250U, // SMAXPv8i8
645U, // SMAXV_VPZ_B
389U, // SMAXV_VPZ_D
325U, // SMAXV_VPZ_H
773U, // SMAXV_VPZ_S
1U, // SMAXVv16i8v
3U, // SMAXVv4i16v
4U, // SMAXVv4i32v
4U, // SMAXVv8i16v
5U, // SMAXVv8i8v
197U, // SMAX_ZI_B
197U, // SMAX_ZI_D
12U, // SMAX_ZI_H
197U, // SMAX_ZI_S
533128U, // SMAX_ZPmZ_B
1057160U, // SMAX_ZPmZ_D
1614536U, // SMAX_ZPmZ_H
2106120U, // SMAX_ZPmZ_S
49673U, // SMAXv16i8
57865U, // SMAXv2i32
66058U, // SMAXv4i16
25095U, // SMAXv4i32
33287U, // SMAXv8i16
74250U, // SMAXv8i8
0U, // SMC
533128U, // SMINP_ZPmZ_B
1057160U, // SMINP_ZPmZ_D
1614536U, // SMINP_ZPmZ_H
2106120U, // SMINP_ZPmZ_S
49673U, // SMINPv16i8
57865U, // SMINPv2i32
66058U, // SMINPv4i16
25095U, // SMINPv4i32
33287U, // SMINPv8i16
74250U, // SMINPv8i8
645U, // SMINV_VPZ_B
389U, // SMINV_VPZ_D
325U, // SMINV_VPZ_H
773U, // SMINV_VPZ_S
1U, // SMINVv16i8v
3U, // SMINVv4i16v
4U, // SMINVv4i32v
4U, // SMINVv8i16v
5U, // SMINVv8i8v
197U, // SMIN_ZI_B
197U, // SMIN_ZI_D
12U, // SMIN_ZI_H
197U, // SMIN_ZI_S
533128U, // SMIN_ZPmZ_B
1057160U, // SMIN_ZPmZ_D
1614536U, // SMIN_ZPmZ_H
2106120U, // SMIN_ZPmZ_S
49673U, // SMINv16i8
57865U, // SMINv2i32
66058U, // SMINv4i16
25095U, // SMINv4i32
33287U, // SMINv8i16
74250U, // SMINv8i8
1704069U, // SMLALB_ZZZI_D
1704389U, // SMLALB_ZZZI_S
133U, // SMLALB_ZZZ_D
0U, // SMLALB_ZZZ_H
453U, // SMLALB_ZZZ_S
1704069U, // SMLALT_ZZZI_D
1704389U, // SMLALT_ZZZI_S
133U, // SMLALT_ZZZ_D
0U, // SMLALT_ZZZ_H
453U, // SMLALT_ZZZ_S
49737U, // SMLALv16i8_v8i16
9151049U, // SMLALv2i32_indexed
57929U, // SMLALv2i32_v2i64
9142858U, // SMLALv4i16_indexed
66122U, // SMLALv4i16_v4i32
9151047U, // SMLALv4i32_indexed
25159U, // SMLALv4i32_v2i64
9142855U, // SMLALv8i16_indexed
33351U, // SMLALv8i16_v4i32
74314U, // SMLALv8i8_v8i16
1704069U, // SMLSLB_ZZZI_D
1704389U, // SMLSLB_ZZZI_S
133U, // SMLSLB_ZZZ_D
0U, // SMLSLB_ZZZ_H
453U, // SMLSLB_ZZZ_S
1704069U, // SMLSLT_ZZZI_D
1704389U, // SMLSLT_ZZZI_S
133U, // SMLSLT_ZZZ_D
0U, // SMLSLT_ZZZ_H
453U, // SMLSLT_ZZZ_S
49737U, // SMLSLv16i8_v8i16
9151049U, // SMLSLv2i32_indexed
57929U, // SMLSLv2i32_v2i64
9142858U, // SMLSLv4i16_indexed
66122U, // SMLSLv4i16_v4i32
9151047U, // SMLSLv4i32_indexed
25159U, // SMLSLv4i32_v2i64
9142855U, // SMLSLv8i16_indexed
33351U, // SMLSLv8i16_v4i32
74314U, // SMLSLv8i8_v8i16
2709U, // SMOVvi16to32
2709U, // SMOVvi16to64
2709U, // SMOVvi32to64
2710U, // SMOVvi8to32
2710U, // SMOVvi8to64
8389U, // SMSUBLrrr
533128U, // SMULH_ZPmZ_B
1057160U, // SMULH_ZPmZ_D
1614536U, // SMULH_ZPmZ_H
2106120U, // SMULH_ZPmZ_S
645U, // SMULH_ZZZ_B
389U, // SMULH_ZZZ_D
8U, // SMULH_ZZZ_H
773U, // SMULH_ZZZ_S
197U, // SMULHrr
271109U, // SMULLB_ZZZI_D
270661U, // SMULLB_ZZZI_S
773U, // SMULLB_ZZZ_D
30U, // SMULLB_ZZZ_H
325U, // SMULLB_ZZZ_S
271109U, // SMULLT_ZZZI_D
270661U, // SMULLT_ZZZI_S
773U, // SMULLT_ZZZ_D
30U, // SMULLT_ZZZ_H
325U, // SMULLT_ZZZ_S
49673U, // SMULLv16i8_v8i16
10199561U, // SMULLv2i32_indexed
57865U, // SMULLv2i32_v2i64
10191370U, // SMULLv4i16_indexed
66058U, // SMULLv4i16_v4i32
10199559U, // SMULLv4i32_indexed
25095U, // SMULLv4i32_v2i64
10191367U, // SMULLv8i16_indexed
33287U, // SMULLv8i16_v4i32
74250U, // SMULLv8i8_v8i16
0U, // SPACE
5317U, // SPLICE_ZPZZ_B
5381U, // SPLICE_ZPZZ_D
47U, // SPLICE_ZPZZ_H
5445U, // SPLICE_ZPZZ_S
533125U, // SPLICE_ZPZ_B
1057157U, // SPLICE_ZPZ_D
1614536U, // SPLICE_ZPZ_H
2106117U, // SPLICE_ZPZ_S
0U, // SQABS_ZPmZ_B
0U, // SQABS_ZPmZ_D
0U, // SQABS_ZPmZ_H
1U, // SQABS_ZPmZ_S
1U, // SQABSv16i8
2U, // SQABSv1i16
2U, // SQABSv1i32
2U, // SQABSv1i64
2U, // SQABSv1i8
2U, // SQABSv2i32
3U, // SQABSv2i64
3U, // SQABSv4i16
4U, // SQABSv4i32
4U, // SQABSv8i16
5U, // SQABSv8i8
1029U, // SQADD_ZI_B
1093U, // SQADD_ZI_D
11U, // SQADD_ZI_H
1157U, // SQADD_ZI_S
533128U, // SQADD_ZPmZ_B
1057160U, // SQADD_ZPmZ_D
1614536U, // SQADD_ZPmZ_H
2106120U, // SQADD_ZPmZ_S
645U, // SQADD_ZZZ_B
389U, // SQADD_ZZZ_D
8U, // SQADD_ZZZ_H
773U, // SQADD_ZZZ_S
49673U, // SQADDv16i8
197U, // SQADDv1i16
197U, // SQADDv1i32
197U, // SQADDv1i64
197U, // SQADDv1i8
57865U, // SQADDv2i32
16902U, // SQADDv2i64
66058U, // SQADDv4i16
25095U, // SQADDv4i32
33287U, // SQADDv8i16
74250U, // SQADDv8i8
3678853U, // SQCADD_ZZI_B
3678597U, // SQCADD_ZZI_D
115400U, // SQCADD_ZZI_H
3678981U, // SQCADD_ZZI_S
0U, // SQDECB_XPiI
0U, // SQDECB_XPiWdI
0U, // SQDECD_XPiI
0U, // SQDECD_XPiWdI
0U, // SQDECD_ZPiI
0U, // SQDECH_XPiI
0U, // SQDECH_XPiWdI
0U, // SQDECH_ZPiI
5509U, // SQDECP_XPWd_B
5509U, // SQDECP_XPWd_D
5509U, // SQDECP_XPWd_H
5509U, // SQDECP_XPWd_S
2U, // SQDECP_XP_B
2U, // SQDECP_XP_D
2U, // SQDECP_XP_H
2U, // SQDECP_XP_S
2U, // SQDECP_ZP_D
0U, // SQDECP_ZP_H
2U, // SQDECP_ZP_S
0U, // SQDECW_XPiI
0U, // SQDECW_XPiWdI
0U, // SQDECW_ZPiI
133U, // SQDMLALBT_ZZZ_D
0U, // SQDMLALBT_ZZZ_H
453U, // SQDMLALBT_ZZZ_S
1704069U, // SQDMLALB_ZZZI_D
1704389U, // SQDMLALB_ZZZI_S
133U, // SQDMLALB_ZZZ_D
0U, // SQDMLALB_ZZZ_H
453U, // SQDMLALB_ZZZ_S
1704069U, // SQDMLALT_ZZZI_D
1704389U, // SQDMLALT_ZZZI_S
133U, // SQDMLALT_ZZZ_D
0U, // SQDMLALT_ZZZ_H
453U, // SQDMLALT_ZZZ_S
2373U, // SQDMLALi16
2373U, // SQDMLALi32
9142853U, // SQDMLALv1i32_indexed
9151045U, // SQDMLALv1i64_indexed
9151049U, // SQDMLALv2i32_indexed
57929U, // SQDMLALv2i32_v2i64
9142858U, // SQDMLALv4i16_indexed
66122U, // SQDMLALv4i16_v4i32
9151047U, // SQDMLALv4i32_indexed
25159U, // SQDMLALv4i32_v2i64
9142855U, // SQDMLALv8i16_indexed
33351U, // SQDMLALv8i16_v4i32
133U, // SQDMLSLBT_ZZZ_D
0U, // SQDMLSLBT_ZZZ_H
453U, // SQDMLSLBT_ZZZ_S
1704069U, // SQDMLSLB_ZZZI_D
1704389U, // SQDMLSLB_ZZZI_S
133U, // SQDMLSLB_ZZZ_D
0U, // SQDMLSLB_ZZZ_H
453U, // SQDMLSLB_ZZZ_S
1704069U, // SQDMLSLT_ZZZI_D
1704389U, // SQDMLSLT_ZZZI_S
133U, // SQDMLSLT_ZZZ_D
0U, // SQDMLSLT_ZZZ_H
453U, // SQDMLSLT_ZZZ_S
2373U, // SQDMLSLi16
2373U, // SQDMLSLi32
9142853U, // SQDMLSLv1i32_indexed
9151045U, // SQDMLSLv1i64_indexed
9151049U, // SQDMLSLv2i32_indexed
57929U, // SQDMLSLv2i32_v2i64
9142858U, // SQDMLSLv4i16_indexed
66122U, // SQDMLSLv4i16_v4i32
9151047U, // SQDMLSLv4i32_indexed
25159U, // SQDMLSLv4i32_v2i64
9142855U, // SQDMLSLv8i16_indexed
33351U, // SQDMLSLv8i16_v4i32
270725U, // SQDMULH_ZZZI_D
2952U, // SQDMULH_ZZZI_H
271109U, // SQDMULH_ZZZI_S
645U, // SQDMULH_ZZZ_B
389U, // SQDMULH_ZZZ_D
8U, // SQDMULH_ZZZ_H
773U, // SQDMULH_ZZZ_S
197U, // SQDMULHv1i16
10191365U, // SQDMULHv1i16_indexed
197U, // SQDMULHv1i32
10199557U, // SQDMULHv1i32_indexed
57865U, // SQDMULHv2i32
10199561U, // SQDMULHv2i32_indexed
66058U, // SQDMULHv4i16
10191370U, // SQDMULHv4i16_indexed
25095U, // SQDMULHv4i32
10199559U, // SQDMULHv4i32_indexed
33287U, // SQDMULHv8i16
10191367U, // SQDMULHv8i16_indexed
271109U, // SQDMULLB_ZZZI_D
270661U, // SQDMULLB_ZZZI_S
773U, // SQDMULLB_ZZZ_D
30U, // SQDMULLB_ZZZ_H
325U, // SQDMULLB_ZZZ_S
271109U, // SQDMULLT_ZZZI_D
270661U, // SQDMULLT_ZZZI_S
773U, // SQDMULLT_ZZZ_D
30U, // SQDMULLT_ZZZ_H
325U, // SQDMULLT_ZZZ_S
197U, // SQDMULLi16
197U, // SQDMULLi32
10191365U, // SQDMULLv1i32_indexed
10199557U, // SQDMULLv1i64_indexed
10199561U, // SQDMULLv2i32_indexed
57865U, // SQDMULLv2i32_v2i64
10191370U, // SQDMULLv4i16_indexed
66058U, // SQDMULLv4i16_v4i32
10199559U, // SQDMULLv4i32_indexed
25095U, // SQDMULLv4i32_v2i64
10191367U, // SQDMULLv8i16_indexed
33287U, // SQDMULLv8i16_v4i32
0U, // SQINCB_XPiI
0U, // SQINCB_XPiWdI
0U, // SQINCD_XPiI
0U, // SQINCD_XPiWdI
0U, // SQINCD_ZPiI
0U, // SQINCH_XPiI
0U, // SQINCH_XPiWdI
0U, // SQINCH_ZPiI
5509U, // SQINCP_XPWd_B
5509U, // SQINCP_XPWd_D
5509U, // SQINCP_XPWd_H
5509U, // SQINCP_XPWd_S
2U, // SQINCP_XP_B
2U, // SQINCP_XP_D
2U, // SQINCP_XP_H
2U, // SQINCP_XP_S
2U, // SQINCP_ZP_D
0U, // SQINCP_ZP_H
2U, // SQINCP_ZP_S
0U, // SQINCW_XPiI
0U, // SQINCW_XPiWdI
0U, // SQINCW_ZPiI
0U, // SQNEG_ZPmZ_B
0U, // SQNEG_ZPmZ_D
0U, // SQNEG_ZPmZ_H
1U, // SQNEG_ZPmZ_S
1U, // SQNEGv16i8
2U, // SQNEGv1i16
2U, // SQNEGv1i32
2U, // SQNEGv1i64
2U, // SQNEGv1i8
2U, // SQNEGv2i32
3U, // SQNEGv2i64
3U, // SQNEGv4i16
4U, // SQNEGv4i32
4U, // SQNEGv8i16
5U, // SQNEGv8i8
5253521U, // SQRDCMLAH_ZZZI_H
71958661U, // SQRDCMLAH_ZZZI_S
139968U, // SQRDCMLAH_ZZZ_B
5775429U, // SQRDCMLAH_ZZZ_D
139985U, // SQRDCMLAH_ZZZ_H
5775493U, // SQRDCMLAH_ZZZ_S
1704005U, // SQRDMLAH_ZZZI_D
2449U, // SQRDMLAH_ZZZI_H
1704069U, // SQRDMLAH_ZZZI_S
0U, // SQRDMLAH_ZZZ_B
69U, // SQRDMLAH_ZZZ_D
17U, // SQRDMLAH_ZZZ_H
133U, // SQRDMLAH_ZZZ_S
9142853U, // SQRDMLAHi16_indexed
9151045U, // SQRDMLAHi32_indexed
2373U, // SQRDMLAHv1i16
2373U, // SQRDMLAHv1i32
57929U, // SQRDMLAHv2i32
9151049U, // SQRDMLAHv2i32_indexed
66122U, // SQRDMLAHv4i16
9142858U, // SQRDMLAHv4i16_indexed
25159U, // SQRDMLAHv4i32
9151047U, // SQRDMLAHv4i32_indexed
33351U, // SQRDMLAHv8i16
9142855U, // SQRDMLAHv8i16_indexed
1704005U, // SQRDMLSH_ZZZI_D
2449U, // SQRDMLSH_ZZZI_H
1704069U, // SQRDMLSH_ZZZI_S
0U, // SQRDMLSH_ZZZ_B
69U, // SQRDMLSH_ZZZ_D
17U, // SQRDMLSH_ZZZ_H
133U, // SQRDMLSH_ZZZ_S
9142853U, // SQRDMLSHi16_indexed
9151045U, // SQRDMLSHi32_indexed
2373U, // SQRDMLSHv1i16
2373U, // SQRDMLSHv1i32
57929U, // SQRDMLSHv2i32
9151049U, // SQRDMLSHv2i32_indexed
66122U, // SQRDMLSHv4i16
9142858U, // SQRDMLSHv4i16_indexed
25159U, // SQRDMLSHv4i32
9151047U, // SQRDMLSHv4i32_indexed
33351U, // SQRDMLSHv8i16
9142855U, // SQRDMLSHv8i16_indexed
270725U, // SQRDMULH_ZZZI_D
2952U, // SQRDMULH_ZZZI_H
271109U, // SQRDMULH_ZZZI_S
645U, // SQRDMULH_ZZZ_B
389U, // SQRDMULH_ZZZ_D
8U, // SQRDMULH_ZZZ_H
773U, // SQRDMULH_ZZZ_S
197U, // SQRDMULHv1i16
10191365U, // SQRDMULHv1i16_indexed
197U, // SQRDMULHv1i32
10199557U, // SQRDMULHv1i32_indexed
57865U, // SQRDMULHv2i32
10199561U, // SQRDMULHv2i32_indexed
66058U, // SQRDMULHv4i16
10191370U, // SQRDMULHv4i16_indexed
25095U, // SQRDMULHv4i32
10199559U, // SQRDMULHv4i32_indexed
33287U, // SQRDMULHv8i16
10191367U, // SQRDMULHv8i16_indexed
533128U, // SQRSHLR_ZPmZ_B
1057160U, // SQRSHLR_ZPmZ_D
1614536U, // SQRSHLR_ZPmZ_H
2106120U, // SQRSHLR_ZPmZ_S
533128U, // SQRSHL_ZPmZ_B
1057160U, // SQRSHL_ZPmZ_D
1614536U, // SQRSHL_ZPmZ_H
2106120U, // SQRSHL_ZPmZ_S
49673U, // SQRSHLv16i8
197U, // SQRSHLv1i16
197U, // SQRSHLv1i32
197U, // SQRSHLv1i64
197U, // SQRSHLv1i8
57865U, // SQRSHLv2i32
16902U, // SQRSHLv2i64
66058U, // SQRSHLv4i16
25095U, // SQRSHLv4i32
33287U, // SQRSHLv8i16
74250U, // SQRSHLv8i8
197U, // SQRSHRNB_ZZI_B
12U, // SQRSHRNB_ZZI_H
197U, // SQRSHRNB_ZZI_S
2373U, // SQRSHRNT_ZZI_B
20U, // SQRSHRNT_ZZI_H
2373U, // SQRSHRNT_ZZI_S
197U, // SQRSHRNb
197U, // SQRSHRNh
197U, // SQRSHRNs
2375U, // SQRSHRNv16i8_shift
198U, // SQRSHRNv2i32_shift
199U, // SQRSHRNv4i16_shift
2374U, // SQRSHRNv4i32_shift
2375U, // SQRSHRNv8i16_shift
199U, // SQRSHRNv8i8_shift
197U, // SQRSHRUNB_ZZI_B
12U, // SQRSHRUNB_ZZI_H
197U, // SQRSHRUNB_ZZI_S
2373U, // SQRSHRUNT_ZZI_B
20U, // SQRSHRUNT_ZZI_H
2373U, // SQRSHRUNT_ZZI_S
197U, // SQRSHRUNb
197U, // SQRSHRUNh
197U, // SQRSHRUNs
2375U, // SQRSHRUNv16i8_shift
198U, // SQRSHRUNv2i32_shift
199U, // SQRSHRUNv4i16_shift
2374U, // SQRSHRUNv4i32_shift
2375U, // SQRSHRUNv8i16_shift
199U, // SQRSHRUNv8i8_shift
533128U, // SQSHLR_ZPmZ_B
1057160U, // SQSHLR_ZPmZ_D
1614536U, // SQSHLR_ZPmZ_H
2106120U, // SQSHLR_ZPmZ_S
8840U, // SQSHLU_ZPmI_B
8584U, // SQSHLU_ZPmI_D
90824U, // SQSHLU_ZPmI_H
8968U, // SQSHLU_ZPmI_S
197U, // SQSHLUb
197U, // SQSHLUd
197U, // SQSHLUh
197U, // SQSHLUs
201U, // SQSHLUv16i8_shift
201U, // SQSHLUv2i32_shift
198U, // SQSHLUv2i64_shift
202U, // SQSHLUv4i16_shift
199U, // SQSHLUv4i32_shift
199U, // SQSHLUv8i16_shift
202U, // SQSHLUv8i8_shift
8840U, // SQSHL_ZPmI_B
8584U, // SQSHL_ZPmI_D
90824U, // SQSHL_ZPmI_H
8968U, // SQSHL_ZPmI_S
533128U, // SQSHL_ZPmZ_B
1057160U, // SQSHL_ZPmZ_D
1614536U, // SQSHL_ZPmZ_H
2106120U, // SQSHL_ZPmZ_S
197U, // SQSHLb
197U, // SQSHLd
197U, // SQSHLh
197U, // SQSHLs
49673U, // SQSHLv16i8
201U, // SQSHLv16i8_shift
197U, // SQSHLv1i16
197U, // SQSHLv1i32
197U, // SQSHLv1i64
197U, // SQSHLv1i8
57865U, // SQSHLv2i32
201U, // SQSHLv2i32_shift
16902U, // SQSHLv2i64
198U, // SQSHLv2i64_shift
66058U, // SQSHLv4i16
202U, // SQSHLv4i16_shift
25095U, // SQSHLv4i32
199U, // SQSHLv4i32_shift
33287U, // SQSHLv8i16
199U, // SQSHLv8i16_shift
74250U, // SQSHLv8i8
202U, // SQSHLv8i8_shift
197U, // SQSHRNB_ZZI_B
12U, // SQSHRNB_ZZI_H
197U, // SQSHRNB_ZZI_S
2373U, // SQSHRNT_ZZI_B
20U, // SQSHRNT_ZZI_H
2373U, // SQSHRNT_ZZI_S
197U, // SQSHRNb
197U, // SQSHRNh
197U, // SQSHRNs
2375U, // SQSHRNv16i8_shift
198U, // SQSHRNv2i32_shift
199U, // SQSHRNv4i16_shift
2374U, // SQSHRNv4i32_shift
2375U, // SQSHRNv8i16_shift
199U, // SQSHRNv8i8_shift
197U, // SQSHRUNB_ZZI_B
12U, // SQSHRUNB_ZZI_H
197U, // SQSHRUNB_ZZI_S
2373U, // SQSHRUNT_ZZI_B
20U, // SQSHRUNT_ZZI_H
2373U, // SQSHRUNT_ZZI_S
197U, // SQSHRUNb
197U, // SQSHRUNh
197U, // SQSHRUNs
2375U, // SQSHRUNv16i8_shift
198U, // SQSHRUNv2i32_shift
199U, // SQSHRUNv4i16_shift
2374U, // SQSHRUNv4i32_shift
2375U, // SQSHRUNv8i16_shift
199U, // SQSHRUNv8i8_shift
533128U, // SQSUBR_ZPmZ_B
1057160U, // SQSUBR_ZPmZ_D
1614536U, // SQSUBR_ZPmZ_H
2106120U, // SQSUBR_ZPmZ_S
1029U, // SQSUB_ZI_B
1093U, // SQSUB_ZI_D
11U, // SQSUB_ZI_H
1157U, // SQSUB_ZI_S
533128U, // SQSUB_ZPmZ_B
1057160U, // SQSUB_ZPmZ_D
1614536U, // SQSUB_ZPmZ_H
2106120U, // SQSUB_ZPmZ_S
645U, // SQSUB_ZZZ_B
389U, // SQSUB_ZZZ_D
8U, // SQSUB_ZZZ_H
773U, // SQSUB_ZZZ_S
49673U, // SQSUBv16i8
197U, // SQSUBv1i16
197U, // SQSUBv1i32
197U, // SQSUBv1i64
197U, // SQSUBv1i8
57865U, // SQSUBv2i32
16902U, // SQSUBv2i64
66058U, // SQSUBv4i16
25095U, // SQSUBv4i32
33287U, // SQSUBv8i16
74250U, // SQSUBv8i8
2U, // SQXTNB_ZZ_B
0U, // SQXTNB_ZZ_H
2U, // SQXTNB_ZZ_S
2U, // SQXTNT_ZZ_B
0U, // SQXTNT_ZZ_H
2U, // SQXTNT_ZZ_S
4U, // SQXTNv16i8
2U, // SQXTNv1i16
2U, // SQXTNv1i32
2U, // SQXTNv1i8
3U, // SQXTNv2i32
4U, // SQXTNv4i16
3U, // SQXTNv4i32
4U, // SQXTNv8i16
4U, // SQXTNv8i8
2U, // SQXTUNB_ZZ_B
0U, // SQXTUNB_ZZ_H
2U, // SQXTUNB_ZZ_S
2U, // SQXTUNT_ZZ_B
0U, // SQXTUNT_ZZ_H
2U, // SQXTUNT_ZZ_S
4U, // SQXTUNv16i8
2U, // SQXTUNv1i16
2U, // SQXTUNv1i32
2U, // SQXTUNv1i8
3U, // SQXTUNv2i32
4U, // SQXTUNv4i16
3U, // SQXTUNv4i32
4U, // SQXTUNv8i16
4U, // SQXTUNv8i8
533128U, // SRHADD_ZPmZ_B
1057160U, // SRHADD_ZPmZ_D
1614536U, // SRHADD_ZPmZ_H
2106120U, // SRHADD_ZPmZ_S
49673U, // SRHADDv16i8
57865U, // SRHADDv2i32
66058U, // SRHADDv4i16
25095U, // SRHADDv4i32
33287U, // SRHADDv8i16
74250U, // SRHADDv8i8
20U, // SRI_ZZI_B
2373U, // SRI_ZZI_D
20U, // SRI_ZZI_H
2373U, // SRI_ZZI_S
2373U, // SRId
2377U, // SRIv16i8_shift
2377U, // SRIv2i32_shift
2374U, // SRIv2i64_shift
2378U, // SRIv4i16_shift
2375U, // SRIv4i32_shift
2375U, // SRIv8i16_shift
2378U, // SRIv8i8_shift
533128U, // SRSHLR_ZPmZ_B
1057160U, // SRSHLR_ZPmZ_D
1614536U, // SRSHLR_ZPmZ_H
2106120U, // SRSHLR_ZPmZ_S
533128U, // SRSHL_ZPmZ_B
1057160U, // SRSHL_ZPmZ_D
1614536U, // SRSHL_ZPmZ_H
2106120U, // SRSHL_ZPmZ_S
49673U, // SRSHLv16i8
197U, // SRSHLv1i64
57865U, // SRSHLv2i32
16902U, // SRSHLv2i64
66058U, // SRSHLv4i16
25095U, // SRSHLv4i32
33287U, // SRSHLv8i16
74250U, // SRSHLv8i8
8840U, // SRSHR_ZPmI_B
8584U, // SRSHR_ZPmI_D
90824U, // SRSHR_ZPmI_H
8968U, // SRSHR_ZPmI_S
197U, // SRSHRd
201U, // SRSHRv16i8_shift
201U, // SRSHRv2i32_shift
198U, // SRSHRv2i64_shift
202U, // SRSHRv4i16_shift
199U, // SRSHRv4i32_shift
199U, // SRSHRv8i16_shift
202U, // SRSHRv8i8_shift
20U, // SRSRA_ZZI_B
2373U, // SRSRA_ZZI_D
20U, // SRSRA_ZZI_H
2373U, // SRSRA_ZZI_S
2373U, // SRSRAd
2377U, // SRSRAv16i8_shift
2377U, // SRSRAv2i32_shift
2374U, // SRSRAv2i64_shift
2378U, // SRSRAv4i16_shift
2375U, // SRSRAv4i32_shift
2375U, // SRSRAv8i16_shift
2378U, // SRSRAv8i8_shift
197U, // SSHLLB_ZZI_D
12U, // SSHLLB_ZZI_H
197U, // SSHLLB_ZZI_S
197U, // SSHLLT_ZZI_D
12U, // SSHLLT_ZZI_H
197U, // SSHLLT_ZZI_S
201U, // SSHLLv16i8_shift
201U, // SSHLLv2i32_shift
202U, // SSHLLv4i16_shift
199U, // SSHLLv4i32_shift
199U, // SSHLLv8i16_shift
202U, // SSHLLv8i8_shift
49673U, // SSHLv16i8
197U, // SSHLv1i64
57865U, // SSHLv2i32
16902U, // SSHLv2i64
66058U, // SSHLv4i16
25095U, // SSHLv4i32
33287U, // SSHLv8i16
74250U, // SSHLv8i8
197U, // SSHRd
201U, // SSHRv16i8_shift
201U, // SSHRv2i32_shift
198U, // SSHRv2i64_shift
202U, // SSHRv4i16_shift
199U, // SSHRv4i32_shift
199U, // SSHRv8i16_shift
202U, // SSHRv8i8_shift
20U, // SSRA_ZZI_B
2373U, // SSRA_ZZI_D
20U, // SSRA_ZZI_H
2373U, // SSRA_ZZI_S
2373U, // SSRAd
2377U, // SSRAv16i8_shift
2377U, // SSRAv2i32_shift
2374U, // SSRAv2i64_shift
2378U, // SSRAv4i16_shift
2375U, // SSRAv4i32_shift
2375U, // SSRAv8i16_shift
2378U, // SSRAv8i8_shift
3013U, // SST1B_D
125253U, // SST1B_D_IMM
3077U, // SST1B_D_SXTW
3141U, // SST1B_D_UXTW
125253U, // SST1B_S_IMM
3205U, // SST1B_S_SXTW
3269U, // SST1B_S_UXTW
3013U, // SST1D
126213U, // SST1D_IMM
3397U, // SST1D_SCALED
3077U, // SST1D_SXTW
3461U, // SST1D_SXTW_SCALED
3141U, // SST1D_UXTW
3525U, // SST1D_UXTW_SCALED
3013U, // SST1H_D
126469U, // SST1H_D_IMM
3653U, // SST1H_D_SCALED
3077U, // SST1H_D_SXTW
3717U, // SST1H_D_SXTW_SCALED
3141U, // SST1H_D_UXTW
3781U, // SST1H_D_UXTW_SCALED
126469U, // SST1H_S_IMM
3205U, // SST1H_S_SXTW
3845U, // SST1H_S_SXTW_SCALED
3269U, // SST1H_S_UXTW
3909U, // SST1H_S_UXTW_SCALED
3013U, // SST1W_D
126853U, // SST1W_D_IMM
4037U, // SST1W_D_SCALED
3077U, // SST1W_D_SXTW
4101U, // SST1W_D_SXTW_SCALED
3141U, // SST1W_D_UXTW
4165U, // SST1W_D_UXTW_SCALED
126853U, // SST1W_IMM
3205U, // SST1W_SXTW
4229U, // SST1W_SXTW_SCALED
3269U, // SST1W_UXTW
4293U, // SST1W_UXTW_SCALED
773U, // SSUBLBT_ZZZ_D
30U, // SSUBLBT_ZZZ_H
325U, // SSUBLBT_ZZZ_S
773U, // SSUBLB_ZZZ_D
30U, // SSUBLB_ZZZ_H
325U, // SSUBLB_ZZZ_S
773U, // SSUBLTB_ZZZ_D
30U, // SSUBLTB_ZZZ_H
325U, // SSUBLTB_ZZZ_S
773U, // SSUBLT_ZZZ_D
30U, // SSUBLT_ZZZ_H
325U, // SSUBLT_ZZZ_S
49673U, // SSUBLv16i8_v8i16
57865U, // SSUBLv2i32_v2i64
66058U, // SSUBLv4i16_v4i32
25095U, // SSUBLv4i32_v2i64
33287U, // SSUBLv8i16_v4i32
74250U, // SSUBLv8i8_v8i16
773U, // SSUBWB_ZZZ_D
30U, // SSUBWB_ZZZ_H
325U, // SSUBWB_ZZZ_S
773U, // SSUBWT_ZZZ_D
30U, // SSUBWT_ZZZ_H
325U, // SSUBWT_ZZZ_S
49671U, // SSUBWv16i8_v8i16
57862U, // SSUBWv2i32_v2i64
66055U, // SSUBWv4i16_v4i32
25094U, // SSUBWv4i32_v2i64
33287U, // SSUBWv8i16_v4i32
74247U, // SSUBWv8i8_v8i16
4357U, // ST1B
4357U, // ST1B_D
280901U, // ST1B_D_IMM
4357U, // ST1B_H
280901U, // ST1B_H_IMM
280901U, // ST1B_IMM
4357U, // ST1B_S
280901U, // ST1B_S_IMM
4421U, // ST1D
280901U, // ST1D_IMM
0U, // ST1Fourv16b
0U, // ST1Fourv16b_POST
0U, // ST1Fourv1d
0U, // ST1Fourv1d_POST
0U, // ST1Fourv2d
0U, // ST1Fourv2d_POST
0U, // ST1Fourv2s
0U, // ST1Fourv2s_POST
0U, // ST1Fourv4h
0U, // ST1Fourv4h_POST
0U, // ST1Fourv4s
0U, // ST1Fourv4s_POST
0U, // ST1Fourv8b
0U, // ST1Fourv8b_POST
0U, // ST1Fourv8h
0U, // ST1Fourv8h_POST
4485U, // ST1H
4485U, // ST1H_D
280901U, // ST1H_D_IMM
280901U, // ST1H_IMM
4485U, // ST1H_S
280901U, // ST1H_S_IMM
0U, // ST1Onev16b
0U, // ST1Onev16b_POST
0U, // ST1Onev1d
0U, // ST1Onev1d_POST
0U, // ST1Onev2d
0U, // ST1Onev2d_POST
0U, // ST1Onev2s
0U, // ST1Onev2s_POST
0U, // ST1Onev4h
0U, // ST1Onev4h_POST
0U, // ST1Onev4s
0U, // ST1Onev4s_POST
0U, // ST1Onev8b
0U, // ST1Onev8b_POST
0U, // ST1Onev8h
0U, // ST1Onev8h_POST
0U, // ST1Threev16b
0U, // ST1Threev16b_POST
0U, // ST1Threev1d
0U, // ST1Threev1d_POST
0U, // ST1Threev2d
0U, // ST1Threev2d_POST
0U, // ST1Threev2s
0U, // ST1Threev2s_POST
0U, // ST1Threev4h
0U, // ST1Threev4h_POST
0U, // ST1Threev4s
0U, // ST1Threev4s_POST
0U, // ST1Threev8b
0U, // ST1Threev8b_POST
0U, // ST1Threev8h
0U, // ST1Threev8h_POST
0U, // ST1Twov16b
0U, // ST1Twov16b_POST
0U, // ST1Twov1d
0U, // ST1Twov1d_POST
0U, // ST1Twov2d
0U, // ST1Twov2d_POST
0U, // ST1Twov2s
0U, // ST1Twov2s_POST
0U, // ST1Twov4h
0U, // ST1Twov4h_POST
0U, // ST1Twov4s
0U, // ST1Twov4s_POST
0U, // ST1Twov8b
0U, // ST1Twov8b_POST
0U, // ST1Twov8h
0U, // ST1Twov8h_POST
4613U, // ST1W
4613U, // ST1W_D
280901U, // ST1W_D_IMM
280901U, // ST1W_IMM
0U, // ST1i16
0U, // ST1i16_POST
0U, // ST1i32
0U, // ST1i32_POST
0U, // ST1i64
0U, // ST1i64_POST
0U, // ST1i8
0U, // ST1i8_POST
4357U, // ST2B
282117U, // ST2B_IMM
4421U, // ST2D
282117U, // ST2D_IMM
123141U, // ST2GOffset
4573U, // ST2GPostIndex
299461U, // ST2GPreIndex
4485U, // ST2H
282117U, // ST2H_IMM
0U, // ST2Twov16b
0U, // ST2Twov16b_POST
0U, // ST2Twov2d
0U, // ST2Twov2d_POST
0U, // ST2Twov2s
0U, // ST2Twov2s_POST
0U, // ST2Twov4h
0U, // ST2Twov4h_POST
0U, // ST2Twov4s
0U, // ST2Twov4s_POST
0U, // ST2Twov8b
0U, // ST2Twov8b_POST
0U, // ST2Twov8h
0U, // ST2Twov8h_POST
4613U, // ST2W
282117U, // ST2W_IMM
0U, // ST2i16
0U, // ST2i16_POST
0U, // ST2i32
0U, // ST2i32_POST
0U, // ST2i64
0U, // ST2i64_POST
0U, // ST2i8
0U, // ST2i8_POST
4357U, // ST3B
4677U, // ST3B_IMM
4421U, // ST3D
4677U, // ST3D_IMM
4485U, // ST3H
4677U, // ST3H_IMM
0U, // ST3Threev16b
0U, // ST3Threev16b_POST
0U, // ST3Threev2d
0U, // ST3Threev2d_POST
0U, // ST3Threev2s
0U, // ST3Threev2s_POST
0U, // ST3Threev4h
0U, // ST3Threev4h_POST
0U, // ST3Threev4s
0U, // ST3Threev4s_POST
0U, // ST3Threev8b
0U, // ST3Threev8b_POST
0U, // ST3Threev8h
0U, // ST3Threev8h_POST
4613U, // ST3W
4677U, // ST3W_IMM
0U, // ST3i16
0U, // ST3i16_POST
0U, // ST3i32
0U, // ST3i32_POST
0U, // ST3i64
0U, // ST3i64_POST
0U, // ST3i8
0U, // ST3i8_POST
4357U, // ST4B
282501U, // ST4B_IMM
4421U, // ST4D
282501U, // ST4D_IMM
0U, // ST4Fourv16b
0U, // ST4Fourv16b_POST
0U, // ST4Fourv2d
0U, // ST4Fourv2d_POST
0U, // ST4Fourv2s
0U, // ST4Fourv2s_POST
0U, // ST4Fourv4h
0U, // ST4Fourv4h_POST
0U, // ST4Fourv4s
0U, // ST4Fourv4s_POST
0U, // ST4Fourv8b
0U, // ST4Fourv8b_POST
0U, // ST4Fourv8h
0U, // ST4Fourv8h_POST
4485U, // ST4H
282501U, // ST4H_IMM
4613U, // ST4W
282501U, // ST4W_IMM
0U, // ST4i16
0U, // ST4i16_POST
0U, // ST4i32
0U, // ST4i32_POST
0U, // ST4i64
0U, // ST4i64_POST
0U, // ST4i8
0U, // ST4i8_POST
28U, // STGM
123141U, // STGOffset
11542733U, // STGPi
4573U, // STGPostIndex
13396301U, // STGPpost
180889933U, // STGPpre
299461U, // STGPreIndex
0U, // STGloop
28U, // STLLRB
28U, // STLLRH
28U, // STLLRW
28U, // STLLRX
28U, // STLRB
28U, // STLRH
28U, // STLRW
28U, // STLRX
123077U, // STLURBi
123077U, // STLURHi
123077U, // STLURWi
123077U, // STLURXi
311493U, // STLXPW
311493U, // STLXPX
123085U, // STLXRB
123085U, // STLXRH
123085U, // STLXRW
123085U, // STLXRX
11018445U, // STNPDi
11542733U, // STNPQi
12067021U, // STNPSi
12067021U, // STNPWi
11018445U, // STNPXi
280901U, // STNT1B_ZRI
4357U, // STNT1B_ZRR
125253U, // STNT1B_ZZR_D_REAL
125253U, // STNT1B_ZZR_S_REAL
280901U, // STNT1D_ZRI
4421U, // STNT1D_ZRR
125253U, // STNT1D_ZZR_D_REAL
280901U, // STNT1H_ZRI
4485U, // STNT1H_ZRR
125253U, // STNT1H_ZZR_D_REAL
125253U, // STNT1H_ZZR_S_REAL
280901U, // STNT1W_ZRI
4613U, // STNT1W_ZRR
125253U, // STNT1W_ZZR_D_REAL
125253U, // STNT1W_ZZR_S_REAL
11018445U, // STPDi
12872013U, // STPDpost
180365645U, // STPDpre
11542733U, // STPQi
13396301U, // STPQpost
180889933U, // STPQpre
12067021U, // STPSi
13920589U, // STPSpost
181414221U, // STPSpre
12067021U, // STPWi
13920589U, // STPWpost
181414221U, // STPWpre
11018445U, // STPXi
12872013U, // STPXpost
180365645U, // STPXpre
2397U, // STRBBpost
297285U, // STRBBpre
14164165U, // STRBBroW
14688453U, // STRBBroX
4805U, // STRBBui
2397U, // STRBpost
297285U, // STRBpre
14164165U, // STRBroW
14688453U, // STRBroX
4805U, // STRBui
2397U, // STRDpost
297285U, // STRDpre
15212741U, // STRDroW
15737029U, // STRDroX
4869U, // STRDui
2397U, // STRHHpost
297285U, // STRHHpre
16261317U, // STRHHroW
16785605U, // STRHHroX
4933U, // STRHHui
2397U, // STRHpost
297285U, // STRHpre
16261317U, // STRHroW
16785605U, // STRHroX
4933U, // STRHui
2397U, // STRQpost
297285U, // STRQpre
17309893U, // STRQroW
17834181U, // STRQroX
4997U, // STRQui
2397U, // STRSpost
297285U, // STRSpre
18358469U, // STRSroW
18882757U, // STRSroX
5061U, // STRSui
2397U, // STRWpost
297285U, // STRWpre
18358469U, // STRWroW
18882757U, // STRWroX
5061U, // STRWui
2397U, // STRXpost
297285U, // STRXpre
15212741U, // STRXroW
15737029U, // STRXroX
4869U, // STRXui
278725U, // STR_PXI
278725U, // STR_ZXI
123077U, // STTRBi
123077U, // STTRHi
123077U, // STTRWi
123077U, // STTRXi
123077U, // STURBBi
123077U, // STURBi
123077U, // STURDi
123077U, // STURHHi
123077U, // STURHi
123077U, // STURQi
123077U, // STURSi
123077U, // STURWi
123077U, // STURXi
311493U, // STXPW
311493U, // STXPX
123085U, // STXRB
123085U, // STXRH
123085U, // STXRW
123085U, // STXRX
123141U, // STZ2GOffset
4573U, // STZ2GPostIndex
299461U, // STZ2GPreIndex
28U, // STZGM
123141U, // STZGOffset
4573U, // STZGPostIndex
299461U, // STZGPreIndex
0U, // STZGloop
8453U, // SUBG
325U, // SUBHNB_ZZZ_B
6U, // SUBHNB_ZZZ_H
389U, // SUBHNB_ZZZ_S
453U, // SUBHNT_ZZZ_B
1U, // SUBHNT_ZZZ_H
69U, // SUBHNT_ZZZ_S
16902U, // SUBHNv2i64_v2i32
16966U, // SUBHNv2i64_v4i32
25095U, // SUBHNv4i32_v4i16
25159U, // SUBHNv4i32_v8i16
33351U, // SUBHNv8i16_v16i8
33287U, // SUBHNv8i16_v8i8
197U, // SUBP
197U, // SUBPS
1029U, // SUBR_ZI_B
1093U, // SUBR_ZI_D
11U, // SUBR_ZI_H
1157U, // SUBR_ZI_S
533128U, // SUBR_ZPmZ_B
1057160U, // SUBR_ZPmZ_D
1614536U, // SUBR_ZPmZ_H
2106120U, // SUBR_ZPmZ_S
837U, // SUBSWri
0U, // SUBSWrr
901U, // SUBSWrs
965U, // SUBSWrx
837U, // SUBSXri
0U, // SUBSXrr
901U, // SUBSXrs
965U, // SUBSXrx
82117U, // SUBSXrx64
837U, // SUBWri
0U, // SUBWrr
901U, // SUBWrs
965U, // SUBWrx
837U, // SUBXri
0U, // SUBXrr
901U, // SUBXrs
965U, // SUBXrx
82117U, // SUBXrx64
1029U, // SUB_ZI_B
1093U, // SUB_ZI_D
11U, // SUB_ZI_H
1157U, // SUB_ZI_S
533128U, // SUB_ZPmZ_B
1057160U, // SUB_ZPmZ_D
1614536U, // SUB_ZPmZ_H
2106120U, // SUB_ZPmZ_S
645U, // SUB_ZZZ_B
389U, // SUB_ZZZ_D
8U, // SUB_ZZZ_H
773U, // SUB_ZZZ_S
49673U, // SUBv16i8
197U, // SUBv1i64
57865U, // SUBv2i32
16902U, // SUBv2i64
66058U, // SUBv4i16
25095U, // SUBv4i32
33287U, // SUBv8i16
74250U, // SUBv8i8
2U, // SUNPKHI_ZZ_D
0U, // SUNPKHI_ZZ_H
2U, // SUNPKHI_ZZ_S
2U, // SUNPKLO_ZZ_D
0U, // SUNPKLO_ZZ_H
2U, // SUNPKLO_ZZ_S
533128U, // SUQADD_ZPmZ_B
1057160U, // SUQADD_ZPmZ_D
1614536U, // SUQADD_ZPmZ_H
2106120U, // SUQADD_ZPmZ_S
1U, // SUQADDv16i8
2U, // SUQADDv1i16
2U, // SUQADDv1i32
2U, // SUQADDv1i64
2U, // SUQADDv1i8
2U, // SUQADDv2i32
3U, // SUQADDv2i64
3U, // SUQADDv4i16
4U, // SUQADDv4i32
4U, // SUQADDv8i16
5U, // SUQADDv8i8
0U, // SVC
0U, // SWPAB
0U, // SWPAH
0U, // SWPALB
0U, // SWPALH
0U, // SWPALW
0U, // SWPALX
0U, // SWPAW
0U, // SWPAX
0U, // SWPB
0U, // SWPH
0U, // SWPLB
0U, // SWPLH
0U, // SWPLW
0U, // SWPLX
0U, // SWPW
0U, // SWPX
0U, // SXTB_ZPmZ_D
0U, // SXTB_ZPmZ_H
1U, // SXTB_ZPmZ_S
0U, // SXTH_ZPmZ_D
1U, // SXTH_ZPmZ_S
0U, // SXTW_ZPmZ_D
5573U, // SYSLxt
0U, // SYSxt
0U, // SpeculationSafeValueW
0U, // SpeculationSafeValueX
0U, // TAGPstack
30U, // TBL_ZZZZ_B
0U, // TBL_ZZZZ_D
0U, // TBL_ZZZZ_H
0U, // TBL_ZZZZ_S
30U, // TBL_ZZZ_B
0U, // TBL_ZZZ_D
0U, // TBL_ZZZ_H
0U, // TBL_ZZZ_S
1U, // TBLv16i8Four
1U, // TBLv16i8One
1U, // TBLv16i8Three
1U, // TBLv16i8Two
5U, // TBLv8i8Four
5U, // TBLv8i8One
5U, // TBLv8i8Three
5U, // TBLv8i8Two
5637U, // TBNZW
5637U, // TBNZX
0U, // TBX_ZZZ_B
69U, // TBX_ZZZ_D
17U, // TBX_ZZZ_H
133U, // TBX_ZZZ_S
1U, // TBXv16i8Four
1U, // TBXv16i8One
1U, // TBXv16i8Three
1U, // TBXv16i8Two
5U, // TBXv8i8Four
5U, // TBXv8i8One
5U, // TBXv8i8Three
5U, // TBXv8i8Two
5637U, // TBZW
5637U, // TBZX
0U, // TCANCEL
0U, // TCOMMIT
0U, // TCRETURNdi
0U, // TCRETURNri
0U, // TCRETURNriALL
0U, // TCRETURNriBTI
0U, // TLSDESCCALL
0U, // TLSDESC_CALLSEQ
645U, // TRN1_PPP_B
389U, // TRN1_PPP_D
8U, // TRN1_PPP_H
773U, // TRN1_PPP_S
645U, // TRN1_ZZZ_B
389U, // TRN1_ZZZ_D
8U, // TRN1_ZZZ_H
773U, // TRN1_ZZZ_S
49673U, // TRN1v16i8
57865U, // TRN1v2i32
16902U, // TRN1v2i64
66058U, // TRN1v4i16
25095U, // TRN1v4i32
33287U, // TRN1v8i16
74250U, // TRN1v8i8
645U, // TRN2_PPP_B
389U, // TRN2_PPP_D
8U, // TRN2_PPP_H
773U, // TRN2_PPP_S
645U, // TRN2_ZZZ_B
389U, // TRN2_ZZZ_D
8U, // TRN2_ZZZ_H
773U, // TRN2_ZZZ_S
49673U, // TRN2v16i8
57865U, // TRN2v2i32
16902U, // TRN2v2i64
66058U, // TRN2v4i16
25095U, // TRN2v4i32
33287U, // TRN2v8i16
74250U, // TRN2v8i8
0U, // TSB
0U, // TSTART
0U, // TTEST
133U, // UABALB_ZZZ_D
0U, // UABALB_ZZZ_H
453U, // UABALB_ZZZ_S
133U, // UABALT_ZZZ_D
0U, // UABALT_ZZZ_H
453U, // UABALT_ZZZ_S
49737U, // UABALv16i8_v8i16
57929U, // UABALv2i32_v2i64
66122U, // UABALv4i16_v4i32
25159U, // UABALv4i32_v2i64
33351U, // UABALv8i16_v4i32
74314U, // UABALv8i8_v8i16
0U, // UABA_ZZZ_B
69U, // UABA_ZZZ_D
17U, // UABA_ZZZ_H
133U, // UABA_ZZZ_S
49737U, // UABAv16i8
57929U, // UABAv2i32
66122U, // UABAv4i16
25159U, // UABAv4i32
33351U, // UABAv8i16
74314U, // UABAv8i8
773U, // UABDLB_ZZZ_D
30U, // UABDLB_ZZZ_H
325U, // UABDLB_ZZZ_S
773U, // UABDLT_ZZZ_D
30U, // UABDLT_ZZZ_H
325U, // UABDLT_ZZZ_S
49673U, // UABDLv16i8_v8i16
57865U, // UABDLv2i32_v2i64
66058U, // UABDLv4i16_v4i32
25095U, // UABDLv4i32_v2i64
33287U, // UABDLv8i16_v4i32
74250U, // UABDLv8i8_v8i16
533128U, // UABD_ZPmZ_B
1057160U, // UABD_ZPmZ_D
1614536U, // UABD_ZPmZ_H
2106120U, // UABD_ZPmZ_S
49673U, // UABDv16i8
57865U, // UABDv2i32
66058U, // UABDv4i16
25095U, // UABDv4i32
33287U, // UABDv8i16
74250U, // UABDv8i8
136U, // UADALP_ZPmZ_D
0U, // UADALP_ZPmZ_H
456U, // UADALP_ZPmZ_S
1U, // UADALPv16i8_v8i16
2U, // UADALPv2i32_v1i64
3U, // UADALPv4i16_v2i32
4U, // UADALPv4i32_v2i64
4U, // UADALPv8i16_v4i32
5U, // UADALPv8i8_v4i16
773U, // UADDLB_ZZZ_D
30U, // UADDLB_ZZZ_H
325U, // UADDLB_ZZZ_S
1U, // UADDLPv16i8_v8i16
2U, // UADDLPv2i32_v1i64
3U, // UADDLPv4i16_v2i32
4U, // UADDLPv4i32_v2i64
4U, // UADDLPv8i16_v4i32
5U, // UADDLPv8i8_v4i16
773U, // UADDLT_ZZZ_D
30U, // UADDLT_ZZZ_H
325U, // UADDLT_ZZZ_S
1U, // UADDLVv16i8v
3U, // UADDLVv4i16v
4U, // UADDLVv4i32v
4U, // UADDLVv8i16v
5U, // UADDLVv8i8v
49673U, // UADDLv16i8_v8i16
57865U, // UADDLv2i32_v2i64
66058U, // UADDLv4i16_v4i32
25095U, // UADDLv4i32_v2i64
33287U, // UADDLv8i16_v4i32
74250U, // UADDLv8i8_v8i16
645U, // UADDV_VPZ_B
389U, // UADDV_VPZ_D
325U, // UADDV_VPZ_H
773U, // UADDV_VPZ_S
773U, // UADDWB_ZZZ_D
30U, // UADDWB_ZZZ_H
325U, // UADDWB_ZZZ_S
773U, // UADDWT_ZZZ_D
30U, // UADDWT_ZZZ_H
325U, // UADDWT_ZZZ_S
49671U, // UADDWv16i8_v8i16
57862U, // UADDWv2i32_v2i64
66055U, // UADDWv4i16_v4i32
25094U, // UADDWv4i32_v2i64
33287U, // UADDWv8i16_v4i32
74247U, // UADDWv8i8_v8i16
8389U, // UBFMWri
8389U, // UBFMXri
197U, // UCVTFSWDri
197U, // UCVTFSWHri
197U, // UCVTFSWSri
197U, // UCVTFSXDri
197U, // UCVTFSXHri
197U, // UCVTFSXSri
2U, // UCVTFUWDri
2U, // UCVTFUWHri
2U, // UCVTFUWSri
2U, // UCVTFUXDri
2U, // UCVTFUXHri
2U, // UCVTFUXSri
0U, // UCVTF_ZPmZ_DtoD
0U, // UCVTF_ZPmZ_DtoH
0U, // UCVTF_ZPmZ_DtoS
0U, // UCVTF_ZPmZ_HtoH
1U, // UCVTF_ZPmZ_StoD
0U, // UCVTF_ZPmZ_StoH
1U, // UCVTF_ZPmZ_StoS
197U, // UCVTFd
197U, // UCVTFh
197U, // UCVTFs
2U, // UCVTFv1i16
2U, // UCVTFv1i32
2U, // UCVTFv1i64
2U, // UCVTFv2f32
3U, // UCVTFv2f64
201U, // UCVTFv2i32_shift
198U, // UCVTFv2i64_shift
3U, // UCVTFv4f16
4U, // UCVTFv4f32
202U, // UCVTFv4i16_shift
199U, // UCVTFv4i32_shift
4U, // UCVTFv8f16
199U, // UCVTFv8i16_shift
0U, // UDF
1057160U, // UDIVR_ZPmZ_D
2106120U, // UDIVR_ZPmZ_S
197U, // UDIVWr
197U, // UDIVXr
1057160U, // UDIV_ZPmZ_D
2106120U, // UDIV_ZPmZ_S
1704389U, // UDOT_ZZZI_D
2432U, // UDOT_ZZZI_S
453U, // UDOT_ZZZ_D
0U, // UDOT_ZZZ_S
303689U, // UDOTlanev16i8
303690U, // UDOTlanev8i8
49737U, // UDOTv16i8
74314U, // UDOTv8i8
533128U, // UHADD_ZPmZ_B
1057160U, // UHADD_ZPmZ_D
1614536U, // UHADD_ZPmZ_H
2106120U, // UHADD_ZPmZ_S
49673U, // UHADDv16i8
57865U, // UHADDv2i32
66058U, // UHADDv4i16
25095U, // UHADDv4i32
33287U, // UHADDv8i16
74250U, // UHADDv8i8
533128U, // UHSUBR_ZPmZ_B
1057160U, // UHSUBR_ZPmZ_D
1614536U, // UHSUBR_ZPmZ_H
2106120U, // UHSUBR_ZPmZ_S
533128U, // UHSUB_ZPmZ_B
1057160U, // UHSUB_ZPmZ_D
1614536U, // UHSUB_ZPmZ_H
2106120U, // UHSUB_ZPmZ_S
49673U, // UHSUBv16i8
57865U, // UHSUBv2i32
66058U, // UHSUBv4i16
25095U, // UHSUBv4i32
33287U, // UHSUBv8i16
74250U, // UHSUBv8i8
8389U, // UMADDLrrr
533128U, // UMAXP_ZPmZ_B
1057160U, // UMAXP_ZPmZ_D
1614536U, // UMAXP_ZPmZ_H
2106120U, // UMAXP_ZPmZ_S
49673U, // UMAXPv16i8
57865U, // UMAXPv2i32
66058U, // UMAXPv4i16
25095U, // UMAXPv4i32
33287U, // UMAXPv8i16
74250U, // UMAXPv8i8
645U, // UMAXV_VPZ_B
389U, // UMAXV_VPZ_D
325U, // UMAXV_VPZ_H
773U, // UMAXV_VPZ_S
1U, // UMAXVv16i8v
3U, // UMAXVv4i16v
4U, // UMAXVv4i32v
4U, // UMAXVv8i16v
5U, // UMAXVv8i8v
5701U, // UMAX_ZI_B
5701U, // UMAX_ZI_D
23U, // UMAX_ZI_H
5701U, // UMAX_ZI_S
533128U, // UMAX_ZPmZ_B
1057160U, // UMAX_ZPmZ_D
1614536U, // UMAX_ZPmZ_H
2106120U, // UMAX_ZPmZ_S
49673U, // UMAXv16i8
57865U, // UMAXv2i32
66058U, // UMAXv4i16
25095U, // UMAXv4i32
33287U, // UMAXv8i16
74250U, // UMAXv8i8
533128U, // UMINP_ZPmZ_B
1057160U, // UMINP_ZPmZ_D
1614536U, // UMINP_ZPmZ_H
2106120U, // UMINP_ZPmZ_S
49673U, // UMINPv16i8
57865U, // UMINPv2i32
66058U, // UMINPv4i16
25095U, // UMINPv4i32
33287U, // UMINPv8i16
74250U, // UMINPv8i8
645U, // UMINV_VPZ_B
389U, // UMINV_VPZ_D
325U, // UMINV_VPZ_H
773U, // UMINV_VPZ_S
1U, // UMINVv16i8v
3U, // UMINVv4i16v
4U, // UMINVv4i32v
4U, // UMINVv8i16v
5U, // UMINVv8i8v
5701U, // UMIN_ZI_B
5701U, // UMIN_ZI_D
23U, // UMIN_ZI_H
5701U, // UMIN_ZI_S
533128U, // UMIN_ZPmZ_B
1057160U, // UMIN_ZPmZ_D
1614536U, // UMIN_ZPmZ_H
2106120U, // UMIN_ZPmZ_S
49673U, // UMINv16i8
57865U, // UMINv2i32
66058U, // UMINv4i16
25095U, // UMINv4i32
33287U, // UMINv8i16
74250U, // UMINv8i8
1704069U, // UMLALB_ZZZI_D
1704389U, // UMLALB_ZZZI_S
133U, // UMLALB_ZZZ_D
0U, // UMLALB_ZZZ_H
453U, // UMLALB_ZZZ_S
1704069U, // UMLALT_ZZZI_D
1704389U, // UMLALT_ZZZI_S
133U, // UMLALT_ZZZ_D
0U, // UMLALT_ZZZ_H
453U, // UMLALT_ZZZ_S
49737U, // UMLALv16i8_v8i16
9151049U, // UMLALv2i32_indexed
57929U, // UMLALv2i32_v2i64
9142858U, // UMLALv4i16_indexed
66122U, // UMLALv4i16_v4i32
9151047U, // UMLALv4i32_indexed
25159U, // UMLALv4i32_v2i64
9142855U, // UMLALv8i16_indexed
33351U, // UMLALv8i16_v4i32
74314U, // UMLALv8i8_v8i16
1704069U, // UMLSLB_ZZZI_D
1704389U, // UMLSLB_ZZZI_S
133U, // UMLSLB_ZZZ_D
0U, // UMLSLB_ZZZ_H
453U, // UMLSLB_ZZZ_S
1704069U, // UMLSLT_ZZZI_D
1704389U, // UMLSLT_ZZZI_S
133U, // UMLSLT_ZZZ_D
0U, // UMLSLT_ZZZ_H
453U, // UMLSLT_ZZZ_S
49737U, // UMLSLv16i8_v8i16
9151049U, // UMLSLv2i32_indexed
57929U, // UMLSLv2i32_v2i64
9142858U, // UMLSLv4i16_indexed
66122U, // UMLSLv4i16_v4i32
9151047U, // UMLSLv4i32_indexed
25159U, // UMLSLv4i32_v2i64
9142855U, // UMLSLv8i16_indexed
33351U, // UMLSLv8i16_v4i32
74314U, // UMLSLv8i8_v8i16
2709U, // UMOVvi16
2709U, // UMOVvi32
2710U, // UMOVvi64
2710U, // UMOVvi8
8389U, // UMSUBLrrr
533128U, // UMULH_ZPmZ_B
1057160U, // UMULH_ZPmZ_D
1614536U, // UMULH_ZPmZ_H
2106120U, // UMULH_ZPmZ_S
645U, // UMULH_ZZZ_B
389U, // UMULH_ZZZ_D
8U, // UMULH_ZZZ_H
773U, // UMULH_ZZZ_S
197U, // UMULHrr
271109U, // UMULLB_ZZZI_D
270661U, // UMULLB_ZZZI_S
773U, // UMULLB_ZZZ_D
30U, // UMULLB_ZZZ_H
325U, // UMULLB_ZZZ_S
271109U, // UMULLT_ZZZI_D
270661U, // UMULLT_ZZZI_S
773U, // UMULLT_ZZZ_D
30U, // UMULLT_ZZZ_H
325U, // UMULLT_ZZZ_S
49673U, // UMULLv16i8_v8i16
10199561U, // UMULLv2i32_indexed
57865U, // UMULLv2i32_v2i64
10191370U, // UMULLv4i16_indexed
66058U, // UMULLv4i16_v4i32
10199559U, // UMULLv4i32_indexed
25095U, // UMULLv4i32_v2i64
10191367U, // UMULLv8i16_indexed
33287U, // UMULLv8i16_v4i32
74250U, // UMULLv8i8_v8i16
1029U, // UQADD_ZI_B
1093U, // UQADD_ZI_D
11U, // UQADD_ZI_H
1157U, // UQADD_ZI_S
533128U, // UQADD_ZPmZ_B
1057160U, // UQADD_ZPmZ_D
1614536U, // UQADD_ZPmZ_H
2106120U, // UQADD_ZPmZ_S
645U, // UQADD_ZZZ_B
389U, // UQADD_ZZZ_D
8U, // UQADD_ZZZ_H
773U, // UQADD_ZZZ_S
49673U, // UQADDv16i8
197U, // UQADDv1i16
197U, // UQADDv1i32
197U, // UQADDv1i64
197U, // UQADDv1i8
57865U, // UQADDv2i32
16902U, // UQADDv2i64
66058U, // UQADDv4i16
25095U, // UQADDv4i32
33287U, // UQADDv8i16
74250U, // UQADDv8i8
0U, // UQDECB_WPiI
0U, // UQDECB_XPiI
0U, // UQDECD_WPiI
0U, // UQDECD_XPiI
0U, // UQDECD_ZPiI
0U, // UQDECH_WPiI
0U, // UQDECH_XPiI
0U, // UQDECH_ZPiI
2U, // UQDECP_WP_B
2U, // UQDECP_WP_D
2U, // UQDECP_WP_H
2U, // UQDECP_WP_S
2U, // UQDECP_XP_B
2U, // UQDECP_XP_D
2U, // UQDECP_XP_H
2U, // UQDECP_XP_S
2U, // UQDECP_ZP_D
0U, // UQDECP_ZP_H
2U, // UQDECP_ZP_S
0U, // UQDECW_WPiI
0U, // UQDECW_XPiI
0U, // UQDECW_ZPiI
0U, // UQINCB_WPiI
0U, // UQINCB_XPiI
0U, // UQINCD_WPiI
0U, // UQINCD_XPiI
0U, // UQINCD_ZPiI
0U, // UQINCH_WPiI
0U, // UQINCH_XPiI
0U, // UQINCH_ZPiI
2U, // UQINCP_WP_B
2U, // UQINCP_WP_D
2U, // UQINCP_WP_H
2U, // UQINCP_WP_S
2U, // UQINCP_XP_B
2U, // UQINCP_XP_D
2U, // UQINCP_XP_H
2U, // UQINCP_XP_S
2U, // UQINCP_ZP_D
0U, // UQINCP_ZP_H
2U, // UQINCP_ZP_S
0U, // UQINCW_WPiI
0U, // UQINCW_XPiI
0U, // UQINCW_ZPiI
533128U, // UQRSHLR_ZPmZ_B
1057160U, // UQRSHLR_ZPmZ_D
1614536U, // UQRSHLR_ZPmZ_H
2106120U, // UQRSHLR_ZPmZ_S
533128U, // UQRSHL_ZPmZ_B
1057160U, // UQRSHL_ZPmZ_D
1614536U, // UQRSHL_ZPmZ_H
2106120U, // UQRSHL_ZPmZ_S
49673U, // UQRSHLv16i8
197U, // UQRSHLv1i16
197U, // UQRSHLv1i32
197U, // UQRSHLv1i64
197U, // UQRSHLv1i8
57865U, // UQRSHLv2i32
16902U, // UQRSHLv2i64
66058U, // UQRSHLv4i16
25095U, // UQRSHLv4i32
33287U, // UQRSHLv8i16
74250U, // UQRSHLv8i8
197U, // UQRSHRNB_ZZI_B
12U, // UQRSHRNB_ZZI_H
197U, // UQRSHRNB_ZZI_S
2373U, // UQRSHRNT_ZZI_B
20U, // UQRSHRNT_ZZI_H
2373U, // UQRSHRNT_ZZI_S
197U, // UQRSHRNb
197U, // UQRSHRNh
197U, // UQRSHRNs
2375U, // UQRSHRNv16i8_shift
198U, // UQRSHRNv2i32_shift
199U, // UQRSHRNv4i16_shift
2374U, // UQRSHRNv4i32_shift
2375U, // UQRSHRNv8i16_shift
199U, // UQRSHRNv8i8_shift
533128U, // UQSHLR_ZPmZ_B
1057160U, // UQSHLR_ZPmZ_D
1614536U, // UQSHLR_ZPmZ_H
2106120U, // UQSHLR_ZPmZ_S
8840U, // UQSHL_ZPmI_B
8584U, // UQSHL_ZPmI_D
90824U, // UQSHL_ZPmI_H
8968U, // UQSHL_ZPmI_S
533128U, // UQSHL_ZPmZ_B
1057160U, // UQSHL_ZPmZ_D
1614536U, // UQSHL_ZPmZ_H
2106120U, // UQSHL_ZPmZ_S
197U, // UQSHLb
197U, // UQSHLd
197U, // UQSHLh
197U, // UQSHLs
49673U, // UQSHLv16i8
201U, // UQSHLv16i8_shift
197U, // UQSHLv1i16
197U, // UQSHLv1i32
197U, // UQSHLv1i64
197U, // UQSHLv1i8
57865U, // UQSHLv2i32
201U, // UQSHLv2i32_shift
16902U, // UQSHLv2i64
198U, // UQSHLv2i64_shift
66058U, // UQSHLv4i16
202U, // UQSHLv4i16_shift
25095U, // UQSHLv4i32
199U, // UQSHLv4i32_shift
33287U, // UQSHLv8i16
199U, // UQSHLv8i16_shift
74250U, // UQSHLv8i8
202U, // UQSHLv8i8_shift
197U, // UQSHRNB_ZZI_B
12U, // UQSHRNB_ZZI_H
197U, // UQSHRNB_ZZI_S
2373U, // UQSHRNT_ZZI_B
20U, // UQSHRNT_ZZI_H
2373U, // UQSHRNT_ZZI_S
197U, // UQSHRNb
197U, // UQSHRNh
197U, // UQSHRNs
2375U, // UQSHRNv16i8_shift
198U, // UQSHRNv2i32_shift
199U, // UQSHRNv4i16_shift
2374U, // UQSHRNv4i32_shift
2375U, // UQSHRNv8i16_shift
199U, // UQSHRNv8i8_shift
533128U, // UQSUBR_ZPmZ_B
1057160U, // UQSUBR_ZPmZ_D
1614536U, // UQSUBR_ZPmZ_H
2106120U, // UQSUBR_ZPmZ_S
1029U, // UQSUB_ZI_B
1093U, // UQSUB_ZI_D
11U, // UQSUB_ZI_H
1157U, // UQSUB_ZI_S
533128U, // UQSUB_ZPmZ_B
1057160U, // UQSUB_ZPmZ_D
1614536U, // UQSUB_ZPmZ_H
2106120U, // UQSUB_ZPmZ_S
645U, // UQSUB_ZZZ_B
389U, // UQSUB_ZZZ_D
8U, // UQSUB_ZZZ_H
773U, // UQSUB_ZZZ_S
49673U, // UQSUBv16i8
197U, // UQSUBv1i16
197U, // UQSUBv1i32
197U, // UQSUBv1i64
197U, // UQSUBv1i8
57865U, // UQSUBv2i32
16902U, // UQSUBv2i64
66058U, // UQSUBv4i16
25095U, // UQSUBv4i32
33287U, // UQSUBv8i16
74250U, // UQSUBv8i8
2U, // UQXTNB_ZZ_B
0U, // UQXTNB_ZZ_H
2U, // UQXTNB_ZZ_S
2U, // UQXTNT_ZZ_B
0U, // UQXTNT_ZZ_H
2U, // UQXTNT_ZZ_S
4U, // UQXTNv16i8
2U, // UQXTNv1i16
2U, // UQXTNv1i32
2U, // UQXTNv1i8
3U, // UQXTNv2i32
4U, // UQXTNv4i16
3U, // UQXTNv4i32
4U, // UQXTNv8i16
4U, // UQXTNv8i8
1U, // URECPE_ZPmZ_S
2U, // URECPEv2i32
4U, // URECPEv4i32
533128U, // URHADD_ZPmZ_B
1057160U, // URHADD_ZPmZ_D
1614536U, // URHADD_ZPmZ_H
2106120U, // URHADD_ZPmZ_S
49673U, // URHADDv16i8
57865U, // URHADDv2i32
66058U, // URHADDv4i16
25095U, // URHADDv4i32
33287U, // URHADDv8i16
74250U, // URHADDv8i8
533128U, // URSHLR_ZPmZ_B
1057160U, // URSHLR_ZPmZ_D
1614536U, // URSHLR_ZPmZ_H
2106120U, // URSHLR_ZPmZ_S
533128U, // URSHL_ZPmZ_B
1057160U, // URSHL_ZPmZ_D
1614536U, // URSHL_ZPmZ_H
2106120U, // URSHL_ZPmZ_S
49673U, // URSHLv16i8
197U, // URSHLv1i64
57865U, // URSHLv2i32
16902U, // URSHLv2i64
66058U, // URSHLv4i16
25095U, // URSHLv4i32
33287U, // URSHLv8i16
74250U, // URSHLv8i8
8840U, // URSHR_ZPmI_B
8584U, // URSHR_ZPmI_D
90824U, // URSHR_ZPmI_H
8968U, // URSHR_ZPmI_S
197U, // URSHRd
201U, // URSHRv16i8_shift
201U, // URSHRv2i32_shift
198U, // URSHRv2i64_shift
202U, // URSHRv4i16_shift
199U, // URSHRv4i32_shift
199U, // URSHRv8i16_shift
202U, // URSHRv8i8_shift
1U, // URSQRTE_ZPmZ_S
2U, // URSQRTEv2i32
4U, // URSQRTEv4i32
20U, // URSRA_ZZI_B
2373U, // URSRA_ZZI_D
20U, // URSRA_ZZI_H
2373U, // URSRA_ZZI_S
2373U, // URSRAd
2377U, // URSRAv16i8_shift
2377U, // URSRAv2i32_shift
2374U, // URSRAv2i64_shift
2378U, // URSRAv4i16_shift
2375U, // URSRAv4i32_shift
2375U, // URSRAv8i16_shift
2378U, // URSRAv8i8_shift
197U, // USHLLB_ZZI_D
12U, // USHLLB_ZZI_H
197U, // USHLLB_ZZI_S
197U, // USHLLT_ZZI_D
12U, // USHLLT_ZZI_H
197U, // USHLLT_ZZI_S
201U, // USHLLv16i8_shift
201U, // USHLLv2i32_shift
202U, // USHLLv4i16_shift
199U, // USHLLv4i32_shift
199U, // USHLLv8i16_shift
202U, // USHLLv8i8_shift
49673U, // USHLv16i8
197U, // USHLv1i64
57865U, // USHLv2i32
16902U, // USHLv2i64
66058U, // USHLv4i16
25095U, // USHLv4i32
33287U, // USHLv8i16
74250U, // USHLv8i8
197U, // USHRd
201U, // USHRv16i8_shift
201U, // USHRv2i32_shift
198U, // USHRv2i64_shift
202U, // USHRv4i16_shift
199U, // USHRv4i32_shift
199U, // USHRv8i16_shift
202U, // USHRv8i8_shift
533128U, // USQADD_ZPmZ_B
1057160U, // USQADD_ZPmZ_D
1614536U, // USQADD_ZPmZ_H
2106120U, // USQADD_ZPmZ_S
1U, // USQADDv16i8
2U, // USQADDv1i16
2U, // USQADDv1i32
2U, // USQADDv1i64
2U, // USQADDv1i8
2U, // USQADDv2i32
3U, // USQADDv2i64
3U, // USQADDv4i16
4U, // USQADDv4i32
4U, // USQADDv8i16
5U, // USQADDv8i8
20U, // USRA_ZZI_B
2373U, // USRA_ZZI_D
20U, // USRA_ZZI_H
2373U, // USRA_ZZI_S
2373U, // USRAd
2377U, // USRAv16i8_shift
2377U, // USRAv2i32_shift
2374U, // USRAv2i64_shift
2378U, // USRAv4i16_shift
2375U, // USRAv4i32_shift
2375U, // USRAv8i16_shift
2378U, // USRAv8i8_shift
773U, // USUBLB_ZZZ_D
30U, // USUBLB_ZZZ_H
325U, // USUBLB_ZZZ_S
773U, // USUBLT_ZZZ_D
30U, // USUBLT_ZZZ_H
325U, // USUBLT_ZZZ_S
49673U, // USUBLv16i8_v8i16
57865U, // USUBLv2i32_v2i64
66058U, // USUBLv4i16_v4i32
25095U, // USUBLv4i32_v2i64
33287U, // USUBLv8i16_v4i32
74250U, // USUBLv8i8_v8i16
773U, // USUBWB_ZZZ_D
30U, // USUBWB_ZZZ_H
325U, // USUBWB_ZZZ_S
773U, // USUBWT_ZZZ_D
30U, // USUBWT_ZZZ_H
325U, // USUBWT_ZZZ_S
49671U, // USUBWv16i8_v8i16
57862U, // USUBWv2i32_v2i64
66055U, // USUBWv4i16_v4i32
25094U, // USUBWv4i32_v2i64
33287U, // USUBWv8i16_v4i32
74247U, // USUBWv8i8_v8i16
2U, // UUNPKHI_ZZ_D
0U, // UUNPKHI_ZZ_H
2U, // UUNPKHI_ZZ_S
2U, // UUNPKLO_ZZ_D
0U, // UUNPKLO_ZZ_H
2U, // UUNPKLO_ZZ_S
0U, // UXTB_ZPmZ_D
0U, // UXTB_ZPmZ_H
1U, // UXTB_ZPmZ_S
0U, // UXTH_ZPmZ_D
1U, // UXTH_ZPmZ_S
0U, // UXTW_ZPmZ_D
645U, // UZP1_PPP_B
389U, // UZP1_PPP_D
8U, // UZP1_PPP_H
773U, // UZP1_PPP_S
645U, // UZP1_ZZZ_B
389U, // UZP1_ZZZ_D
8U, // UZP1_ZZZ_H
773U, // UZP1_ZZZ_S
49673U, // UZP1v16i8
57865U, // UZP1v2i32
16902U, // UZP1v2i64
66058U, // UZP1v4i16
25095U, // UZP1v4i32
33287U, // UZP1v8i16
74250U, // UZP1v8i8
645U, // UZP2_PPP_B
389U, // UZP2_PPP_D
8U, // UZP2_PPP_H
773U, // UZP2_PPP_S
645U, // UZP2_ZZZ_B
389U, // UZP2_ZZZ_D
8U, // UZP2_ZZZ_H
773U, // UZP2_ZZZ_S
49673U, // UZP2v16i8
57865U, // UZP2v2i32
16902U, // UZP2v2i64
66058U, // UZP2v4i16
25095U, // UZP2v4i32
33287U, // UZP2v8i16
74250U, // UZP2v8i8
197U, // WHILEGE_PWW_B
197U, // WHILEGE_PWW_D
12U, // WHILEGE_PWW_H
197U, // WHILEGE_PWW_S
197U, // WHILEGE_PXX_B
197U, // WHILEGE_PXX_D
12U, // WHILEGE_PXX_H
197U, // WHILEGE_PXX_S
197U, // WHILEGT_PWW_B
197U, // WHILEGT_PWW_D
12U, // WHILEGT_PWW_H
197U, // WHILEGT_PWW_S
197U, // WHILEGT_PXX_B
197U, // WHILEGT_PXX_D
12U, // WHILEGT_PXX_H
197U, // WHILEGT_PXX_S
197U, // WHILEHI_PWW_B
197U, // WHILEHI_PWW_D
12U, // WHILEHI_PWW_H
197U, // WHILEHI_PWW_S
197U, // WHILEHI_PXX_B
197U, // WHILEHI_PXX_D
12U, // WHILEHI_PXX_H
197U, // WHILEHI_PXX_S
197U, // WHILEHS_PWW_B
197U, // WHILEHS_PWW_D
12U, // WHILEHS_PWW_H
197U, // WHILEHS_PWW_S
197U, // WHILEHS_PXX_B
197U, // WHILEHS_PXX_D
12U, // WHILEHS_PXX_H
197U, // WHILEHS_PXX_S
197U, // WHILELE_PWW_B
197U, // WHILELE_PWW_D
12U, // WHILELE_PWW_H
197U, // WHILELE_PWW_S
197U, // WHILELE_PXX_B
197U, // WHILELE_PXX_D
12U, // WHILELE_PXX_H
197U, // WHILELE_PXX_S
197U, // WHILELO_PWW_B
197U, // WHILELO_PWW_D
12U, // WHILELO_PWW_H
197U, // WHILELO_PWW_S
197U, // WHILELO_PXX_B
197U, // WHILELO_PXX_D
12U, // WHILELO_PXX_H
197U, // WHILELO_PXX_S
197U, // WHILELS_PWW_B
197U, // WHILELS_PWW_D
12U, // WHILELS_PWW_H
197U, // WHILELS_PWW_S
197U, // WHILELS_PXX_B
197U, // WHILELS_PXX_D
12U, // WHILELS_PXX_H
197U, // WHILELS_PXX_S
197U, // WHILELT_PWW_B
197U, // WHILELT_PWW_D
12U, // WHILELT_PWW_H
197U, // WHILELT_PWW_S
197U, // WHILELT_PXX_B
197U, // WHILELT_PXX_D
12U, // WHILELT_PXX_H
197U, // WHILELT_PXX_S
197U, // WHILERW_PXX_B
197U, // WHILERW_PXX_D
12U, // WHILERW_PXX_H
197U, // WHILERW_PXX_S
197U, // WHILEWR_PXX_B
197U, // WHILEWR_PXX_D
12U, // WHILEWR_PXX_H
197U, // WHILEWR_PXX_S
0U, // WRFFR
0U, // XAFLAG
180742U, // XAR
8837U, // XAR_ZZZI_B
8581U, // XAR_ZZZI_D
90824U, // XAR_ZZZI_H
8965U, // XAR_ZZZI_S
0U, // XPACD
0U, // XPACI
0U, // XPACLRI
4U, // XTNv16i8
3U, // XTNv2i32
4U, // XTNv4i16
3U, // XTNv4i32
4U, // XTNv8i16
4U, // XTNv8i8
645U, // ZIP1_PPP_B
389U, // ZIP1_PPP_D
8U, // ZIP1_PPP_H
773U, // ZIP1_PPP_S
645U, // ZIP1_ZZZ_B
389U, // ZIP1_ZZZ_D
8U, // ZIP1_ZZZ_H
773U, // ZIP1_ZZZ_S
49673U, // ZIP1v16i8
57865U, // ZIP1v2i32
16902U, // ZIP1v2i64
66058U, // ZIP1v4i16
25095U, // ZIP1v4i32
33287U, // ZIP1v8i16
74250U, // ZIP1v8i8
645U, // ZIP2_PPP_B
389U, // ZIP2_PPP_D
8U, // ZIP2_PPP_H
773U, // ZIP2_PPP_S
645U, // ZIP2_ZZZ_B
389U, // ZIP2_ZZZ_D
8U, // ZIP2_ZZZ_H
773U, // ZIP2_ZZZ_S
49673U, // ZIP2v16i8
57865U, // ZIP2v2i32
16902U, // ZIP2v2i64
66058U, // ZIP2v4i16
25095U, // ZIP2v4i32
33287U, // ZIP2v8i16
74250U, // ZIP2v8i8
645U, // anonymous_2659
};
O << "\t";
// Emit the opcode for the instruction.
uint64_t Bits = 0;
Bits |= (uint64_t)OpInfo0[MI->getOpcode()] << 0;
Bits |= (uint64_t)OpInfo1[MI->getOpcode()] << 32;
assert(Bits != 0 && "Cannot print this instruction.");
O << AsmStrs+(Bits & 8191)-1;
// Fragment 0 encoded into 6 bits for 54 unique commands.
switch ((Bits >> 13) & 63) {
default: llvm_unreachable("Invalid command number.");
case 0:
// DBG_VALUE, DBG_LABEL, BUNDLE, LIFETIME_START, LIFETIME_END, FENTRY_CAL...
return;
break;
case 1:
// ABS_ZPmZ_B, ADDHNB_ZZZ_B, ADDHNT_ZZZ_B, ADDP_ZPmZ_B, ADD_ZI_B, ADD_ZPm...
printSVERegOp<'b'>(MI, 0, STI, O);
break;
case 2:
// ABS_ZPmZ_D, ADCLB_ZZZ_D, ADCLT_ZZZ_D, ADDP_ZPmZ_D, ADD_ZI_D, ADD_ZPmZ_...
printSVERegOp<'d'>(MI, 0, STI, O);
break;
case 3:
// ABS_ZPmZ_H, ADDHNB_ZZZ_H, ADDHNT_ZZZ_H, ADDP_ZPmZ_H, ADD_ZI_H, ADD_ZPm...
printSVERegOp<'h'>(MI, 0, STI, O);
O << ", ";
break;
case 4:
// ABS_ZPmZ_S, ADCLB_ZZZ_S, ADCLT_ZZZ_S, ADDHNB_ZZZ_S, ADDHNT_ZZZ_S, ADDP...
printSVERegOp<'s'>(MI, 0, STI, O);
break;
case 5:
// ABSv16i8, ABSv2i32, ABSv2i64, ABSv4i16, ABSv4i32, ABSv8i16, ABSv8i8, A...
printVRegOperand(MI, 0, STI, O);
break;
case 6:
// ABSv1i64, ADCSWr, ADCSXr, ADCWr, ADCXr, ADDG, ADDPL_XXI, ADDPv2i64p, A...
printOperand(MI, 0, STI, O);
break;
case 7:
// ADDHNv2i64_v4i32, ADDHNv4i32_v8i16, ADDHNv8i16_v16i8, AESDrr, AESErr, ...
printVRegOperand(MI, 1, STI, O);
break;
case 8:
// B, BL
printAlignedLabel(MI, 0, STI, O);
return;
break;
case 9:
// BRK, DCPS1, DCPS2, DCPS3, HLT, HVC, SMC, SVC, TCANCEL
printImmHex(MI, 0, STI, O);
return;
break;
case 10:
// Bcc
printCondCode(MI, 0, STI, O);
O << "\t";
printAlignedLabel(MI, 1, STI, O);
return;
break;
case 11:
// CASAB, CASAH, CASALB, CASALH, CASALW, CASALX, CASAW, CASAX, CASB, CASH...
printOperand(MI, 1, STI, O);
break;
case 12:
// CASPALW, CASPAW, CASPLW, CASPW
printGPRSeqPairsClassOperand<32>(MI, 1, STI, O);
O << ", ";
printGPRSeqPairsClassOperand<32>(MI, 2, STI, O);
O << ", [";
printOperand(MI, 3, STI, O);
O << ']';
return;
break;
case 13:
// CASPALX, CASPAX, CASPLX, CASPX
printGPRSeqPairsClassOperand<64>(MI, 1, STI, O);
O << ", ";
printGPRSeqPairsClassOperand<64>(MI, 2, STI, O);
O << ", [";
printOperand(MI, 3, STI, O);
O << ']';
return;
break;
case 14:
// DMB, DSB, ISB, TSB
printBarrierOption(MI, 0, STI, O);
return;
break;
case 15:
// DUP_ZZI_Q, PMULLB_ZZZ_Q, PMULLT_ZZZ_Q
printSVERegOp<'q'>(MI, 0, STI, O);
O << ", ";
break;
case 16:
// GLD1B_D_IMM_REAL, GLD1B_D_REAL, GLD1B_D_SXTW_REAL, GLD1B_D_UXTW_REAL, ...
printTypedVectorList<0,'d'>(MI, 0, STI, O);
O << ", ";
printSVERegOp<>(MI, 1, STI, O);
break;
case 17:
// GLD1B_S_IMM_REAL, GLD1B_S_SXTW_REAL, GLD1B_S_UXTW_REAL, GLD1H_S_IMM_RE...
printTypedVectorList<0,'s'>(MI, 0, STI, O);
O << ", ";
printSVERegOp<>(MI, 1, STI, O);
break;
case 18:
// HINT
printImm(MI, 0, STI, O);
return;
break;
case 19:
// LD1B, LD1B_IMM, LD1RB_IMM, LD1RQ_B, LD1RQ_B_IMM, LD2B, LD2B_IMM, LD3B,...
printTypedVectorList<0,'b'>(MI, 0, STI, O);
O << ", ";
printSVERegOp<>(MI, 1, STI, O);
break;
case 20:
// LD1B_H, LD1B_H_IMM, LD1H, LD1H_IMM, LD1RB_H_IMM, LD1RH_IMM, LD1RQ_H, L...
printTypedVectorList<0,'h'>(MI, 0, STI, O);
O << ", ";
printSVERegOp<>(MI, 1, STI, O);
break;
case 21:
// LD1Fourv16b, LD1Onev16b, LD1Rv16b, LD1Threev16b, LD1Twov16b, LD2Rv16b,...
printTypedVectorList<16, 'b'>(MI, 0, STI, O);
O << ", [";
printOperand(MI, 1, STI, O);
O << ']';
return;
break;
case 22:
// LD1Fourv16b_POST, LD1Onev16b_POST, LD1Rv16b_POST, LD1Threev16b_POST, L...
printTypedVectorList<16, 'b'>(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << "], ";
break;
case 23:
// LD1Fourv1d, LD1Onev1d, LD1Rv1d, LD1Threev1d, LD1Twov1d, LD2Rv1d, LD3Rv...
printTypedVectorList<1, 'd'>(MI, 0, STI, O);
O << ", [";
printOperand(MI, 1, STI, O);
O << ']';
return;
break;
case 24:
// LD1Fourv1d_POST, LD1Onev1d_POST, LD1Rv1d_POST, LD1Threev1d_POST, LD1Tw...
printTypedVectorList<1, 'd'>(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << "], ";
break;
case 25:
// LD1Fourv2d, LD1Onev2d, LD1Rv2d, LD1Threev2d, LD1Twov2d, LD2Rv2d, LD2Tw...
printTypedVectorList<2, 'd'>(MI, 0, STI, O);
O << ", [";
printOperand(MI, 1, STI, O);
O << ']';
return;
break;
case 26:
// LD1Fourv2d_POST, LD1Onev2d_POST, LD1Rv2d_POST, LD1Threev2d_POST, LD1Tw...
printTypedVectorList<2, 'd'>(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << "], ";
break;
case 27:
// LD1Fourv2s, LD1Onev2s, LD1Rv2s, LD1Threev2s, LD1Twov2s, LD2Rv2s, LD2Tw...
printTypedVectorList<2, 's'>(MI, 0, STI, O);
O << ", [";
printOperand(MI, 1, STI, O);
O << ']';
return;
break;
case 28:
// LD1Fourv2s_POST, LD1Onev2s_POST, LD1Rv2s_POST, LD1Threev2s_POST, LD1Tw...
printTypedVectorList<2, 's'>(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << "], ";
break;
case 29:
// LD1Fourv4h, LD1Onev4h, LD1Rv4h, LD1Threev4h, LD1Twov4h, LD2Rv4h, LD2Tw...
printTypedVectorList<4, 'h'>(MI, 0, STI, O);
O << ", [";
printOperand(MI, 1, STI, O);
O << ']';
return;
break;
case 30:
// LD1Fourv4h_POST, LD1Onev4h_POST, LD1Rv4h_POST, LD1Threev4h_POST, LD1Tw...
printTypedVectorList<4, 'h'>(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << "], ";
break;
case 31:
// LD1Fourv4s, LD1Onev4s, LD1Rv4s, LD1Threev4s, LD1Twov4s, LD2Rv4s, LD2Tw...
printTypedVectorList<4, 's'>(MI, 0, STI, O);
O << ", [";
printOperand(MI, 1, STI, O);
O << ']';
return;
break;
case 32:
// LD1Fourv4s_POST, LD1Onev4s_POST, LD1Rv4s_POST, LD1Threev4s_POST, LD1Tw...
printTypedVectorList<4, 's'>(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << "], ";
break;
case 33:
// LD1Fourv8b, LD1Onev8b, LD1Rv8b, LD1Threev8b, LD1Twov8b, LD2Rv8b, LD2Tw...
printTypedVectorList<8, 'b'>(MI, 0, STI, O);
O << ", [";
printOperand(MI, 1, STI, O);
O << ']';
return;
break;
case 34:
// LD1Fourv8b_POST, LD1Onev8b_POST, LD1Rv8b_POST, LD1Threev8b_POST, LD1Tw...
printTypedVectorList<8, 'b'>(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << "], ";
break;
case 35:
// LD1Fourv8h, LD1Onev8h, LD1Rv8h, LD1Threev8h, LD1Twov8h, LD2Rv8h, LD2Tw...
printTypedVectorList<8, 'h'>(MI, 0, STI, O);
O << ", [";
printOperand(MI, 1, STI, O);
O << ']';
return;
break;
case 36:
// LD1Fourv8h_POST, LD1Onev8h_POST, LD1Rv8h_POST, LD1Threev8h_POST, LD1Tw...
printTypedVectorList<8, 'h'>(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << "], ";
break;
case 37:
// LD1i16, LD2i16, LD3i16, LD4i16, ST1i16_POST, ST2i16_POST, ST3i16_POST,...
printTypedVectorList<0, 'h'>(MI, 1, STI, O);
printVectorIndex(MI, 2, STI, O);
O << ", [";
printOperand(MI, 3, STI, O);
break;
case 38:
// LD1i16_POST, LD2i16_POST, LD3i16_POST, LD4i16_POST
printTypedVectorList<0, 'h'>(MI, 2, STI, O);
printVectorIndex(MI, 3, STI, O);
O << ", [";
printOperand(MI, 4, STI, O);
O << "], ";
break;
case 39:
// LD1i32, LD2i32, LD3i32, LD4i32, ST1i32_POST, ST2i32_POST, ST3i32_POST,...
printTypedVectorList<0, 's'>(MI, 1, STI, O);
printVectorIndex(MI, 2, STI, O);
O << ", [";
printOperand(MI, 3, STI, O);
break;
case 40:
// LD1i32_POST, LD2i32_POST, LD3i32_POST, LD4i32_POST
printTypedVectorList<0, 's'>(MI, 2, STI, O);
printVectorIndex(MI, 3, STI, O);
O << ", [";
printOperand(MI, 4, STI, O);
O << "], ";
break;
case 41:
// LD1i64, LD2i64, LD3i64, LD4i64, ST1i64_POST, ST2i64_POST, ST3i64_POST,...
printTypedVectorList<0, 'd'>(MI, 1, STI, O);
printVectorIndex(MI, 2, STI, O);
O << ", [";
printOperand(MI, 3, STI, O);
break;
case 42:
// LD1i64_POST, LD2i64_POST, LD3i64_POST, LD4i64_POST
printTypedVectorList<0, 'd'>(MI, 2, STI, O);
printVectorIndex(MI, 3, STI, O);
O << ", [";
printOperand(MI, 4, STI, O);
O << "], ";
break;
case 43:
// LD1i8, LD2i8, LD3i8, LD4i8, ST1i8_POST, ST2i8_POST, ST3i8_POST, ST4i8_...
printTypedVectorList<0, 'b'>(MI, 1, STI, O);
printVectorIndex(MI, 2, STI, O);
O << ", [";
printOperand(MI, 3, STI, O);
break;
case 44:
// LD1i8_POST, LD2i8_POST, LD3i8_POST, LD4i8_POST
printTypedVectorList<0, 'b'>(MI, 2, STI, O);
printVectorIndex(MI, 3, STI, O);
O << ", [";
printOperand(MI, 4, STI, O);
O << "], ";
break;
case 45:
// LDR_PXI, LDR_ZXI, MOVPRFX_ZZ, PTEST_PP, STR_PXI, STR_ZXI
printSVERegOp<>(MI, 0, STI, O);
break;
case 46:
// MSR
printMSRSystemRegister(MI, 0, STI, O);
O << ", ";
printOperand(MI, 1, STI, O);
return;
break;
case 47:
// MSRpstateImm1, MSRpstateImm4
printSystemPStateField(MI, 0, STI, O);
O << ", ";
printOperand(MI, 1, STI, O);
return;
break;
case 48:
// PRFB_D_PZI, PRFB_D_SCALED, PRFB_D_SXTW_SCALED, PRFB_D_UXTW_SCALED, PRF...
printPrefetchOp<true>(MI, 0, STI, O);
O << ", ";
printSVERegOp<>(MI, 1, STI, O);
O << ", [";
break;
case 49:
// PRFMl, PRFMroW, PRFMroX, PRFMui, PRFUMi
printPrefetchOp(MI, 0, STI, O);
break;
case 50:
// ST1i16, ST2i16, ST3i16, ST4i16
printTypedVectorList<0, 'h'>(MI, 0, STI, O);
printVectorIndex(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << ']';
return;
break;
case 51:
// ST1i32, ST2i32, ST3i32, ST4i32
printTypedVectorList<0, 's'>(MI, 0, STI, O);
printVectorIndex(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << ']';
return;
break;
case 52:
// ST1i64, ST2i64, ST3i64, ST4i64
printTypedVectorList<0, 'd'>(MI, 0, STI, O);
printVectorIndex(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << ']';
return;
break;
case 53:
// ST1i8, ST2i8, ST3i8, ST4i8
printTypedVectorList<0, 'b'>(MI, 0, STI, O);
printVectorIndex(MI, 1, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << ']';
return;
break;
}
// Fragment 1 encoded into 6 bits for 60 unique commands.
switch ((Bits >> 19) & 63) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ABS_ZPmZ_B, ABS_ZPmZ_D, ABS_ZPmZ_S, ABSv1i64, ADCLB_ZZZ_D, ADCLB_ZZZ_S...
O << ", ";
break;
case 1:
// ABS_ZPmZ_H, CLS_ZPmZ_H, CLZ_ZPmZ_H, CNOT_ZPmZ_H, CNT_ZPmZ_H, CPY_ZPmI_...
printSVERegOp<>(MI, 2, STI, O);
O << "/m, ";
break;
case 2:
// ABSv16i8, ADDHNv8i16_v16i8, ADDPv16i8, ADDv16i8, AESDrr, AESErr, AESIM...
O << ".16b, ";
break;
case 3:
// ABSv2i32, ADDHNv2i64_v2i32, ADDPv2i32, ADDv2i32, BICv2i32, CLSv2i32, C...
O << ".2s, ";
break;
case 4:
// ABSv2i64, ADDPv2i64, ADDv2i64, CMEQv2i64, CMEQv2i64rz, CMGEv2i64, CMGE...
O << ".2d, ";
break;
case 5:
// ABSv4i16, ADDHNv4i32_v4i16, ADDPv4i16, ADDv4i16, BICv4i16, CLSv4i16, C...
O << ".4h, ";
break;
case 6:
// ABSv4i32, ADDHNv2i64_v4i32, ADDPv4i32, ADDv4i32, BICv4i32, CLSv4i32, C...
O << ".4s, ";
break;
case 7:
// ABSv8i16, ADDHNv4i32_v8i16, ADDPv8i16, ADDv8i16, BICv8i16, CLSv8i16, C...
O << ".8h, ";
break;
case 8:
// ABSv8i8, ADDHNv8i16_v8i8, ADDPv8i8, ADDv8i8, ANDv8i8, BICv8i8, BIFv8i8...
O << ".8b, ";
break;
case 9:
// ADDHNB_ZZZ_H, RADDHNB_ZZZ_H, RSHRNB_ZZI_H, RSUBHNB_ZZZ_H, SHRNB_ZZI_H,...
printSVERegOp<'s'>(MI, 1, STI, O);
break;
case 10:
// ADDHNT_ZZZ_H, PRFB_S_PZI, PRFD_S_PZI, PRFH_S_PZI, PRFW_S_PZI, RADDHNT_...
printSVERegOp<'s'>(MI, 2, STI, O);
break;
case 11:
// ADDP_ZPmZ_H, ADD_ZPmZ_H, AND_ZPmZ_H, ASRD_ZPmI_H, ASRR_ZPmZ_H, ASR_WID...
printSVERegOp<>(MI, 1, STI, O);
break;
case 12:
// ADD_ZI_H, ADD_ZZZ_H, ASR_WIDE_ZZZ_H, ASR_ZZI_H, BDEP_ZZZ_H, BEXT_ZZZ_H...
printSVERegOp<'h'>(MI, 1, STI, O);
break;
case 13:
// ADR_LSL_ZZZ_D_0, ADR_LSL_ZZZ_D_1, ADR_LSL_ZZZ_D_2, ADR_LSL_ZZZ_D_3, AD...
O << ", [";
break;
case 14:
// AUTDZA, AUTDZB, AUTIZA, AUTIZB, BLR, BLRAAZ, BLRABZ, BR, BRAAZ, BRABZ,...
return;
break;
case 15:
// CMLA_ZZZI_H, CMLA_ZZZ_H, DECP_ZP_H, EORBT_ZZZ_H, EORTB_ZZZ_H, FCMLA_ZZ...
printSVERegOp<'h'>(MI, 2, STI, O);
break;
case 16:
// DECH_ZPiI, INCH_ZPiI, SQDECH_ZPiI, SQINCH_ZPiI, UQDECH_ZPiI, UQINCH_ZP...
printSVEPattern(MI, 2, STI, O);
O << ", mul ";
printOperand(MI, 3, STI, O);
return;
break;
case 17:
// DUP_ZI_H
printImm8OptLsl<int16_t>(MI, 1, STI, O);
return;
break;
case 18:
// DUP_ZR_H, INDEX_II_H, INDEX_IR_H, INDEX_RI_H, INDEX_RR_H, WHILEGE_PWW_...
printOperand(MI, 1, STI, O);
break;
case 19:
// DUP_ZZI_Q
printSVERegOp<'q'>(MI, 1, STI, O);
printVectorIndex(MI, 2, STI, O);
return;
break;
case 20:
// FCMPDri, FCMPEDri, FCMPEHri, FCMPESri, FCMPHri, FCMPSri
O << ", #0.0";
return;
break;
case 21:
// FDUP_ZI_H
printFPImmOperand(MI, 1, STI, O);
return;
break;
case 22:
// FMOVXDHighr, INSvi64gpr, INSvi64lane
O << ".d";
printVectorIndex(MI, 2, STI, O);
O << ", ";
break;
case 23:
// GLD1B_D_IMM_REAL, GLD1B_D_REAL, GLD1B_D_SXTW_REAL, GLD1B_D_UXTW_REAL, ...
O << "/z, [";
break;
case 24:
// INSR_ZR_H, INSR_ZV_H, PRFB_D_SCALED, PRFB_D_SXTW_SCALED, PRFB_D_UXTW_S...
printOperand(MI, 2, STI, O);
break;
case 25:
// INSvi16gpr, INSvi16lane
O << ".h";
printVectorIndex(MI, 2, STI, O);
O << ", ";
break;
case 26:
// INSvi32gpr, INSvi32lane
O << ".s";
printVectorIndex(MI, 2, STI, O);
O << ", ";
break;
case 27:
// INSvi8gpr, INSvi8lane
O << ".b";
printVectorIndex(MI, 2, STI, O);
O << ", ";
break;
case 28:
// LD1Fourv16b_POST, LD1Fourv2d_POST, LD1Fourv4s_POST, LD1Fourv8h_POST, L...
printPostIncOperand<64>(MI, 3, STI, O);
return;
break;
case 29:
// LD1Fourv1d_POST, LD1Fourv2s_POST, LD1Fourv4h_POST, LD1Fourv8b_POST, LD...
printPostIncOperand<32>(MI, 3, STI, O);
return;
break;
case 30:
// LD1Onev16b_POST, LD1Onev2d_POST, LD1Onev4s_POST, LD1Onev8h_POST, LD1Tw...
printPostIncOperand<16>(MI, 3, STI, O);
return;
break;
case 31:
// LD1Onev1d_POST, LD1Onev2s_POST, LD1Onev4h_POST, LD1Onev8b_POST, LD1Rv1...
printPostIncOperand<8>(MI, 3, STI, O);
return;
break;
case 32:
// LD1Rv16b_POST, LD1Rv8b_POST
printPostIncOperand<1>(MI, 3, STI, O);
return;
break;
case 33:
// LD1Rv2s_POST, LD1Rv4s_POST, LD2Rv4h_POST, LD2Rv8h_POST, LD4Rv16b_POST,...
printPostIncOperand<4>(MI, 3, STI, O);
return;
break;
case 34:
// LD1Rv4h_POST, LD1Rv8h_POST, LD2Rv16b_POST, LD2Rv8b_POST
printPostIncOperand<2>(MI, 3, STI, O);
return;
break;
case 35:
// LD1Threev16b_POST, LD1Threev2d_POST, LD1Threev4s_POST, LD1Threev8h_POS...
printPostIncOperand<48>(MI, 3, STI, O);
return;
break;
case 36:
// LD1Threev1d_POST, LD1Threev2s_POST, LD1Threev4h_POST, LD1Threev8b_POST...
printPostIncOperand<24>(MI, 3, STI, O);
return;
break;
case 37:
// LD1i16, LD1i32, LD1i64, LD1i8, LD2i16, LD2i32, LD2i64, LD2i8, LD3i16, ...
O << ']';
return;
break;
case 38:
// LD1i16_POST, LD2i8_POST
printPostIncOperand<2>(MI, 5, STI, O);
return;
break;
case 39:
// LD1i32_POST, LD2i16_POST, LD4i8_POST
printPostIncOperand<4>(MI, 5, STI, O);
return;
break;
case 40:
// LD1i64_POST, LD2i32_POST, LD4i16_POST
printPostIncOperand<8>(MI, 5, STI, O);
return;
break;
case 41:
// LD1i8_POST
printPostIncOperand<1>(MI, 5, STI, O);
return;
break;
case 42:
// LD2i64_POST, LD4i32_POST
printPostIncOperand<16>(MI, 5, STI, O);
return;
break;
case 43:
// LD3Rv16b_POST, LD3Rv8b_POST
printPostIncOperand<3>(MI, 3, STI, O);
return;
break;
case 44:
// LD3Rv2s_POST, LD3Rv4s_POST
printPostIncOperand<12>(MI, 3, STI, O);
return;
break;
case 45:
// LD3Rv4h_POST, LD3Rv8h_POST
printPostIncOperand<6>(MI, 3, STI, O);
return;
break;
case 46:
// LD3i16_POST
printPostIncOperand<6>(MI, 5, STI, O);
return;
break;
case 47:
// LD3i32_POST
printPostIncOperand<12>(MI, 5, STI, O);
return;
break;
case 48:
// LD3i64_POST
printPostIncOperand<24>(MI, 5, STI, O);
return;
break;
case 49:
// LD3i8_POST
printPostIncOperand<3>(MI, 5, STI, O);
return;
break;
case 50:
// LD4i64_POST
printPostIncOperand<32>(MI, 5, STI, O);
return;
break;
case 51:
// PMULLB_ZZZ_H, PMULLT_ZZZ_H, PUNPKHI_PP, PUNPKLO_PP, SABDLB_ZZZ_H, SABD...
printSVERegOp<'b'>(MI, 1, STI, O);
break;
case 52:
// PMULLB_ZZZ_Q, PMULLT_ZZZ_Q
printSVERegOp<'d'>(MI, 1, STI, O);
O << ", ";
printSVERegOp<'d'>(MI, 2, STI, O);
return;
break;
case 53:
// PMULLv1i64, PMULLv2i64
O << ".1q, ";
printVRegOperand(MI, 1, STI, O);
break;
case 54:
// PRFB_D_PZI, PRFD_D_PZI, PRFH_D_PZI, PRFW_D_PZI
printSVERegOp<'d'>(MI, 2, STI, O);
O << ", ";
break;
case 55:
// PTRUES_H, PTRUE_H
printSVEPattern(MI, 1, STI, O);
return;
break;
case 56:
// SABALB_ZZZ_H, SABALT_ZZZ_H, SMLALB_ZZZ_H, SMLALT_ZZZ_H, SMLSLB_ZZZ_H, ...
printSVERegOp<'b'>(MI, 2, STI, O);
O << ", ";
printSVERegOp<'b'>(MI, 3, STI, O);
return;
break;
case 57:
// SADALPv2i32_v1i64, SADDLPv2i32_v1i64, UADALPv2i32_v1i64, UADDLPv2i32_v...
O << ".1d, ";
break;
case 58:
// ST1i16_POST, ST1i32_POST, ST1i64_POST, ST1i8_POST, ST2i16_POST, ST2i32...
O << "], ";
break;
case 59:
// TBL_ZZZZ_H, TBL_ZZZ_H
printTypedVectorList<0,'h'>(MI, 1, STI, O);
O << ", ";
printSVERegOp<'h'>(MI, 2, STI, O);
return;
break;
}
// Fragment 2 encoded into 6 bits for 62 unique commands.
switch ((Bits >> 25) & 63) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ABS_ZPmZ_B, ABS_ZPmZ_D, ABS_ZPmZ_S, BRKA_PPmP, BRKB_PPmP, CLS_ZPmZ_B, ...
printSVERegOp<>(MI, 2, STI, O);
O << "/m, ";
break;
case 1:
// ABS_ZPmZ_H, CLS_ZPmZ_H, CLZ_ZPmZ_H, CNOT_ZPmZ_H, CNT_ZPmZ_H, FABS_ZPmZ...
printSVERegOp<'h'>(MI, 3, STI, O);
return;
break;
case 2:
// ABSv16i8, ABSv2i32, ABSv2i64, ABSv4i16, ABSv4i32, ABSv8i16, ABSv8i8, A...
printVRegOperand(MI, 1, STI, O);
break;
case 3:
// ABSv1i64, ADCSWr, ADCSXr, ADCWr, ADCXr, ADDG, ADDPL_XXI, ADDSWri, ADDS...
printOperand(MI, 1, STI, O);
break;
case 4:
// ADCLB_ZZZ_D, ADCLT_ZZZ_D, ADDHNT_ZZZ_S, CMLA_ZZZ_D, DECP_ZP_D, EORBT_Z...
printSVERegOp<'d'>(MI, 2, STI, O);
break;
case 5:
// ADCLB_ZZZ_S, ADCLT_ZZZ_S, CMLA_ZZZI_S, CMLA_ZZZ_S, DECP_ZP_S, EORBT_ZZ...
printSVERegOp<'s'>(MI, 2, STI, O);
break;
case 6:
// ADDHNB_ZZZ_B, DECP_XP_H, INCP_XP_H, RADDHNB_ZZZ_B, RSHRNB_ZZI_B, RSUBH...
printSVERegOp<'h'>(MI, 1, STI, O);
break;
case 7:
// ADDHNB_ZZZ_H, ADDHNT_ZZZ_H, ADD_ZI_H, ADD_ZZZ_H, ASR_WIDE_ZZZ_H, ASR_Z...
O << ", ";
break;
case 8:
// ADDHNB_ZZZ_S, ADD_ZI_D, ADD_ZZZ_D, ADR_LSL_ZZZ_D_0, ADR_LSL_ZZZ_D_1, A...
printSVERegOp<'d'>(MI, 1, STI, O);
break;
case 9:
// ADDHNT_ZZZ_B, CDOT_ZZZI_D, CDOT_ZZZ_D, FMLALB_ZZZI_SHH, FMLALB_ZZZ_SHH...
printSVERegOp<'h'>(MI, 2, STI, O);
break;
case 10:
// ADDHNv2i64_v4i32, ADDHNv4i32_v8i16, ADDHNv8i16_v16i8, AESDrr, AESErr, ...
printVRegOperand(MI, 2, STI, O);
break;
case 11:
// ADDP_ZPmZ_B, ADDP_ZPmZ_D, ADDP_ZPmZ_S, ADD_ZPmZ_B, ADD_ZPmZ_D, ADD_ZPm...
printSVERegOp<>(MI, 1, STI, O);
break;
case 12:
// ADDP_ZPmZ_H, ADD_ZPmZ_H, AND_ZPmZ_H, ASRD_ZPmI_H, ASRR_ZPmZ_H, ASR_WID...
O << "/m, ";
break;
case 13:
// ADD_ZI_B, ADD_ZZZ_B, AESD_ZZZ_B, AESE_ZZZ_B, AESIMC_ZZ_B, AESMC_ZZ_B, ...
printSVERegOp<'b'>(MI, 1, STI, O);
break;
case 14:
// ADD_ZI_S, ADD_ZZZ_S, ADR_LSL_ZZZ_S_0, ADR_LSL_ZZZ_S_1, ADR_LSL_ZZZ_S_2...
printSVERegOp<'s'>(MI, 1, STI, O);
break;
case 15:
// ADRP
printAdrpLabel(MI, 1, STI, O);
return;
break;
case 16:
// BFMWri, BFMXri, CASAB, CASAH, CASALB, CASALH, CASALW, CASALX, CASAW, C...
printOperand(MI, 2, STI, O);
break;
case 17:
// BICv2i32, BICv4i16, BICv4i32, BICv8i16, MOVKWi, MOVKXi, ORRv2i32, ORRv...
printImm(MI, 2, STI, O);
printShifter(MI, 3, STI, O);
return;
break;
case 18:
// CBNZW, CBNZX, CBZW, CBZX, LDRDl, LDRQl, LDRSWl, LDRSl, LDRWl, LDRXl, P...
printAlignedLabel(MI, 1, STI, O);
return;
break;
case 19:
// CDOT_ZZZI_S, CDOT_ZZZ_S, CMLA_ZZZ_B, EORBT_ZZZ_B, EORTB_ZZZ_B, SABA_ZZ...
printSVERegOp<'b'>(MI, 2, STI, O);
O << ", ";
break;
case 20:
// CMPEQ_PPzZI_H, CMPEQ_PPzZZ_H, CMPEQ_WIDE_PPzZZ_H, CMPGE_PPzZI_H, CMPGE...
O << "/z, ";
break;
case 21:
// CNTB_XPiI, CNTD_XPiI, CNTH_XPiI, CNTW_XPiI, PTRUES_B, PTRUES_D, PTRUES...
printSVEPattern(MI, 1, STI, O);
break;
case 22:
// CPY_ZPmI_H
printImm8OptLsl<int16_t>(MI, 3, STI, O);
return;
break;
case 23:
// CPY_ZPmR_H, CPY_ZPmV_H, INSvi16gpr, INSvi32gpr, INSvi64gpr, INSvi8gpr,...
printOperand(MI, 3, STI, O);
break;
case 24:
// DECB_XPiI, DECD_XPiI, DECD_ZPiI, DECH_XPiI, DECW_XPiI, DECW_ZPiI, INCB...
printSVEPattern(MI, 2, STI, O);
O << ", mul ";
printOperand(MI, 3, STI, O);
return;
break;
case 25:
// DECP_ZP_H, DUP_ZR_H, FEXPA_ZZ_H, FRECPE_ZZ_H, FRSQRTE_ZZ_H, INCP_ZP_H,...
return;
break;
case 26:
// DUPM_ZI
printLogicalImm<int64_t>(MI, 1, STI, O);
return;
break;
case 27:
// DUP_ZI_B
printImm8OptLsl<int8_t>(MI, 1, STI, O);
return;
break;
case 28:
// DUP_ZI_D
printImm8OptLsl<int64_t>(MI, 1, STI, O);
return;
break;
case 29:
// DUP_ZI_S
printImm8OptLsl<int32_t>(MI, 1, STI, O);
return;
break;
case 30:
// DUP_ZZI_H
printVectorIndex(MI, 2, STI, O);
return;
break;
case 31:
// EXT_ZZI_B, TBL_ZZZZ_B, TBL_ZZZ_B
printTypedVectorList<0,'b'>(MI, 1, STI, O);
O << ", ";
break;
case 32:
// FCPY_ZPmI_H
printFPImmOperand(MI, 3, STI, O);
return;
break;
case 33:
// FCVTNT_ZPmZ_StoH, FCVT_ZPmZ_StoH, SCVTF_ZPmZ_StoH, UCVTF_ZPmZ_StoH
printSVERegOp<'s'>(MI, 3, STI, O);
return;
break;
case 34:
// FCVT_ZPmZ_DtoH, SCVTF_ZPmZ_DtoH, UCVTF_ZPmZ_DtoH
printSVERegOp<'d'>(MI, 3, STI, O);
return;
break;
case 35:
// FDUP_ZI_D, FDUP_ZI_S, FMOVDi, FMOVHi, FMOVSi, FMOVv2f32_ns, FMOVv2f64_...
printFPImmOperand(MI, 1, STI, O);
return;
break;
case 36:
// INSvi16lane, INSvi32lane, INSvi64lane, INSvi8lane
printVRegOperand(MI, 3, STI, O);
break;
case 37:
// LDADDAB, LDADDAH, LDADDALB, LDADDALH, LDADDALW, LDADDALX, LDADDAW, LDA...
printOperand(MI, 0, STI, O);
O << ", [";
printOperand(MI, 2, STI, O);
O << ']';
return;
break;
case 38:
// MOVID, MOVIv2d_ns
printSIMDType10Operand(MI, 1, STI, O);
return;
break;
case 39:
// MOVIv16b_ns, MOVIv2i32, MOVIv2s_msl, MOVIv4i16, MOVIv4i32, MOVIv4s_msl...
printImm(MI, 1, STI, O);
break;
case 40:
// MRS
printMRSSystemRegister(MI, 1, STI, O);
return;
break;
case 41:
// PMULLv1i64
O << ".1d, ";
printVRegOperand(MI, 2, STI, O);
O << ".1d";
return;
break;
case 42:
// PMULLv2i64
O << ".2d, ";
printVRegOperand(MI, 2, STI, O);
O << ".2d";
return;
break;
case 43:
// PRFD_D_PZI
printImmScale<8>(MI, 3, STI, O);
O << ']';
return;
break;
case 44:
// PRFH_D_PZI
printImmScale<2>(MI, 3, STI, O);
O << ']';
return;
break;
case 45:
// PRFW_D_PZI
printImmScale<4>(MI, 3, STI, O);
O << ']';
return;
break;
case 46:
// SQDECB_XPiWdI, SQDECD_XPiWdI, SQDECH_XPiWdI, SQDECW_XPiWdI, SQINCB_XPi...
printGPR64as32(MI, 1, STI, O);
O << ", ";
printSVEPattern(MI, 2, STI, O);
O << ", mul ";
printOperand(MI, 3, STI, O);
return;
break;
case 47:
// ST1i16_POST, ST2i8_POST
printPostIncOperand<2>(MI, 4, STI, O);
return;
break;
case 48:
// ST1i32_POST, ST2i16_POST, ST4i8_POST
printPostIncOperand<4>(MI, 4, STI, O);
return;
break;
case 49:
// ST1i64_POST, ST2i32_POST, ST4i16_POST
printPostIncOperand<8>(MI, 4, STI, O);
return;
break;
case 50:
// ST1i8_POST
printPostIncOperand<1>(MI, 4, STI, O);
return;
break;
case 51:
// ST2i64_POST, ST4i32_POST
printPostIncOperand<16>(MI, 4, STI, O);
return;
break;
case 52:
// ST3i16_POST
printPostIncOperand<6>(MI, 4, STI, O);
return;
break;
case 53:
// ST3i32_POST
printPostIncOperand<12>(MI, 4, STI, O);
return;
break;
case 54:
// ST3i64_POST
printPostIncOperand<24>(MI, 4, STI, O);
return;
break;
case 55:
// ST3i8_POST
printPostIncOperand<3>(MI, 4, STI, O);
return;
break;
case 56:
// ST4i64_POST
printPostIncOperand<32>(MI, 4, STI, O);
return;
break;
case 57:
// SYSxt
printSysCROperand(MI, 1, STI, O);
O << ", ";
printSysCROperand(MI, 2, STI, O);
O << ", ";
printOperand(MI, 3, STI, O);
O << ", ";
printOperand(MI, 4, STI, O);
return;
break;
case 58:
// TBL_ZZZZ_D, TBL_ZZZ_D
printTypedVectorList<0,'d'>(MI, 1, STI, O);
O << ", ";
printSVERegOp<'d'>(MI, 2, STI, O);
return;
break;
case 59:
// TBL_ZZZZ_S, TBL_ZZZ_S
printTypedVectorList<0,'s'>(MI, 1, STI, O);
O << ", ";
printSVERegOp<'s'>(MI, 2, STI, O);
return;
break;
case 60:
// TBLv16i8Four, TBLv16i8One, TBLv16i8Three, TBLv16i8Two, TBLv8i8Four, TB...
printTypedVectorList<16, 'b'>(MI, 1, STI, O);
O << ", ";
printVRegOperand(MI, 2, STI, O);
break;
case 61:
// TBXv16i8Four, TBXv16i8One, TBXv16i8Three, TBXv16i8Two, TBXv8i8Four, TB...
printTypedVectorList<16, 'b'>(MI, 2, STI, O);
O << ", ";
printVRegOperand(MI, 3, STI, O);
break;
}
// Fragment 3 encoded into 7 bits for 96 unique commands.
switch ((Bits >> 31) & 127) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ABS_ZPmZ_B, BRKA_PPmP, BRKB_PPmP, CDOT_ZZZI_S, CDOT_ZZZ_S, CLS_ZPmZ_B,...
printSVERegOp<'b'>(MI, 3, STI, O);
break;
case 1:
// ABS_ZPmZ_D, CLS_ZPmZ_D, CLZ_ZPmZ_D, CNOT_ZPmZ_D, CNT_ZPmZ_D, FABS_ZPmZ...
printSVERegOp<'d'>(MI, 3, STI, O);
return;
break;
case 2:
// ABS_ZPmZ_S, ADDHNT_ZZZ_H, CLS_ZPmZ_S, CLZ_ZPmZ_S, CNOT_ZPmZ_S, CNT_ZPm...
printSVERegOp<'s'>(MI, 3, STI, O);
return;
break;
case 3:
// ABSv16i8, ADDVv16i8v, AESDrr, AESErr, AESIMCrr, AESMCrr, CLSv16i8, CLZ...
O << ".16b";
return;
break;
case 4:
// ABSv1i64, ADR, AESIMC_ZZ_B, AESMC_ZZ_B, AUTDA, AUTDB, AUTIA, AUTIB, BL...
return;
break;
case 5:
// ABSv2i32, CLSv2i32, CLZv2i32, FABSv2f32, FADDPv2i32p, FCVTASv2f32, FCV...
O << ".2s";
return;
break;
case 6:
// ABSv2i64, ADDPv2i64p, FABSv2f64, FADDPv2i64p, FCVTASv2f64, FCVTAUv2f64...
O << ".2d";
return;
break;
case 7:
// ABSv4i16, ADDVv4i16v, CLSv4i16, CLZv4i16, FABSv4f16, FCVTASv4f16, FCVT...
O << ".4h";
return;
break;
case 8:
// ABSv4i32, ADDVv4i32v, CLSv4i32, CLZv4i32, FABSv4f32, FCVTASv4f32, FCVT...
O << ".4s";
return;
break;
case 9:
// ABSv8i16, ADDVv8i16v, CLSv8i16, CLZv8i16, FABSv8f16, FCVTASv8f16, FCVT...
O << ".8h";
return;
break;
case 10:
// ABSv8i8, ADDVv8i8v, CLSv8i8, CLZv8i8, CNTv8i8, NEGv8i8, NOTv8i8, RBITv...
O << ".8b";
return;
break;
case 11:
// ADCLB_ZZZ_D, ADCLB_ZZZ_S, ADCLT_ZZZ_D, ADCLT_ZZZ_S, ADCSWr, ADCSXr, AD...
O << ", ";
break;
case 12:
// ADDHNB_ZZZ_H, RADDHNB_ZZZ_H, RSUBHNB_ZZZ_H, SUBHNB_ZZZ_H
printSVERegOp<'s'>(MI, 2, STI, O);
return;
break;
case 13:
// ADDHNv2i64_v2i32, ADDHNv2i64_v4i32, ADDPv2i64, ADDv2i64, CMEQv2i64, CM...
O << ".2d, ";
break;
case 14:
// ADDHNv4i32_v4i16, ADDHNv4i32_v8i16, ADDPv4i32, ADDv4i32, CMEQv4i32, CM...
O << ".4s, ";
break;
case 15:
// ADDHNv8i16_v16i8, ADDHNv8i16_v8i8, ADDPv8i16, ADDv8i16, CMEQv8i16, CMG...
O << ".8h, ";
break;
case 16:
// ADDP_ZPmZ_B, ADDP_ZPmZ_D, ADDP_ZPmZ_S, ADD_ZPmZ_B, ADD_ZPmZ_D, ADD_ZPm...
O << "/m, ";
break;
case 17:
// ADDP_ZPmZ_H, ADD_ZPmZ_H, ADD_ZZZ_H, AND_ZPmZ_H, ASRD_ZPmI_H, ASRR_ZPmZ...
printSVERegOp<'h'>(MI, 2, STI, O);
break;
case 18:
// ADDPv16i8, ADDv16i8, ANDv16i8, BCAX, BICv16i8, BIFv16i8, BITv16i8, BSL...
O << ".16b, ";
break;
case 19:
// ADDPv2i32, ADDv2i32, CMEQv2i32, CMGEv2i32, CMGTv2i32, CMHIv2i32, CMHSv...
O << ".2s, ";
break;
case 20:
// ADDPv4i16, ADDv4i16, CMEQv4i16, CMGEv4i16, CMGTv4i16, CMHIv4i16, CMHSv...
O << ".4h, ";
break;
case 21:
// ADDPv8i8, ADDv8i8, ANDv8i8, BICv8i8, BIFv8i8, BITv8i8, BSLv8i8, CMEQv8...
O << ".8b, ";
break;
case 22:
// ADD_ZI_H, SQADD_ZI_H, SQSUB_ZI_H, SUBR_ZI_H, SUB_ZI_H, UQADD_ZI_H, UQS...
printImm8OptLsl<uint16_t>(MI, 2, STI, O);
return;
break;
case 23:
// ANDS_PPzPP, AND_PPzPP, BICS_PPzPP, BIC_PPzPP, BRKAS_PPzP, BRKA_PPzP, B...
O << "/z, ";
break;
case 24:
// ASR_WIDE_ZZZ_H, LSL_WIDE_ZZZ_H, LSR_WIDE_ZZZ_H
printSVERegOp<'d'>(MI, 2, STI, O);
return;
break;
case 25:
// ASR_ZZI_H, INDEX_II_H, INDEX_IR_H, INDEX_RI_H, INDEX_RR_H, LSL_ZZI_H, ...
printOperand(MI, 2, STI, O);
return;
break;
case 26:
// CASAB, CASAH, CASALB, CASALH, CASALW, CASALX, CASAW, CASAX, CASB, CASH...
O << ", [";
break;
case 27:
// CMEQv16i8rz, CMGEv16i8rz, CMGTv16i8rz, CMLEv16i8rz, CMLTv16i8rz
O << ".16b, #0";
return;
break;
case 28:
// CMEQv1i64rz, CMGEv1i64rz, CMGTv1i64rz, CMLEv1i64rz, CMLTv1i64rz
O << ", #0";
return;
break;
case 29:
// CMEQv2i32rz, CMGEv2i32rz, CMGTv2i32rz, CMLEv2i32rz, CMLTv2i32rz
O << ".2s, #0";
return;
break;
case 30:
// CMEQv2i64rz, CMGEv2i64rz, CMGTv2i64rz, CMLEv2i64rz, CMLTv2i64rz
O << ".2d, #0";
return;
break;
case 31:
// CMEQv4i16rz, CMGEv4i16rz, CMGTv4i16rz, CMLEv4i16rz, CMLTv4i16rz
O << ".4h, #0";
return;
break;
case 32:
// CMEQv4i32rz, CMGEv4i32rz, CMGTv4i32rz, CMLEv4i32rz, CMLTv4i32rz
O << ".4s, #0";
return;
break;
case 33:
// CMEQv8i16rz, CMGEv8i16rz, CMGTv8i16rz, CMLEv8i16rz, CMLTv8i16rz
O << ".8h, #0";
return;
break;
case 34:
// CMEQv8i8rz, CMGEv8i8rz, CMGTv8i8rz, CMLEv8i8rz, CMLTv8i8rz
O << ".8b, #0";
return;
break;
case 35:
// CMLA_ZZZI_H, CMLA_ZZZ_H, EORBT_ZZZ_H, EORTB_ZZZ_H, FCMLA_ZPmZZ_H, FCML...
printSVERegOp<'h'>(MI, 3, STI, O);
break;
case 36:
// CNTB_XPiI, CNTD_XPiI, CNTH_XPiI, CNTW_XPiI
O << ", mul ";
printOperand(MI, 2, STI, O);
return;
break;
case 37:
// CPY_ZPmI_B
printImm8OptLsl<int8_t>(MI, 3, STI, O);
return;
break;
case 38:
// CPY_ZPmI_D
printImm8OptLsl<int64_t>(MI, 3, STI, O);
return;
break;
case 39:
// CPY_ZPmI_S
printImm8OptLsl<int32_t>(MI, 3, STI, O);
return;
break;
case 40:
// CPY_ZPmR_B, CPY_ZPmR_D, CPY_ZPmR_S, CPY_ZPmV_B, CPY_ZPmV_D, CPY_ZPmV_S...
printOperand(MI, 3, STI, O);
break;
case 41:
// CPY_ZPzI_H
printImm8OptLsl<int16_t>(MI, 2, STI, O);
return;
break;
case 42:
// CPYi16, DUPv4i16lane, DUPv8i16lane, INSvi16lane, SMOVvi16to32, SMOVvi1...
O << ".h";
break;
case 43:
// CPYi32, DUPv2i32lane, DUPv4i32lane, INSvi32lane, SMOVvi32to64, UMOVvi3...
O << ".s";
break;
case 44:
// CPYi64, DUPv2i64lane, FMOVDXHighr, INSvi64lane, UMOVvi64
O << ".d";
break;
case 45:
// CPYi8, DUPv16i8lane, DUPv8i8lane, INSvi8lane, SMOVvi8to32, SMOVvi8to64...
O << ".b";
break;
case 46:
// DUP_ZZI_B, DUP_ZZI_D, DUP_ZZI_S
printVectorIndex(MI, 2, STI, O);
return;
break;
case 47:
// EXT_ZZI_B, UMAX_ZI_H, UMIN_ZI_H
printImm(MI, 2, STI, O);
return;
break;
case 48:
// FADDPv2i16p, FMAXNMPv2i16p, FMAXPv2i16p, FMINNMPv2i16p, FMINPv2i16p
O << ".2h";
return;
break;
case 49:
// FCMEQv1i16rz, FCMEQv1i32rz, FCMEQv1i64rz, FCMGEv1i16rz, FCMGEv1i32rz, ...
O << ", #0.0";
return;
break;
case 50:
// FCMEQv2i32rz, FCMGEv2i32rz, FCMGTv2i32rz, FCMLEv2i32rz, FCMLTv2i32rz
O << ".2s, #0.0";
return;
break;
case 51:
// FCMEQv2i64rz, FCMGEv2i64rz, FCMGTv2i64rz, FCMLEv2i64rz, FCMLTv2i64rz
O << ".2d, #0.0";
return;
break;
case 52:
// FCMEQv4i16rz, FCMGEv4i16rz, FCMGTv4i16rz, FCMLEv4i16rz, FCMLTv4i16rz
O << ".4h, #0.0";
return;
break;
case 53:
// FCMEQv4i32rz, FCMGEv4i32rz, FCMGTv4i32rz, FCMLEv4i32rz, FCMLTv4i32rz
O << ".4s, #0.0";
return;
break;
case 54:
// FCMEQv8i16rz, FCMGEv8i16rz, FCMGTv8i16rz, FCMLEv8i16rz, FCMLTv8i16rz
O << ".8h, #0.0";
return;
break;
case 55:
// FCPY_ZPmI_D, FCPY_ZPmI_S
printFPImmOperand(MI, 3, STI, O);
return;
break;
case 56:
// FMLAL2lanev4f16, FMLAL2v4f16, FMLALlanev4f16, FMLALv4f16, FMLSL2lanev4...
O << ".2h, ";
printVRegOperand(MI, 3, STI, O);
break;
case 57:
// LDAPRB, LDAPRH, LDAPRW, LDAPRX, LDARB, LDARH, LDARW, LDARX, LDAXRB, LD...
O << ']';
return;
break;
case 58:
// LDRBBpost, LDRBpost, LDRDpost, LDRHHpost, LDRHpost, LDRQpost, LDRSBWpo...
O << "], ";
break;
case 59:
// MOVIv2i32, MOVIv2s_msl, MOVIv4i16, MOVIv4i32, MOVIv4s_msl, MOVIv8i16, ...
printShifter(MI, 2, STI, O);
return;
break;
case 60:
// PMULLB_ZZZ_H, PMULLT_ZZZ_H, SABDLB_ZZZ_H, SABDLT_ZZZ_H, SADDLBT_ZZZ_H,...
printSVERegOp<'b'>(MI, 2, STI, O);
return;
break;
case 61:
// PRFB_D_SCALED
printRegWithShiftExtend<false, 8, 'x', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 62:
// PRFB_D_SXTW_SCALED
printRegWithShiftExtend<true, 8, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 63:
// PRFB_D_UXTW_SCALED
printRegWithShiftExtend<false, 8, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 64:
// PRFB_PRR
printRegWithShiftExtend<false, 8, 'x', 0>(MI, 3, STI, O);
O << ']';
return;
break;
case 65:
// PRFB_S_SXTW_SCALED
printRegWithShiftExtend<true, 8, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 66:
// PRFB_S_UXTW_SCALED
printRegWithShiftExtend<false, 8, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 67:
// PRFD_D_SCALED
printRegWithShiftExtend<false, 64, 'x', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 68:
// PRFD_D_SXTW_SCALED
printRegWithShiftExtend<true, 64, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 69:
// PRFD_D_UXTW_SCALED
printRegWithShiftExtend<false, 64, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 70:
// PRFD_PRR
printRegWithShiftExtend<false, 64, 'x', 0>(MI, 3, STI, O);
O << ']';
return;
break;
case 71:
// PRFD_S_PZI
printImmScale<8>(MI, 3, STI, O);
O << ']';
return;
break;
case 72:
// PRFD_S_SXTW_SCALED
printRegWithShiftExtend<true, 64, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 73:
// PRFD_S_UXTW_SCALED
printRegWithShiftExtend<false, 64, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 74:
// PRFH_D_SCALED
printRegWithShiftExtend<false, 16, 'x', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 75:
// PRFH_D_SXTW_SCALED
printRegWithShiftExtend<true, 16, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 76:
// PRFH_D_UXTW_SCALED
printRegWithShiftExtend<false, 16, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 77:
// PRFH_PRR
printRegWithShiftExtend<false, 16, 'x', 0>(MI, 3, STI, O);
O << ']';
return;
break;
case 78:
// PRFH_S_PZI
printImmScale<2>(MI, 3, STI, O);
O << ']';
return;
break;
case 79:
// PRFH_S_SXTW_SCALED
printRegWithShiftExtend<true, 16, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 80:
// PRFH_S_UXTW_SCALED
printRegWithShiftExtend<false, 16, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 81:
// PRFS_PRR
printRegWithShiftExtend<false, 32, 'x', 0>(MI, 3, STI, O);
O << ']';
return;
break;
case 82:
// PRFW_D_SCALED
printRegWithShiftExtend<false, 32, 'x', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 83:
// PRFW_D_SXTW_SCALED
printRegWithShiftExtend<true, 32, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 84:
// PRFW_D_UXTW_SCALED
printRegWithShiftExtend<false, 32, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 85:
// PRFW_S_PZI
printImmScale<4>(MI, 3, STI, O);
O << ']';
return;
break;
case 86:
// PRFW_S_SXTW_SCALED
printRegWithShiftExtend<true, 32, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 87:
// PRFW_S_UXTW_SCALED
printRegWithShiftExtend<false, 32, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 88:
// RDFFRS_PPz, RDFFR_PPz
O << "/z";
return;
break;
case 89:
// SHLLv16i8
O << ".16b, #8";
return;
break;
case 90:
// SHLLv2i32
O << ".2s, #32";
return;
break;
case 91:
// SHLLv4i16
O << ".4h, #16";
return;
break;
case 92:
// SHLLv4i32
O << ".4s, #32";
return;
break;
case 93:
// SHLLv8i16
O << ".8h, #16";
return;
break;
case 94:
// SHLLv8i8
O << ".8b, #8";
return;
break;
case 95:
// SPLICE_ZPZZ_H
printTypedVectorList<0,'h'>(MI, 2, STI, O);
return;
break;
}
// Fragment 4 encoded into 7 bits for 90 unique commands.
switch ((Bits >> 38) & 127) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ABS_ZPmZ_B, ADD_ZZZ_H, BDEP_ZZZ_H, BEXT_ZZZ_H, BGRP_ZZZ_H, BRKA_PPmP, ...
return;
break;
case 1:
// ADCLB_ZZZ_D, ADCLT_ZZZ_D, ADDHNT_ZZZ_S, CMLA_ZZZ_D, EORBT_ZZZ_D, EORTB...
printSVERegOp<'d'>(MI, 3, STI, O);
break;
case 2:
// ADCLB_ZZZ_S, ADCLT_ZZZ_S, CMLA_ZZZI_S, CMLA_ZZZ_S, EORBT_ZZZ_S, EORTB_...
printSVERegOp<'s'>(MI, 3, STI, O);
break;
case 3:
// ADCSWr, ADCSXr, ADCWr, ADCXr, ADDPL_XXI, ADDSXrx64, ADDVL_XXI, ADDXrx6...
printOperand(MI, 2, STI, O);
break;
case 4:
// ADDG, ST2GOffset, STGOffset, STZ2GOffset, STZGOffset, SUBG
printImmScale<16>(MI, 2, STI, O);
break;
case 5:
// ADDHNB_ZZZ_B, ANDV_VPZ_H, CNTP_XPP_H, EORV_VPZ_H, FADDV_VPZ_H, FMAXNMV...
printSVERegOp<'h'>(MI, 2, STI, O);
break;
case 6:
// ADDHNB_ZZZ_S, ADDP_ZPmZ_D, ADD_ZPmZ_D, ADD_ZZZ_D, ANDV_VPZ_D, AND_ZPmZ...
printSVERegOp<'d'>(MI, 2, STI, O);
break;
case 7:
// ADDHNT_ZZZ_B, CDOT_ZZZI_D, CDOT_ZZZ_D, FMLALB_ZZZI_SHH, FMLALB_ZZZ_SHH...
printSVERegOp<'h'>(MI, 3, STI, O);
break;
case 8:
// ADDHNv2i64_v2i32, ADDHNv4i32_v4i16, ADDHNv8i16_v8i8, ADDPv16i8, ADDPv2...
printVRegOperand(MI, 2, STI, O);
break;
case 9:
// ADDHNv2i64_v4i32, ADDHNv4i32_v8i16, ADDHNv8i16_v16i8, BITv16i8, BITv8i...
printVRegOperand(MI, 3, STI, O);
break;
case 10:
// ADDP_ZPmZ_B, ADD_ZPmZ_B, ADD_ZZZ_B, AESD_ZZZ_B, AESE_ZZZ_B, ANDS_PPzPP...
printSVERegOp<'b'>(MI, 2, STI, O);
break;
case 11:
// ADDP_ZPmZ_H, ADD_ZPmZ_H, AND_ZPmZ_H, ASRD_ZPmI_H, ASRR_ZPmZ_H, ASR_WID...
O << ", ";
break;
case 12:
// ADDP_ZPmZ_S, ADD_ZPmZ_S, ADD_ZZZ_S, ANDV_VPZ_S, AND_ZPmZ_S, ASRD_ZPmI_...
printSVERegOp<'s'>(MI, 2, STI, O);
break;
case 13:
// ADDSWri, ADDSXri, ADDWri, ADDXri, SUBSWri, SUBSXri, SUBWri, SUBXri
printAddSubImm(MI, 2, STI, O);
return;
break;
case 14:
// ADDSWrs, ADDSXrs, ADDWrs, ADDXrs, ANDSWrs, ANDSXrs, ANDWrs, ANDXrs, BI...
printShiftedRegister(MI, 2, STI, O);
return;
break;
case 15:
// ADDSWrx, ADDSXrx, ADDWrx, ADDXrx, SUBSWrx, SUBSXrx, SUBWrx, SUBXrx
printExtendedRegister(MI, 2, STI, O);
return;
break;
case 16:
// ADD_ZI_B, SQADD_ZI_B, SQSUB_ZI_B, SUBR_ZI_B, SUB_ZI_B, UQADD_ZI_B, UQS...
printImm8OptLsl<uint8_t>(MI, 2, STI, O);
return;
break;
case 17:
// ADD_ZI_D, SQADD_ZI_D, SQSUB_ZI_D, SUBR_ZI_D, SUB_ZI_D, UQADD_ZI_D, UQS...
printImm8OptLsl<uint64_t>(MI, 2, STI, O);
return;
break;
case 18:
// ADD_ZI_S, SQADD_ZI_S, SQSUB_ZI_S, SUBR_ZI_S, SUB_ZI_S, UQADD_ZI_S, UQS...
printImm8OptLsl<uint32_t>(MI, 2, STI, O);
return;
break;
case 19:
// ADR_LSL_ZZZ_D_0
printRegWithShiftExtend<false, 8, 'x', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 20:
// ADR_LSL_ZZZ_D_1
printRegWithShiftExtend<false, 16, 'x', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 21:
// ADR_LSL_ZZZ_D_2
printRegWithShiftExtend<false, 32, 'x', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 22:
// ADR_LSL_ZZZ_D_3
printRegWithShiftExtend<false, 64, 'x', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 23:
// ADR_LSL_ZZZ_S_0
printRegWithShiftExtend<false, 8, 'x', 's'>(MI, 2, STI, O);
O << ']';
return;
break;
case 24:
// ADR_LSL_ZZZ_S_1
printRegWithShiftExtend<false, 16, 'x', 's'>(MI, 2, STI, O);
O << ']';
return;
break;
case 25:
// ADR_LSL_ZZZ_S_2
printRegWithShiftExtend<false, 32, 'x', 's'>(MI, 2, STI, O);
O << ']';
return;
break;
case 26:
// ADR_LSL_ZZZ_S_3
printRegWithShiftExtend<false, 64, 'x', 's'>(MI, 2, STI, O);
O << ']';
return;
break;
case 27:
// ADR_SXTW_ZZZ_D_0
printRegWithShiftExtend<true, 8, 'w', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 28:
// ADR_SXTW_ZZZ_D_1
printRegWithShiftExtend<true, 16, 'w', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 29:
// ADR_SXTW_ZZZ_D_2
printRegWithShiftExtend<true, 32, 'w', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 30:
// ADR_SXTW_ZZZ_D_3
printRegWithShiftExtend<true, 64, 'w', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 31:
// ADR_UXTW_ZZZ_D_0
printRegWithShiftExtend<false, 8, 'w', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 32:
// ADR_UXTW_ZZZ_D_1
printRegWithShiftExtend<false, 16, 'w', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 33:
// ADR_UXTW_ZZZ_D_2
printRegWithShiftExtend<false, 32, 'w', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 34:
// ADR_UXTW_ZZZ_D_3
printRegWithShiftExtend<false, 64, 'w', 'd'>(MI, 2, STI, O);
O << ']';
return;
break;
case 35:
// ANDSWri, ANDWri, EORWri, ORRWri
printLogicalImm<int32_t>(MI, 2, STI, O);
return;
break;
case 36:
// ANDSXri, ANDXri, AND_ZI, EORXri, EOR_ZI, ORRXri, ORR_ZI
printLogicalImm<int64_t>(MI, 2, STI, O);
return;
break;
case 37:
// BFMWri, BFMXri, CASAB, CASAH, CASALB, CASALH, CASALW, CASALX, CASAW, C...
printOperand(MI, 3, STI, O);
break;
case 38:
// CDOT_ZZZI_S, CMLA_ZZZI_H, FCMLA_ZZZI_H, FMLA_ZZZI_H, FMLS_ZZZI_H, INSv...
printVectorIndex(MI, 4, STI, O);
break;
case 39:
// CPY_ZPzI_B
printImm8OptLsl<int8_t>(MI, 2, STI, O);
return;
break;
case 40:
// CPY_ZPzI_D
printImm8OptLsl<int64_t>(MI, 2, STI, O);
return;
break;
case 41:
// CPY_ZPzI_S
printImm8OptLsl<int32_t>(MI, 2, STI, O);
return;
break;
case 42:
// CPYi16, CPYi32, CPYi64, CPYi8, DUPv16i8lane, DUPv2i32lane, DUPv2i64lan...
printVectorIndex(MI, 2, STI, O);
return;
break;
case 43:
// FCMEQ_PPzZ0_H, FCMGE_PPzZ0_H, FCMGT_PPzZ0_H, FCMLE_PPzZ0_H, FCMLT_PPzZ...
O << ", #0.0";
return;
break;
case 44:
// FMLAL2lanev4f16, FMLALlanev4f16, FMLSL2lanev4f16, FMLSLlanev4f16
O << ".h";
printVectorIndex(MI, 4, STI, O);
return;
break;
case 45:
// FMLAL2v4f16, FMLALv4f16, FMLSL2v4f16, FMLSLv4f16
O << ".2h";
return;
break;
case 46:
// FMUL_ZZZI_H, MUL_ZZZI_H, SQDMULH_ZZZI_H, SQRDMULH_ZZZI_H
printVectorIndex(MI, 3, STI, O);
return;
break;
case 47:
// GLD1B_D_REAL, GLD1D_REAL, GLD1H_D_REAL, GLD1SB_D_REAL, GLD1SH_D_REAL, ...
printRegWithShiftExtend<false, 8, 'x', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 48:
// GLD1B_D_SXTW_REAL, GLD1D_SXTW_REAL, GLD1H_D_SXTW_REAL, GLD1SB_D_SXTW_R...
printRegWithShiftExtend<true, 8, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 49:
// GLD1B_D_UXTW_REAL, GLD1D_UXTW_REAL, GLD1H_D_UXTW_REAL, GLD1SB_D_UXTW_R...
printRegWithShiftExtend<false, 8, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 50:
// GLD1B_S_SXTW_REAL, GLD1H_S_SXTW_REAL, GLD1SB_S_SXTW_REAL, GLD1SH_S_SXT...
printRegWithShiftExtend<true, 8, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 51:
// GLD1B_S_UXTW_REAL, GLD1H_S_UXTW_REAL, GLD1SB_S_UXTW_REAL, GLD1SH_S_UXT...
printRegWithShiftExtend<false, 8, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 52:
// GLD1D_IMM_REAL, GLDFF1D_IMM_REAL, LD1RD_IMM, LDRAAwriteback, LDRABwrit...
printImmScale<8>(MI, 3, STI, O);
break;
case 53:
// GLD1D_SCALED_REAL, GLDFF1D_SCALED_REAL, SST1D_SCALED
printRegWithShiftExtend<false, 64, 'x', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 54:
// GLD1D_SXTW_SCALED_REAL, GLDFF1D_SXTW_SCALED_REAL, SST1D_SXTW_SCALED
printRegWithShiftExtend<true, 64, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 55:
// GLD1D_UXTW_SCALED_REAL, GLDFF1D_UXTW_SCALED_REAL, SST1D_UXTW_SCALED
printRegWithShiftExtend<false, 64, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 56:
// GLD1H_D_IMM_REAL, GLD1H_S_IMM_REAL, GLD1SH_D_IMM_REAL, GLD1SH_S_IMM_RE...
printImmScale<2>(MI, 3, STI, O);
break;
case 57:
// GLD1H_D_SCALED_REAL, GLD1SH_D_SCALED_REAL, GLDFF1H_D_SCALED_REAL, GLDF...
printRegWithShiftExtend<false, 16, 'x', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 58:
// GLD1H_D_SXTW_SCALED_REAL, GLD1SH_D_SXTW_SCALED_REAL, GLDFF1H_D_SXTW_SC...
printRegWithShiftExtend<true, 16, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 59:
// GLD1H_D_UXTW_SCALED_REAL, GLD1SH_D_UXTW_SCALED_REAL, GLDFF1H_D_UXTW_SC...
printRegWithShiftExtend<false, 16, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 60:
// GLD1H_S_SXTW_SCALED_REAL, GLD1SH_S_SXTW_SCALED_REAL, GLDFF1H_S_SXTW_SC...
printRegWithShiftExtend<true, 16, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 61:
// GLD1H_S_UXTW_SCALED_REAL, GLD1SH_S_UXTW_SCALED_REAL, GLDFF1H_S_UXTW_SC...
printRegWithShiftExtend<false, 16, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 62:
// GLD1SW_D_IMM_REAL, GLD1W_D_IMM_REAL, GLD1W_IMM_REAL, GLDFF1SW_D_IMM_RE...
printImmScale<4>(MI, 3, STI, O);
break;
case 63:
// GLD1SW_D_SCALED_REAL, GLD1W_D_SCALED_REAL, GLDFF1SW_D_SCALED_REAL, GLD...
printRegWithShiftExtend<false, 32, 'x', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 64:
// GLD1SW_D_SXTW_SCALED_REAL, GLD1W_D_SXTW_SCALED_REAL, GLDFF1SW_D_SXTW_S...
printRegWithShiftExtend<true, 32, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 65:
// GLD1SW_D_UXTW_SCALED_REAL, GLD1W_D_UXTW_SCALED_REAL, GLDFF1SW_D_UXTW_S...
printRegWithShiftExtend<false, 32, 'w', 'd'>(MI, 3, STI, O);
O << ']';
return;
break;
case 66:
// GLD1W_SXTW_SCALED_REAL, GLDFF1W_SXTW_SCALED_REAL, SST1W_SXTW_SCALED
printRegWithShiftExtend<true, 32, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 67:
// GLD1W_UXTW_SCALED_REAL, GLDFF1W_UXTW_SCALED_REAL, SST1W_UXTW_SCALED
printRegWithShiftExtend<false, 32, 'w', 's'>(MI, 3, STI, O);
O << ']';
return;
break;
case 68:
// LD1B, LD1B_D, LD1B_H, LD1B_S, LD1RQ_B, LD1SB_D, LD1SB_H, LD1SB_S, LD2B...
printRegWithShiftExtend<false, 8, 'x', 0>(MI, 3, STI, O);
O << ']';
return;
break;
case 69:
// LD1D, LD1RQ_D, LD2D, LD3D, LD4D, LDFF1D_REAL, LDNT1D_ZRR, ST1D, ST2D, ...
printRegWithShiftExtend<false, 64, 'x', 0>(MI, 3, STI, O);
O << ']';
return;
break;
case 70:
// LD1H, LD1H_D, LD1H_S, LD1RQ_H, LD1SH_D, LD1SH_S, LD2H, LD3H, LD4H, LDF...
printRegWithShiftExtend<false, 16, 'x', 0>(MI, 3, STI, O);
O << ']';
return;
break;
case 71:
// LD1RQ_B_IMM, LD1RQ_D_IMM, LD1RQ_H_IMM, LD1RQ_W_IMM, LDG, ST2GPostIndex...
printImmScale<16>(MI, 3, STI, O);
break;
case 72:
// LD1RQ_W, LD1SW_D, LD1W, LD1W_D, LD2W, LD3W, LD4W, LDFF1SW_D_REAL, LDFF...
printRegWithShiftExtend<false, 32, 'x', 0>(MI, 3, STI, O);
O << ']';
return;
break;
case 73:
// LD3B_IMM, LD3D_IMM, LD3H_IMM, LD3W_IMM, ST3B_IMM, ST3D_IMM, ST3H_IMM, ...
printImmScale<3>(MI, 3, STI, O);
O << ", mul vl]";
return;
break;
case 74:
// LDRAAindexed, LDRABindexed
printImmScale<8>(MI, 2, STI, O);
O << ']';
return;
break;
case 75:
// LDRBBui, LDRBui, LDRSBWui, LDRSBXui, STRBBui, STRBui
printUImm12Offset<1>(MI, 2, STI, O);
O << ']';
return;
break;
case 76:
// LDRDui, LDRXui, PRFMui, STRDui, STRXui
printUImm12Offset<8>(MI, 2, STI, O);
O << ']';
return;
break;
case 77:
// LDRHHui, LDRHui, LDRSHWui, LDRSHXui, STRHHui, STRHui
printUImm12Offset<2>(MI, 2, STI, O);
O << ']';
return;
break;
case 78:
// LDRQui, STRQui
printUImm12Offset<16>(MI, 2, STI, O);
O << ']';
return;
break;
case 79:
// LDRSWui, LDRSui, LDRWui, STRSui, STRWui
printUImm12Offset<4>(MI, 2, STI, O);
O << ']';
return;
break;
case 80:
// MAD_ZPmZZ_B, MLA_ZPmZZ_B, MLS_ZPmZZ_B, MSB_ZPmZZ_B
printSVERegOp<'b'>(MI, 3, STI, O);
O << ", ";
printSVERegOp<'b'>(MI, 4, STI, O);
return;
break;
case 81:
// PRFB_PRI, PRFD_PRI, PRFH_PRI, PRFW_PRI
O << ", mul vl]";
return;
break;
case 82:
// PRFB_S_PZI
O << ']';
return;
break;
case 83:
// SPLICE_ZPZZ_B
printTypedVectorList<0,'b'>(MI, 2, STI, O);
return;
break;
case 84:
// SPLICE_ZPZZ_D
printTypedVectorList<0,'d'>(MI, 2, STI, O);
return;
break;
case 85:
// SPLICE_ZPZZ_S
printTypedVectorList<0,'s'>(MI, 2, STI, O);
return;
break;
case 86:
// SQDECP_XPWd_B, SQDECP_XPWd_D, SQDECP_XPWd_H, SQDECP_XPWd_S, SQINCP_XPW...
printGPR64as32(MI, 2, STI, O);
return;
break;
case 87:
// SYSLxt
printSysCROperand(MI, 2, STI, O);
O << ", ";
printSysCROperand(MI, 3, STI, O);
O << ", ";
printOperand(MI, 4, STI, O);
return;
break;
case 88:
// TBNZW, TBNZX, TBZW, TBZX
printAlignedLabel(MI, 2, STI, O);
return;
break;
case 89:
// UMAX_ZI_B, UMAX_ZI_D, UMAX_ZI_S, UMIN_ZI_B, UMIN_ZI_D, UMIN_ZI_S
printImm(MI, 2, STI, O);
return;
break;
}
// Fragment 5 encoded into 6 bits for 39 unique commands.
switch ((Bits >> 45) & 63) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ADCLB_ZZZ_D, ADCLB_ZZZ_S, ADCLT_ZZZ_D, ADCLT_ZZZ_S, ADCSWr, ADCSXr, AD...
return;
break;
case 1:
// ADDG, ADDP_ZPmZ_B, ADDP_ZPmZ_D, ADDP_ZPmZ_S, ADD_ZPmZ_B, ADD_ZPmZ_D, A...
O << ", ";
break;
case 2:
// ADDHNv2i64_v2i32, ADDHNv2i64_v4i32, ADDPv2i64, ADDv2i64, CMEQv2i64, CM...
O << ".2d";
return;
break;
case 3:
// ADDHNv4i32_v4i16, ADDHNv4i32_v8i16, ADDPv4i32, ADDv4i32, CMEQv4i32, CM...
O << ".4s";
return;
break;
case 4:
// ADDHNv8i16_v16i8, ADDHNv8i16_v8i8, ADDPv8i16, ADDv8i16, CMEQv8i16, CMG...
O << ".8h";
return;
break;
case 5:
// ADDP_ZPmZ_H, ADD_ZPmZ_H, AND_ZPmZ_H, ASRR_ZPmZ_H, ASR_ZPmZ_H, BIC_ZPmZ...
printSVERegOp<'h'>(MI, 3, STI, O);
break;
case 6:
// ADDPv16i8, ADDv16i8, ANDv16i8, BICv16i8, BIFv16i8, BITv16i8, BSLv16i8,...
O << ".16b";
return;
break;
case 7:
// ADDPv2i32, ADDv2i32, CMEQv2i32, CMGEv2i32, CMGTv2i32, CMHIv2i32, CMHSv...
O << ".2s";
return;
break;
case 8:
// ADDPv4i16, ADDv4i16, CMEQv4i16, CMGEv4i16, CMGTv4i16, CMHIv4i16, CMHSv...
O << ".4h";
return;
break;
case 9:
// ADDPv8i8, ADDv8i8, ANDv8i8, BICv8i8, BIFv8i8, BITv8i8, BSLv8i8, CMEQv8...
O << ".8b";
return;
break;
case 10:
// ADDSXrx64, ADDXrx64, SUBSXrx64, SUBXrx64
printArithExtend(MI, 3, STI, O);
return;
break;
case 11:
// ASRD_ZPmI_H, ASR_ZPmI_H, CMPEQ_PPzZI_H, CMPGE_PPzZI_H, CMPGT_PPzZI_H, ...
printOperand(MI, 3, STI, O);
return;
break;
case 12:
// ASR_WIDE_ZPmZ_H, CMPEQ_WIDE_PPzZZ_H, CMPGE_WIDE_PPzZZ_H, CMPGT_WIDE_PP...
printSVERegOp<'d'>(MI, 3, STI, O);
return;
break;
case 13:
// BCAX, EOR3, EXTv16i8
O << ".16b, ";
break;
case 14:
// CADD_ZZI_H, SQCADD_ZZI_H
printComplexRotationOp<180, 90>(MI, 3, STI, O);
return;
break;
case 15:
// CASAB, CASAH, CASALB, CASALH, CASALW, CASALX, CASAW, CASAX, CASB, CASH...
O << ']';
return;
break;
case 16:
// CDOT_ZZZI_D, CMLA_ZZZI_S, FCMLA_ZZZI_S, FMLALB_ZZZI_SHH, FMLALT_ZZZI_S...
printVectorIndex(MI, 4, STI, O);
break;
case 17:
// CDOT_ZZZ_S, CMLA_ZZZ_B, CMLA_ZZZ_H, SQRDCMLAH_ZZZ_B, SQRDCMLAH_ZZZ_H
printComplexRotationOp<90, 0>(MI, 4, STI, O);
return;
break;
case 18:
// CMPHI_PPzZI_H, CMPHS_PPzZI_H, CMPLO_PPzZI_H, CMPLS_PPzZI_H
printImm(MI, 3, STI, O);
return;
break;
case 19:
// EXTv8i8
O << ".8b, ";
printOperand(MI, 3, STI, O);
return;
break;
case 20:
// FADD_ZPmI_H, FSUBR_ZPmI_H, FSUB_ZPmI_H
printExactFPImm<AArch64ExactFPImm::half, AArch64ExactFPImm::one>(MI, 3, STI, O);
return;
break;
case 21:
// FCADDv2f32, FCMLAv2f32
O << ".2s, ";
break;
case 22:
// FCADDv2f64, FCMLAv2f64, XAR
O << ".2d, ";
break;
case 23:
// FCADDv4f16, FCMLAv4f16
O << ".4h, ";
break;
case 24:
// FCADDv4f32, FCMLAv4f32, SM3SS1
O << ".4s, ";
break;
case 25:
// FCADDv8f16, FCMLAv8f16
O << ".8h, ";
break;
case 26:
// FCMEQ_PPzZ0_D, FCMEQ_PPzZ0_S, FCMGE_PPzZ0_D, FCMGE_PPzZ0_S, FCMGT_PPzZ...
O << ", #0.0";
return;
break;
case 27:
// FCMLA_ZPmZZ_H, FMAD_ZPmZZ_H, FMLA_ZPmZZ_H, FMLS_ZPmZZ_H, FMSB_ZPmZZ_H,...
printSVERegOp<'h'>(MI, 4, STI, O);
break;
case 28:
// FCMLAv4f16_indexed, FCMLAv8f16_indexed, FMLAL2lanev8f16, FMLALlanev8f1...
O << ".h";
break;
case 29:
// FCMLAv4f32_indexed, FMLAv1i32_indexed, FMLAv2i32_indexed, FMLAv4i32_in...
O << ".s";
break;
case 30:
// FMAXNM_ZPmI_H, FMAX_ZPmI_H, FMINNM_ZPmI_H, FMIN_ZPmI_H
printExactFPImm<AArch64ExactFPImm::zero, AArch64ExactFPImm::one>(MI, 3, STI, O);
return;
break;
case 31:
// FMLAv1i64_indexed, FMLAv2i64_indexed, FMLSv1i64_indexed, FMLSv2i64_ind...
O << ".d";
break;
case 32:
// FMUL_ZPmI_H
printExactFPImm<AArch64ExactFPImm::half, AArch64ExactFPImm::two>(MI, 3, STI, O);
return;
break;
case 33:
// FMUL_ZZZI_D, FMUL_ZZZI_S, MUL_ZZZI_D, MUL_ZZZI_S, SMULLB_ZZZI_D, SMULL...
printVectorIndex(MI, 3, STI, O);
return;
break;
case 34:
// LD1B_D_IMM, LD1B_H_IMM, LD1B_IMM, LD1B_S_IMM, LD1D_IMM, LD1H_D_IMM, LD...
O << ", mul vl]";
return;
break;
case 35:
// LDPDpost, LDPQpost, LDPSWpost, LDPSpost, LDPWpost, LDPXpost, STGPpost,...
O << "], ";
break;
case 36:
// LDRAAwriteback, LDRABwriteback, LDRBBpre, LDRBpre, LDRDpre, LDRHHpre, ...
O << "]!";
return;
break;
case 37:
// SDOTlanev16i8, SDOTlanev8i8, UDOTlanev16i8, UDOTlanev8i8
O << ".4b";
printVectorIndex(MI, 4, STI, O);
return;
break;
case 38:
// STLXPW, STLXPX, STXPW, STXPX
O << ", [";
printOperand(MI, 3, STI, O);
O << ']';
return;
break;
}
// Fragment 6 encoded into 6 bits for 37 unique commands.
switch ((Bits >> 51) & 63) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ADDG, ASRD_ZPmI_B, ASRD_ZPmI_D, ASRD_ZPmI_S, ASR_ZPmI_B, ASR_ZPmI_D, A...
printOperand(MI, 3, STI, O);
return;
break;
case 1:
// ADDP_ZPmZ_B, ADD_ZPmZ_B, ANDS_PPzPP, AND_PPzPP, AND_ZPmZ_B, ASRR_ZPmZ_...
printSVERegOp<'b'>(MI, 3, STI, O);
return;
break;
case 2:
// ADDP_ZPmZ_D, ADD_ZPmZ_D, AND_ZPmZ_D, ASRR_ZPmZ_D, ASR_WIDE_ZPmZ_B, ASR...
printSVERegOp<'d'>(MI, 3, STI, O);
break;
case 3:
// ADDP_ZPmZ_H, ADD_ZPmZ_H, AND_ZPmZ_H, ASRR_ZPmZ_H, ASR_ZPmZ_H, BIC_ZPmZ...
return;
break;
case 4:
// ADDP_ZPmZ_S, ADD_ZPmZ_S, AND_ZPmZ_S, ASRR_ZPmZ_S, ASR_ZPmZ_S, BIC_ZPmZ...
printSVERegOp<'s'>(MI, 3, STI, O);
break;
case 5:
// BCAX, EOR3, SM3SS1
printVRegOperand(MI, 3, STI, O);
break;
case 6:
// BFMWri, BFMXri
printOperand(MI, 4, STI, O);
return;
break;
case 7:
// CADD_ZZI_B, CADD_ZZI_D, CADD_ZZI_S, FCADDv2f32, FCADDv2f64, FCADDv4f16...
printComplexRotationOp<180, 90>(MI, 3, STI, O);
return;
break;
case 8:
// CCMNWi, CCMNWr, CCMNXi, CCMNXr, CCMPWi, CCMPWr, CCMPXi, CCMPXr, CSELWr...
printCondCode(MI, 3, STI, O);
return;
break;
case 9:
// CDOT_ZZZI_D, CMLA_ZZZI_S, FCADD_ZPmZ_H, FCMLA_ZPmZZ_H, FCMLA_ZZZI_S, S...
O << ", ";
break;
case 10:
// CDOT_ZZZI_S, CMLA_ZZZI_H, FCMLA_ZZZI_H, SQRDCMLAH_ZZZI_H
printComplexRotationOp<90, 0>(MI, 5, STI, O);
return;
break;
case 11:
// CDOT_ZZZ_D, CMLA_ZZZ_D, CMLA_ZZZ_S, FCMLAv2f32, FCMLAv2f64, FCMLAv4f16...
printComplexRotationOp<90, 0>(MI, 4, STI, O);
return;
break;
case 12:
// CLASTA_RPZ_H, CLASTA_VPZ_H, CLASTB_RPZ_H, CLASTB_VPZ_H, FADDA_VPZ_H
printSVERegOp<'h'>(MI, 3, STI, O);
return;
break;
case 13:
// CMPHI_PPzZI_B, CMPHI_PPzZI_D, CMPHI_PPzZI_S, CMPHS_PPzZI_B, CMPHS_PPzZ...
printImm(MI, 3, STI, O);
return;
break;
case 14:
// FADD_ZPmI_D, FADD_ZPmI_S, FSUBR_ZPmI_D, FSUBR_ZPmI_S, FSUB_ZPmI_D, FSU...
printExactFPImm<AArch64ExactFPImm::half, AArch64ExactFPImm::one>(MI, 3, STI, O);
return;
break;
case 15:
// FCMLA_ZPmZZ_D, FMAD_ZPmZZ_D, FMLA_ZPmZZ_D, FMLS_ZPmZZ_D, FMSB_ZPmZZ_D,...
printSVERegOp<'d'>(MI, 4, STI, O);
break;
case 16:
// FCMLA_ZPmZZ_S, FMAD_ZPmZZ_S, FMLA_ZPmZZ_S, FMLS_ZPmZZ_S, FMSB_ZPmZZ_S,...
printSVERegOp<'s'>(MI, 4, STI, O);
break;
case 17:
// FCMLAv4f16_indexed, FCMLAv4f32_indexed, FCMLAv8f16_indexed, FMLAL2lane...
printVectorIndex(MI, 4, STI, O);
break;
case 18:
// FMAXNM_ZPmI_D, FMAXNM_ZPmI_S, FMAX_ZPmI_D, FMAX_ZPmI_S, FMINNM_ZPmI_D,...
printExactFPImm<AArch64ExactFPImm::zero, AArch64ExactFPImm::one>(MI, 3, STI, O);
return;
break;
case 19:
// FMULXv1i16_indexed, FMULXv1i32_indexed, FMULXv1i64_indexed, FMULXv2i32...
printVectorIndex(MI, 3, STI, O);
return;
break;
case 20:
// FMUL_ZPmI_D, FMUL_ZPmI_S
printExactFPImm<AArch64ExactFPImm::half, AArch64ExactFPImm::two>(MI, 3, STI, O);
return;
break;
case 21:
// LDNPDi, LDNPXi, LDPDi, LDPXi, STNPDi, STNPXi, STPDi, STPXi
printImmScale<8>(MI, 3, STI, O);
O << ']';
return;
break;
case 22:
// LDNPQi, LDPQi, STGPi, STNPQi, STPQi
printImmScale<16>(MI, 3, STI, O);
O << ']';
return;
break;
case 23:
// LDNPSi, LDNPWi, LDPSWi, LDPSi, LDPWi, STNPSi, STNPWi, STPSi, STPWi
printImmScale<4>(MI, 3, STI, O);
O << ']';
return;
break;
case 24:
// LDPDpost, LDPDpre, LDPXpost, LDPXpre, STPDpost, STPDpre, STPXpost, STP...
printImmScale<8>(MI, 4, STI, O);
break;
case 25:
// LDPQpost, LDPQpre, STGPpost, STGPpre, STPQpost, STPQpre
printImmScale<16>(MI, 4, STI, O);
break;
case 26:
// LDPSWpost, LDPSWpre, LDPSpost, LDPSpre, LDPWpost, LDPWpre, STPSpost, S...
printImmScale<4>(MI, 4, STI, O);
break;
case 27:
// LDRBBroW, LDRBroW, LDRSBWroW, LDRSBXroW, STRBBroW, STRBroW
printMemExtend<'w', 8>(MI, 3, STI, O);
O << ']';
return;
break;
case 28:
// LDRBBroX, LDRBroX, LDRSBWroX, LDRSBXroX, STRBBroX, STRBroX
printMemExtend<'x', 8>(MI, 3, STI, O);
O << ']';
return;
break;
case 29:
// LDRDroW, LDRXroW, PRFMroW, STRDroW, STRXroW
printMemExtend<'w', 64>(MI, 3, STI, O);
O << ']';
return;
break;
case 30:
// LDRDroX, LDRXroX, PRFMroX, STRDroX, STRXroX
printMemExtend<'x', 64>(MI, 3, STI, O);
O << ']';
return;
break;
case 31:
// LDRHHroW, LDRHroW, LDRSHWroW, LDRSHXroW, STRHHroW, STRHroW
printMemExtend<'w', 16>(MI, 3, STI, O);
O << ']';
return;
break;
case 32:
// LDRHHroX, LDRHroX, LDRSHWroX, LDRSHXroX, STRHHroX, STRHroX
printMemExtend<'x', 16>(MI, 3, STI, O);
O << ']';
return;
break;
case 33:
// LDRQroW, STRQroW
printMemExtend<'w', 128>(MI, 3, STI, O);
O << ']';
return;
break;
case 34:
// LDRQroX, STRQroX
printMemExtend<'x', 128>(MI, 3, STI, O);
O << ']';
return;
break;
case 35:
// LDRSWroW, LDRSroW, LDRWroW, STRSroW, STRWroW
printMemExtend<'w', 32>(MI, 3, STI, O);
O << ']';
return;
break;
case 36:
// LDRSWroX, LDRSroX, LDRWroX, STRSroX, STRWroX
printMemExtend<'x', 32>(MI, 3, STI, O);
O << ']';
return;
break;
}
// Fragment 7 encoded into 3 bits for 7 unique commands.
switch ((Bits >> 57) & 7) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ADDP_ZPmZ_D, ADDP_ZPmZ_S, ADD_ZPmZ_D, ADD_ZPmZ_S, AND_ZPmZ_D, AND_ZPmZ...
return;
break;
case 1:
// BCAX, EOR3
O << ".16b";
return;
break;
case 2:
// CDOT_ZZZI_D, CMLA_ZZZI_S, FCMLA_ZPmZZ_H, FCMLA_ZZZI_S, SQRDCMLAH_ZZZI_...
printComplexRotationOp<90, 0>(MI, 5, STI, O);
return;
break;
case 3:
// FCADD_ZPmZ_D, FCADD_ZPmZ_S, FCMLA_ZPmZZ_D, FCMLA_ZPmZZ_S, FCMLAv4f16_i...
O << ", ";
break;
case 4:
// FCADD_ZPmZ_H
printComplexRotationOp<180, 90>(MI, 4, STI, O);
return;
break;
case 5:
// LDPDpre, LDPQpre, LDPSWpre, LDPSpre, LDPWpre, LDPXpre, STGPpre, STPDpr...
O << "]!";
return;
break;
case 6:
// SM3SS1
O << ".4s";
return;
break;
}
// Fragment 8 encoded into 1 bits for 2 unique commands.
if ((Bits >> 60) & 1) {
// FCMLA_ZPmZZ_D, FCMLA_ZPmZZ_S, FCMLAv4f16_indexed, FCMLAv4f32_indexed, ...
printComplexRotationOp<90, 0>(MI, 5, STI, O);
return;
} else {
// FCADD_ZPmZ_D, FCADD_ZPmZ_S
printComplexRotationOp<180, 90>(MI, 4, STI, O);
return;
}
}
/// getRegisterName - This method is automatically generated by tblgen
/// from the register set description. This returns the assembler name
/// for the specified register.
const char *AArch64InstPrinter::
getRegisterName(unsigned RegNo, unsigned AltIdx) {
assert(RegNo && RegNo < 629 && "Invalid register number!");
static const char AsmStrsNoRegAltName[] = {
/* 0 */ 'D', '7', '_', 'D', '8', '_', 'D', '9', '_', 'D', '1', '0', 0,
/* 13 */ 'Q', '7', '_', 'Q', '8', '_', 'Q', '9', '_', 'Q', '1', '0', 0,
/* 26 */ 'Z', '7', '_', 'Z', '8', '_', 'Z', '9', '_', 'Z', '1', '0', 0,
/* 39 */ 'b', '1', '0', 0,
/* 43 */ 'd', '1', '0', 0,
/* 47 */ 'h', '1', '0', 0,
/* 51 */ 'p', '1', '0', 0,
/* 55 */ 'q', '1', '0', 0,
/* 59 */ 's', '1', '0', 0,
/* 63 */ 'w', '1', '0', 0,
/* 67 */ 'x', '1', '0', 0,
/* 71 */ 'z', '1', '0', 0,
/* 75 */ 'D', '1', '7', '_', 'D', '1', '8', '_', 'D', '1', '9', '_', 'D', '2', '0', 0,
/* 91 */ 'Q', '1', '7', '_', 'Q', '1', '8', '_', 'Q', '1', '9', '_', 'Q', '2', '0', 0,
/* 107 */ 'Z', '1', '7', '_', 'Z', '1', '8', '_', 'Z', '1', '9', '_', 'Z', '2', '0', 0,
/* 123 */ 'b', '2', '0', 0,
/* 127 */ 'd', '2', '0', 0,
/* 131 */ 'h', '2', '0', 0,
/* 135 */ 'q', '2', '0', 0,
/* 139 */ 's', '2', '0', 0,
/* 143 */ 'w', '2', '0', 0,
/* 147 */ 'x', '2', '0', 0,
/* 151 */ 'z', '2', '0', 0,
/* 155 */ 'D', '2', '7', '_', 'D', '2', '8', '_', 'D', '2', '9', '_', 'D', '3', '0', 0,
/* 171 */ 'Q', '2', '7', '_', 'Q', '2', '8', '_', 'Q', '2', '9', '_', 'Q', '3', '0', 0,
/* 187 */ 'Z', '2', '7', '_', 'Z', '2', '8', '_', 'Z', '2', '9', '_', 'Z', '3', '0', 0,
/* 203 */ 'b', '3', '0', 0,
/* 207 */ 'd', '3', '0', 0,
/* 211 */ 'h', '3', '0', 0,
/* 215 */ 'q', '3', '0', 0,
/* 219 */ 's', '3', '0', 0,
/* 223 */ 'w', '3', '0', 0,
/* 227 */ 'x', '3', '0', 0,
/* 231 */ 'z', '3', '0', 0,
/* 235 */ 'D', '2', '9', '_', 'D', '3', '0', '_', 'D', '3', '1', '_', 'D', '0', 0,
/* 250 */ 'Q', '2', '9', '_', 'Q', '3', '0', '_', 'Q', '3', '1', '_', 'Q', '0', 0,
/* 265 */ 'Z', '2', '9', '_', 'Z', '3', '0', '_', 'Z', '3', '1', '_', 'Z', '0', 0,
/* 280 */ 'b', '0', 0,
/* 283 */ 'd', '0', 0,
/* 286 */ 'h', '0', 0,
/* 289 */ 'p', '0', 0,
/* 292 */ 'q', '0', 0,
/* 295 */ 's', '0', 0,
/* 298 */ 'w', '0', 0,
/* 301 */ 'x', '0', 0,
/* 304 */ 'z', '0', 0,
/* 307 */ 'D', '8', '_', 'D', '9', '_', 'D', '1', '0', '_', 'D', '1', '1', 0,
/* 321 */ 'Q', '8', '_', 'Q', '9', '_', 'Q', '1', '0', '_', 'Q', '1', '1', 0,
/* 335 */ 'W', '1', '0', '_', 'W', '1', '1', 0,
/* 343 */ 'X', '1', '0', '_', 'X', '1', '1', 0,
/* 351 */ 'Z', '8', '_', 'Z', '9', '_', 'Z', '1', '0', '_', 'Z', '1', '1', 0,
/* 365 */ 'b', '1', '1', 0,
/* 369 */ 'd', '1', '1', 0,
/* 373 */ 'h', '1', '1', 0,
/* 377 */ 'p', '1', '1', 0,
/* 381 */ 'q', '1', '1', 0,
/* 385 */ 's', '1', '1', 0,
/* 389 */ 'w', '1', '1', 0,
/* 393 */ 'x', '1', '1', 0,
/* 397 */ 'z', '1', '1', 0,
/* 401 */ 'D', '1', '8', '_', 'D', '1', '9', '_', 'D', '2', '0', '_', 'D', '2', '1', 0,
/* 417 */ 'Q', '1', '8', '_', 'Q', '1', '9', '_', 'Q', '2', '0', '_', 'Q', '2', '1', 0,
/* 433 */ 'W', '2', '0', '_', 'W', '2', '1', 0,
/* 441 */ 'X', '2', '0', '_', 'X', '2', '1', 0,
/* 449 */ 'Z', '1', '8', '_', 'Z', '1', '9', '_', 'Z', '2', '0', '_', 'Z', '2', '1', 0,
/* 465 */ 'b', '2', '1', 0,
/* 469 */ 'd', '2', '1', 0,
/* 473 */ 'h', '2', '1', 0,
/* 477 */ 'q', '2', '1', 0,
/* 481 */ 's', '2', '1', 0,
/* 485 */ 'w', '2', '1', 0,
/* 489 */ 'x', '2', '1', 0,
/* 493 */ 'z', '2', '1', 0,
/* 497 */ 'D', '2', '8', '_', 'D', '2', '9', '_', 'D', '3', '0', '_', 'D', '3', '1', 0,
/* 513 */ 'Q', '2', '8', '_', 'Q', '2', '9', '_', 'Q', '3', '0', '_', 'Q', '3', '1', 0,
/* 529 */ 'Z', '2', '8', '_', 'Z', '2', '9', '_', 'Z', '3', '0', '_', 'Z', '3', '1', 0,
/* 545 */ 'b', '3', '1', 0,
/* 549 */ 'd', '3', '1', 0,
/* 553 */ 'h', '3', '1', 0,
/* 557 */ 'q', '3', '1', 0,
/* 561 */ 's', '3', '1', 0,
/* 565 */ 'z', '3', '1', 0,
/* 569 */ 'D', '3', '0', '_', 'D', '3', '1', '_', 'D', '0', '_', 'D', '1', 0,
/* 583 */ 'Q', '3', '0', '_', 'Q', '3', '1', '_', 'Q', '0', '_', 'Q', '1', 0,
/* 597 */ 'W', '0', '_', 'W', '1', 0,
/* 603 */ 'X', '0', '_', 'X', '1', 0,
/* 609 */ 'Z', '3', '0', '_', 'Z', '3', '1', '_', 'Z', '0', '_', 'Z', '1', 0,
/* 623 */ 'b', '1', 0,
/* 626 */ 'd', '1', 0,
/* 629 */ 'h', '1', 0,
/* 632 */ 'p', '1', 0,
/* 635 */ 'q', '1', 0,
/* 638 */ 's', '1', 0,
/* 641 */ 'w', '1', 0,
/* 644 */ 'x', '1', 0,
/* 647 */ 'z', '1', 0,
/* 650 */ 'D', '9', '_', 'D', '1', '0', '_', 'D', '1', '1', '_', 'D', '1', '2', 0,
/* 665 */ 'Q', '9', '_', 'Q', '1', '0', '_', 'Q', '1', '1', '_', 'Q', '1', '2', 0,
/* 680 */ 'Z', '9', '_', 'Z', '1', '0', '_', 'Z', '1', '1', '_', 'Z', '1', '2', 0,
/* 695 */ 'b', '1', '2', 0,
/* 699 */ 'd', '1', '2', 0,
/* 703 */ 'h', '1', '2', 0,
/* 707 */ 'p', '1', '2', 0,
/* 711 */ 'q', '1', '2', 0,
/* 715 */ 's', '1', '2', 0,
/* 719 */ 'w', '1', '2', 0,
/* 723 */ 'x', '1', '2', 0,
/* 727 */ 'z', '1', '2', 0,
/* 731 */ 'D', '1', '9', '_', 'D', '2', '0', '_', 'D', '2', '1', '_', 'D', '2', '2', 0,
/* 747 */ 'Q', '1', '9', '_', 'Q', '2', '0', '_', 'Q', '2', '1', '_', 'Q', '2', '2', 0,
/* 763 */ 'Z', '1', '9', '_', 'Z', '2', '0', '_', 'Z', '2', '1', '_', 'Z', '2', '2', 0,
/* 779 */ 'b', '2', '2', 0,
/* 783 */ 'd', '2', '2', 0,
/* 787 */ 'h', '2', '2', 0,
/* 791 */ 'q', '2', '2', 0,
/* 795 */ 's', '2', '2', 0,
/* 799 */ 'w', '2', '2', 0,
/* 803 */ 'x', '2', '2', 0,
/* 807 */ 'z', '2', '2', 0,
/* 811 */ 'D', '3', '1', '_', 'D', '0', '_', 'D', '1', '_', 'D', '2', 0,
/* 824 */ 'Q', '3', '1', '_', 'Q', '0', '_', 'Q', '1', '_', 'Q', '2', 0,
/* 837 */ 'Z', '3', '1', '_', 'Z', '0', '_', 'Z', '1', '_', 'Z', '2', 0,
/* 850 */ 'b', '2', 0,
/* 853 */ 'd', '2', 0,
/* 856 */ 'h', '2', 0,
/* 859 */ 'p', '2', 0,
/* 862 */ 'q', '2', 0,
/* 865 */ 's', '2', 0,
/* 868 */ 'w', '2', 0,
/* 871 */ 'x', '2', 0,
/* 874 */ 'z', '2', 0,
/* 877 */ 'D', '1', '0', '_', 'D', '1', '1', '_', 'D', '1', '2', '_', 'D', '1', '3', 0,
/* 893 */ 'Q', '1', '0', '_', 'Q', '1', '1', '_', 'Q', '1', '2', '_', 'Q', '1', '3', 0,
/* 909 */ 'W', '1', '2', '_', 'W', '1', '3', 0,
/* 917 */ 'X', '1', '2', '_', 'X', '1', '3', 0,
/* 925 */ 'Z', '1', '0', '_', 'Z', '1', '1', '_', 'Z', '1', '2', '_', 'Z', '1', '3', 0,
/* 941 */ 'b', '1', '3', 0,
/* 945 */ 'd', '1', '3', 0,
/* 949 */ 'h', '1', '3', 0,
/* 953 */ 'p', '1', '3', 0,
/* 957 */ 'q', '1', '3', 0,
/* 961 */ 's', '1', '3', 0,
/* 965 */ 'w', '1', '3', 0,
/* 969 */ 'x', '1', '3', 0,
/* 973 */ 'z', '1', '3', 0,
/* 977 */ 'D', '2', '0', '_', 'D', '2', '1', '_', 'D', '2', '2', '_', 'D', '2', '3', 0,
/* 993 */ 'Q', '2', '0', '_', 'Q', '2', '1', '_', 'Q', '2', '2', '_', 'Q', '2', '3', 0,
/* 1009 */ 'W', '2', '2', '_', 'W', '2', '3', 0,
/* 1017 */ 'X', '2', '2', '_', 'X', '2', '3', 0,
/* 1025 */ 'Z', '2', '0', '_', 'Z', '2', '1', '_', 'Z', '2', '2', '_', 'Z', '2', '3', 0,
/* 1041 */ 'b', '2', '3', 0,
/* 1045 */ 'd', '2', '3', 0,
/* 1049 */ 'h', '2', '3', 0,
/* 1053 */ 'q', '2', '3', 0,
/* 1057 */ 's', '2', '3', 0,
/* 1061 */ 'w', '2', '3', 0,
/* 1065 */ 'x', '2', '3', 0,
/* 1069 */ 'z', '2', '3', 0,
/* 1073 */ 'D', '0', '_', 'D', '1', '_', 'D', '2', '_', 'D', '3', 0,
/* 1085 */ 'Q', '0', '_', 'Q', '1', '_', 'Q', '2', '_', 'Q', '3', 0,
/* 1097 */ 'W', '2', '_', 'W', '3', 0,
/* 1103 */ 'X', '2', '_', 'X', '3', 0,
/* 1109 */ 'Z', '0', '_', 'Z', '1', '_', 'Z', '2', '_', 'Z', '3', 0,
/* 1121 */ 'b', '3', 0,
/* 1124 */ 'd', '3', 0,
/* 1127 */ 'h', '3', 0,
/* 1130 */ 'p', '3', 0,
/* 1133 */ 'q', '3', 0,
/* 1136 */ 's', '3', 0,
/* 1139 */ 'w', '3', 0,
/* 1142 */ 'x', '3', 0,
/* 1145 */ 'z', '3', 0,
/* 1148 */ 'D', '1', '1', '_', 'D', '1', '2', '_', 'D', '1', '3', '_', 'D', '1', '4', 0,
/* 1164 */ 'Q', '1', '1', '_', 'Q', '1', '2', '_', 'Q', '1', '3', '_', 'Q', '1', '4', 0,
/* 1180 */ 'Z', '1', '1', '_', 'Z', '1', '2', '_', 'Z', '1', '3', '_', 'Z', '1', '4', 0,
/* 1196 */ 'b', '1', '4', 0,
/* 1200 */ 'd', '1', '4', 0,
/* 1204 */ 'h', '1', '4', 0,
/* 1208 */ 'p', '1', '4', 0,
/* 1212 */ 'q', '1', '4', 0,
/* 1216 */ 's', '1', '4', 0,
/* 1220 */ 'w', '1', '4', 0,
/* 1224 */ 'x', '1', '4', 0,
/* 1228 */ 'z', '1', '4', 0,
/* 1232 */ 'D', '2', '1', '_', 'D', '2', '2', '_', 'D', '2', '3', '_', 'D', '2', '4', 0,
/* 1248 */ 'Q', '2', '1', '_', 'Q', '2', '2', '_', 'Q', '2', '3', '_', 'Q', '2', '4', 0,
/* 1264 */ 'Z', '2', '1', '_', 'Z', '2', '2', '_', 'Z', '2', '3', '_', 'Z', '2', '4', 0,
/* 1280 */ 'b', '2', '4', 0,
/* 1284 */ 'd', '2', '4', 0,
/* 1288 */ 'h', '2', '4', 0,
/* 1292 */ 'q', '2', '4', 0,
/* 1296 */ 's', '2', '4', 0,
/* 1300 */ 'w', '2', '4', 0,
/* 1304 */ 'x', '2', '4', 0,
/* 1308 */ 'z', '2', '4', 0,
/* 1312 */ 'D', '1', '_', 'D', '2', '_', 'D', '3', '_', 'D', '4', 0,
/* 1324 */ 'Q', '1', '_', 'Q', '2', '_', 'Q', '3', '_', 'Q', '4', 0,
/* 1336 */ 'Z', '1', '_', 'Z', '2', '_', 'Z', '3', '_', 'Z', '4', 0,
/* 1348 */ 'b', '4', 0,
/* 1351 */ 'd', '4', 0,
/* 1354 */ 'h', '4', 0,
/* 1357 */ 'p', '4', 0,
/* 1360 */ 'q', '4', 0,
/* 1363 */ 's', '4', 0,
/* 1366 */ 'w', '4', 0,
/* 1369 */ 'x', '4', 0,
/* 1372 */ 'z', '4', 0,
/* 1375 */ 'D', '1', '2', '_', 'D', '1', '3', '_', 'D', '1', '4', '_', 'D', '1', '5', 0,
/* 1391 */ 'Q', '1', '2', '_', 'Q', '1', '3', '_', 'Q', '1', '4', '_', 'Q', '1', '5', 0,
/* 1407 */ 'W', '1', '4', '_', 'W', '1', '5', 0,
/* 1415 */ 'X', '1', '4', '_', 'X', '1', '5', 0,
/* 1423 */ 'Z', '1', '2', '_', 'Z', '1', '3', '_', 'Z', '1', '4', '_', 'Z', '1', '5', 0,
/* 1439 */ 'b', '1', '5', 0,
/* 1443 */ 'd', '1', '5', 0,
/* 1447 */ 'h', '1', '5', 0,
/* 1451 */ 'p', '1', '5', 0,
/* 1455 */ 'q', '1', '5', 0,
/* 1459 */ 's', '1', '5', 0,
/* 1463 */ 'w', '1', '5', 0,
/* 1467 */ 'x', '1', '5', 0,
/* 1471 */ 'z', '1', '5', 0,
/* 1475 */ 'D', '2', '2', '_', 'D', '2', '3', '_', 'D', '2', '4', '_', 'D', '2', '5', 0,
/* 1491 */ 'Q', '2', '2', '_', 'Q', '2', '3', '_', 'Q', '2', '4', '_', 'Q', '2', '5', 0,
/* 1507 */ 'W', '2', '4', '_', 'W', '2', '5', 0,
/* 1515 */ 'X', '2', '4', '_', 'X', '2', '5', 0,
/* 1523 */ 'Z', '2', '2', '_', 'Z', '2', '3', '_', 'Z', '2', '4', '_', 'Z', '2', '5', 0,
/* 1539 */ 'b', '2', '5', 0,
/* 1543 */ 'd', '2', '5', 0,
/* 1547 */ 'h', '2', '5', 0,
/* 1551 */ 'q', '2', '5', 0,
/* 1555 */ 's', '2', '5', 0,
/* 1559 */ 'w', '2', '5', 0,
/* 1563 */ 'x', '2', '5', 0,
/* 1567 */ 'z', '2', '5', 0,
/* 1571 */ 'D', '2', '_', 'D', '3', '_', 'D', '4', '_', 'D', '5', 0,
/* 1583 */ 'Q', '2', '_', 'Q', '3', '_', 'Q', '4', '_', 'Q', '5', 0,
/* 1595 */ 'W', '4', '_', 'W', '5', 0,
/* 1601 */ 'X', '4', '_', 'X', '5', 0,
/* 1607 */ 'Z', '2', '_', 'Z', '3', '_', 'Z', '4', '_', 'Z', '5', 0,
/* 1619 */ 'b', '5', 0,
/* 1622 */ 'd', '5', 0,
/* 1625 */ 'h', '5', 0,
/* 1628 */ 'p', '5', 0,
/* 1631 */ 'q', '5', 0,
/* 1634 */ 's', '5', 0,
/* 1637 */ 'w', '5', 0,
/* 1640 */ 'x', '5', 0,
/* 1643 */ 'z', '5', 0,
/* 1646 */ 'D', '1', '3', '_', 'D', '1', '4', '_', 'D', '1', '5', '_', 'D', '1', '6', 0,
/* 1662 */ 'Q', '1', '3', '_', 'Q', '1', '4', '_', 'Q', '1', '5', '_', 'Q', '1', '6', 0,
/* 1678 */ 'Z', '1', '3', '_', 'Z', '1', '4', '_', 'Z', '1', '5', '_', 'Z', '1', '6', 0,
/* 1694 */ 'b', '1', '6', 0,
/* 1698 */ 'd', '1', '6', 0,
/* 1702 */ 'h', '1', '6', 0,
/* 1706 */ 'q', '1', '6', 0,
/* 1710 */ 's', '1', '6', 0,
/* 1714 */ 'w', '1', '6', 0,
/* 1718 */ 'x', '1', '6', 0,
/* 1722 */ 'z', '1', '6', 0,
/* 1726 */ 'D', '2', '3', '_', 'D', '2', '4', '_', 'D', '2', '5', '_', 'D', '2', '6', 0,
/* 1742 */ 'Q', '2', '3', '_', 'Q', '2', '4', '_', 'Q', '2', '5', '_', 'Q', '2', '6', 0,
/* 1758 */ 'Z', '2', '3', '_', 'Z', '2', '4', '_', 'Z', '2', '5', '_', 'Z', '2', '6', 0,
/* 1774 */ 'b', '2', '6', 0,
/* 1778 */ 'd', '2', '6', 0,
/* 1782 */ 'h', '2', '6', 0,
/* 1786 */ 'q', '2', '6', 0,
/* 1790 */ 's', '2', '6', 0,
/* 1794 */ 'w', '2', '6', 0,
/* 1798 */ 'x', '2', '6', 0,
/* 1802 */ 'z', '2', '6', 0,
/* 1806 */ 'D', '3', '_', 'D', '4', '_', 'D', '5', '_', 'D', '6', 0,
/* 1818 */ 'Q', '3', '_', 'Q', '4', '_', 'Q', '5', '_', 'Q', '6', 0,
/* 1830 */ 'Z', '3', '_', 'Z', '4', '_', 'Z', '5', '_', 'Z', '6', 0,
/* 1842 */ 'b', '6', 0,
/* 1845 */ 'd', '6', 0,
/* 1848 */ 'h', '6', 0,
/* 1851 */ 'p', '6', 0,
/* 1854 */ 'q', '6', 0,
/* 1857 */ 's', '6', 0,
/* 1860 */ 'w', '6', 0,
/* 1863 */ 'x', '6', 0,
/* 1866 */ 'z', '6', 0,
/* 1869 */ 'D', '1', '4', '_', 'D', '1', '5', '_', 'D', '1', '6', '_', 'D', '1', '7', 0,
/* 1885 */ 'Q', '1', '4', '_', 'Q', '1', '5', '_', 'Q', '1', '6', '_', 'Q', '1', '7', 0,
/* 1901 */ 'W', '1', '6', '_', 'W', '1', '7', 0,
/* 1909 */ 'X', '1', '6', '_', 'X', '1', '7', 0,
/* 1917 */ 'Z', '1', '4', '_', 'Z', '1', '5', '_', 'Z', '1', '6', '_', 'Z', '1', '7', 0,
/* 1933 */ 'b', '1', '7', 0,
/* 1937 */ 'd', '1', '7', 0,
/* 1941 */ 'h', '1', '7', 0,
/* 1945 */ 'q', '1', '7', 0,
/* 1949 */ 's', '1', '7', 0,
/* 1953 */ 'w', '1', '7', 0,
/* 1957 */ 'x', '1', '7', 0,
/* 1961 */ 'z', '1', '7', 0,
/* 1965 */ 'D', '2', '4', '_', 'D', '2', '5', '_', 'D', '2', '6', '_', 'D', '2', '7', 0,
/* 1981 */ 'Q', '2', '4', '_', 'Q', '2', '5', '_', 'Q', '2', '6', '_', 'Q', '2', '7', 0,
/* 1997 */ 'W', '2', '6', '_', 'W', '2', '7', 0,
/* 2005 */ 'X', '2', '6', '_', 'X', '2', '7', 0,
/* 2013 */ 'Z', '2', '4', '_', 'Z', '2', '5', '_', 'Z', '2', '6', '_', 'Z', '2', '7', 0,
/* 2029 */ 'b', '2', '7', 0,
/* 2033 */ 'd', '2', '7', 0,
/* 2037 */ 'h', '2', '7', 0,
/* 2041 */ 'q', '2', '7', 0,
/* 2045 */ 's', '2', '7', 0,
/* 2049 */ 'w', '2', '7', 0,
/* 2053 */ 'x', '2', '7', 0,
/* 2057 */ 'z', '2', '7', 0,
/* 2061 */ 'D', '4', '_', 'D', '5', '_', 'D', '6', '_', 'D', '7', 0,
/* 2073 */ 'Q', '4', '_', 'Q', '5', '_', 'Q', '6', '_', 'Q', '7', 0,
/* 2085 */ 'W', '6', '_', 'W', '7', 0,
/* 2091 */ 'X', '6', '_', 'X', '7', 0,
/* 2097 */ 'Z', '4', '_', 'Z', '5', '_', 'Z', '6', '_', 'Z', '7', 0,
/* 2109 */ 'b', '7', 0,
/* 2112 */ 'd', '7', 0,
/* 2115 */ 'h', '7', 0,
/* 2118 */ 'p', '7', 0,
/* 2121 */ 'q', '7', 0,
/* 2124 */ 's', '7', 0,
/* 2127 */ 'w', '7', 0,
/* 2130 */ 'x', '7', 0,
/* 2133 */ 'z', '7', 0,
/* 2136 */ 'D', '1', '5', '_', 'D', '1', '6', '_', 'D', '1', '7', '_', 'D', '1', '8', 0,
/* 2152 */ 'Q', '1', '5', '_', 'Q', '1', '6', '_', 'Q', '1', '7', '_', 'Q', '1', '8', 0,
/* 2168 */ 'Z', '1', '5', '_', 'Z', '1', '6', '_', 'Z', '1', '7', '_', 'Z', '1', '8', 0,
/* 2184 */ 'b', '1', '8', 0,
/* 2188 */ 'd', '1', '8', 0,
/* 2192 */ 'h', '1', '8', 0,
/* 2196 */ 'q', '1', '8', 0,
/* 2200 */ 's', '1', '8', 0,
/* 2204 */ 'w', '1', '8', 0,
/* 2208 */ 'x', '1', '8', 0,
/* 2212 */ 'z', '1', '8', 0,
/* 2216 */ 'D', '2', '5', '_', 'D', '2', '6', '_', 'D', '2', '7', '_', 'D', '2', '8', 0,
/* 2232 */ 'Q', '2', '5', '_', 'Q', '2', '6', '_', 'Q', '2', '7', '_', 'Q', '2', '8', 0,
/* 2248 */ 'Z', '2', '5', '_', 'Z', '2', '6', '_', 'Z', '2', '7', '_', 'Z', '2', '8', 0,
/* 2264 */ 'b', '2', '8', 0,
/* 2268 */ 'd', '2', '8', 0,
/* 2272 */ 'h', '2', '8', 0,
/* 2276 */ 'q', '2', '8', 0,
/* 2280 */ 's', '2', '8', 0,
/* 2284 */ 'w', '2', '8', 0,
/* 2288 */ 'x', '2', '8', 0,
/* 2292 */ 'z', '2', '8', 0,
/* 2296 */ 'D', '5', '_', 'D', '6', '_', 'D', '7', '_', 'D', '8', 0,
/* 2308 */ 'Q', '5', '_', 'Q', '6', '_', 'Q', '7', '_', 'Q', '8', 0,
/* 2320 */ 'Z', '5', '_', 'Z', '6', '_', 'Z', '7', '_', 'Z', '8', 0,
/* 2332 */ 'b', '8', 0,
/* 2335 */ 'd', '8', 0,
/* 2338 */ 'h', '8', 0,
/* 2341 */ 'p', '8', 0,
/* 2344 */ 'q', '8', 0,
/* 2347 */ 's', '8', 0,
/* 2350 */ 'w', '8', 0,
/* 2353 */ 'x', '8', 0,
/* 2356 */ 'z', '8', 0,
/* 2359 */ 'D', '1', '6', '_', 'D', '1', '7', '_', 'D', '1', '8', '_', 'D', '1', '9', 0,
/* 2375 */ 'Q', '1', '6', '_', 'Q', '1', '7', '_', 'Q', '1', '8', '_', 'Q', '1', '9', 0,
/* 2391 */ 'W', '1', '8', '_', 'W', '1', '9', 0,
/* 2399 */ 'X', '1', '8', '_', 'X', '1', '9', 0,
/* 2407 */ 'Z', '1', '6', '_', 'Z', '1', '7', '_', 'Z', '1', '8', '_', 'Z', '1', '9', 0,
/* 2423 */ 'b', '1', '9', 0,
/* 2427 */ 'd', '1', '9', 0,
/* 2431 */ 'h', '1', '9', 0,
/* 2435 */ 'q', '1', '9', 0,
/* 2439 */ 's', '1', '9', 0,
/* 2443 */ 'w', '1', '9', 0,
/* 2447 */ 'x', '1', '9', 0,
/* 2451 */ 'z', '1', '9', 0,
/* 2455 */ 'D', '2', '6', '_', 'D', '2', '7', '_', 'D', '2', '8', '_', 'D', '2', '9', 0,
/* 2471 */ 'Q', '2', '6', '_', 'Q', '2', '7', '_', 'Q', '2', '8', '_', 'Q', '2', '9', 0,
/* 2487 */ 'W', '2', '8', '_', 'W', '2', '9', 0,
/* 2495 */ 'Z', '2', '6', '_', 'Z', '2', '7', '_', 'Z', '2', '8', '_', 'Z', '2', '9', 0,
/* 2511 */ 'b', '2', '9', 0,
/* 2515 */ 'd', '2', '9', 0,
/* 2519 */ 'h', '2', '9', 0,
/* 2523 */ 'q', '2', '9', 0,
/* 2527 */ 's', '2', '9', 0,
/* 2531 */ 'w', '2', '9', 0,
/* 2535 */ 'x', '2', '9', 0,
/* 2539 */ 'z', '2', '9', 0,
/* 2543 */ 'D', '6', '_', 'D', '7', '_', 'D', '8', '_', 'D', '9', 0,
/* 2555 */ 'Q', '6', '_', 'Q', '7', '_', 'Q', '8', '_', 'Q', '9', 0,
/* 2567 */ 'W', '8', '_', 'W', '9', 0,
/* 2573 */ 'X', '8', '_', 'X', '9', 0,
/* 2579 */ 'Z', '6', '_', 'Z', '7', '_', 'Z', '8', '_', 'Z', '9', 0,
/* 2591 */ 'b', '9', 0,
/* 2594 */ 'd', '9', 0,
/* 2597 */ 'h', '9', 0,
/* 2600 */ 'p', '9', 0,
/* 2603 */ 'q', '9', 0,
/* 2606 */ 's', '9', 0,
/* 2609 */ 'w', '9', 0,
/* 2612 */ 'x', '9', 0,
/* 2615 */ 'z', '9', 0,
/* 2618 */ 'X', '2', '8', '_', 'F', 'P', 0,
/* 2625 */ 'W', '3', '0', '_', 'W', 'Z', 'R', 0,
/* 2633 */ 'L', 'R', '_', 'X', 'Z', 'R', 0,
/* 2640 */ 'z', '1', '0', '_', 'h', 'i', 0,
/* 2647 */ 'z', '2', '0', '_', 'h', 'i', 0,
/* 2654 */ 'z', '3', '0', '_', 'h', 'i', 0,
/* 2661 */ 'z', '0', '_', 'h', 'i', 0,
/* 2667 */ 'z', '1', '1', '_', 'h', 'i', 0,
/* 2674 */ 'z', '2', '1', '_', 'h', 'i', 0,
/* 2681 */ 'z', '3', '1', '_', 'h', 'i', 0,
/* 2688 */ 'z', '1', '_', 'h', 'i', 0,
/* 2694 */ 'z', '1', '2', '_', 'h', 'i', 0,
/* 2701 */ 'z', '2', '2', '_', 'h', 'i', 0,
/* 2708 */ 'z', '2', '_', 'h', 'i', 0,
/* 2714 */ 'z', '1', '3', '_', 'h', 'i', 0,
/* 2721 */ 'z', '2', '3', '_', 'h', 'i', 0,
/* 2728 */ 'z', '3', '_', 'h', 'i', 0,
/* 2734 */ 'z', '1', '4', '_', 'h', 'i', 0,
/* 2741 */ 'z', '2', '4', '_', 'h', 'i', 0,
/* 2748 */ 'z', '4', '_', 'h', 'i', 0,
/* 2754 */ 'z', '1', '5', '_', 'h', 'i', 0,
/* 2761 */ 'z', '2', '5', '_', 'h', 'i', 0,
/* 2768 */ 'z', '5', '_', 'h', 'i', 0,
/* 2774 */ 'z', '1', '6', '_', 'h', 'i', 0,
/* 2781 */ 'z', '2', '6', '_', 'h', 'i', 0,
/* 2788 */ 'z', '6', '_', 'h', 'i', 0,
/* 2794 */ 'z', '1', '7', '_', 'h', 'i', 0,
/* 2801 */ 'z', '2', '7', '_', 'h', 'i', 0,
/* 2808 */ 'z', '7', '_', 'h', 'i', 0,
/* 2814 */ 'z', '1', '8', '_', 'h', 'i', 0,
/* 2821 */ 'z', '2', '8', '_', 'h', 'i', 0,
/* 2828 */ 'z', '8', '_', 'h', 'i', 0,
/* 2834 */ 'z', '1', '9', '_', 'h', 'i', 0,
/* 2841 */ 'z', '2', '9', '_', 'h', 'i', 0,
/* 2848 */ 'z', '9', '_', 'h', 'i', 0,
/* 2854 */ 'w', 's', 'p', 0,
/* 2858 */ 'f', 'f', 'r', 0,
/* 2862 */ 'w', 'z', 'r', 0,
/* 2866 */ 'x', 'z', 'r', 0,
/* 2870 */ 'n', 'z', 'c', 'v', 0,
};
static const uint16_t RegAsmOffsetNoRegAltName[] = {
2858, 2535, 227, 2870, 2855, 2854, 2862, 2866, 280, 623, 850, 1121, 1348, 1619,
1842, 2109, 2332, 2591, 39, 365, 695, 941, 1196, 1439, 1694, 1933, 2184, 2423,
123, 465, 779, 1041, 1280, 1539, 1774, 2029, 2264, 2511, 203, 545, 283, 626,
853, 1124, 1351, 1622, 1845, 2112, 2335, 2594, 43, 369, 699, 945, 1200, 1443,
1698, 1937, 2188, 2427, 127, 469, 783, 1045, 1284, 1543, 1778, 2033, 2268, 2515,
207, 549, 286, 629, 856, 1127, 1354, 1625, 1848, 2115, 2338, 2597, 47, 373,
703, 949, 1204, 1447, 1702, 1941, 2192, 2431, 131, 473, 787, 1049, 1288, 1547,
1782, 2037, 2272, 2519, 211, 553, 289, 632, 859, 1130, 1357, 1628, 1851, 2118,
2341, 2600, 51, 377, 707, 953, 1208, 1451, 292, 635, 862, 1133, 1360, 1631,
1854, 2121, 2344, 2603, 55, 381, 711, 957, 1212, 1455, 1706, 1945, 2196, 2435,
135, 477, 791, 1053, 1292, 1551, 1786, 2041, 2276, 2523, 215, 557, 295, 638,
865, 1136, 1363, 1634, 1857, 2124, 2347, 2606, 59, 385, 715, 961, 1216, 1459,
1710, 1949, 2200, 2439, 139, 481, 795, 1057, 1296, 1555, 1790, 2045, 2280, 2527,
219, 561, 298, 641, 868, 1139, 1366, 1637, 1860, 2127, 2350, 2609, 63, 389,
719, 965, 1220, 1463, 1714, 1953, 2204, 2443, 143, 485, 799, 1061, 1300, 1559,
1794, 2049, 2284, 2531, 223, 301, 644, 871, 1142, 1369, 1640, 1863, 2130, 2353,
2612, 67, 393, 723, 969, 1224, 1467, 1718, 1957, 2208, 2447, 147, 489, 803,
1065, 1304, 1563, 1798, 2053, 2288, 304, 647, 874, 1145, 1372, 1643, 1866, 2133,
2356, 2615, 71, 397, 727, 973, 1228, 1471, 1722, 1961, 2212, 2451, 151, 493,
807, 1069, 1308, 1567, 1802, 2057, 2292, 2539, 231, 565, 2661, 2688, 2708, 2728,
2748, 2768, 2788, 2808, 2828, 2848, 2640, 2667, 2694, 2714, 2734, 2754, 2774, 2794,
2814, 2834, 2647, 2674, 2701, 2721, 2741, 2761, 2781, 2801, 2821, 2841, 2654, 2681,
577, 818, 1079, 1318, 1577, 1812, 2067, 2302, 2549, 6, 313, 657, 885, 1156,
1383, 1654, 1877, 2144, 2367, 83, 409, 739, 985, 1240, 1483, 1734, 1973, 2224,
2463, 163, 505, 243, 1073, 1312, 1571, 1806, 2061, 2296, 2543, 0, 307, 650,
877, 1148, 1375, 1646, 1869, 2136, 2359, 75, 401, 731, 977, 1232, 1475, 1726,
1965, 2216, 2455, 155, 497, 235, 569, 811, 815, 1076, 1315, 1574, 1809, 2064,
2299, 2546, 3, 310, 653, 881, 1152, 1379, 1650, 1873, 2140, 2363, 79, 405,
735, 981, 1236, 1479, 1730, 1969, 2220, 2459, 159, 501, 239, 573, 591, 831,
1091, 1330, 1589, 1824, 2079, 2314, 2561, 19, 327, 672, 901, 1172, 1399, 1670,
1893, 2160, 2383, 99, 425, 755, 1001, 1256, 1499, 1750, 1989, 2240, 2479, 179,
521, 258, 1085, 1324, 1583, 1818, 2073, 2308, 2555, 13, 321, 665, 893, 1164,
1391, 1662, 1885, 2152, 2375, 91, 417, 747, 993, 1248, 1491, 1742, 1981, 2232,
2471, 171, 513, 250, 583, 824, 828, 1088, 1327, 1586, 1821, 2076, 2311, 2558,
16, 324, 668, 897, 1168, 1395, 1666, 1889, 2156, 2379, 95, 421, 751, 997,
1252, 1495, 1746, 1985, 2236, 2475, 175, 517, 254, 587, 2625, 597, 1097, 1595,
2085, 2567, 335, 909, 1407, 1901, 2391, 433, 1009, 1507, 1997, 2487, 2633, 2618,
603, 1103, 1601, 2091, 2573, 343, 917, 1415, 1909, 2399, 441, 1017, 1515, 2005,
617, 844, 1115, 1342, 1613, 1836, 2103, 2326, 2585, 32, 357, 687, 933, 1188,
1431, 1686, 1925, 2176, 2415, 115, 457, 771, 1033, 1272, 1531, 1766, 2021, 2256,
2503, 195, 537, 273, 1109, 1336, 1607, 1830, 2097, 2320, 2579, 26, 351, 680,
925, 1180, 1423, 1678, 1917, 2168, 2407, 107, 449, 763, 1025, 1264, 1523, 1758,
2013, 2248, 2495, 187, 529, 265, 609, 837, 841, 1112, 1339, 1610, 1833, 2100,
2323, 2582, 29, 354, 683, 929, 1184, 1427, 1682, 1921, 2172, 2411, 111, 453,
767, 1029, 1268, 1527, 1762, 2017, 2252, 2499, 191, 533, 269, 613,
};
static const char AsmStrsvlist1[] = {
/* 0 */ 0,
};
static const uint8_t RegAsmOffsetvlist1[] = {
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
};
static const char AsmStrsvreg[] = {
/* 0 */ 'v', '1', '0', 0,
/* 4 */ 'v', '2', '0', 0,
/* 8 */ 'v', '3', '0', 0,
/* 12 */ 'v', '0', 0,
/* 15 */ 'v', '1', '1', 0,
/* 19 */ 'v', '2', '1', 0,
/* 23 */ 'v', '3', '1', 0,
/* 27 */ 'v', '1', 0,
/* 30 */ 'v', '1', '2', 0,
/* 34 */ 'v', '2', '2', 0,
/* 38 */ 'v', '2', 0,
/* 41 */ 'v', '1', '3', 0,
/* 45 */ 'v', '2', '3', 0,
/* 49 */ 'v', '3', 0,
/* 52 */ 'v', '1', '4', 0,
/* 56 */ 'v', '2', '4', 0,
/* 60 */ 'v', '4', 0,
/* 63 */ 'v', '1', '5', 0,
/* 67 */ 'v', '2', '5', 0,
/* 71 */ 'v', '5', 0,
/* 74 */ 'v', '1', '6', 0,
/* 78 */ 'v', '2', '6', 0,
/* 82 */ 'v', '6', 0,
/* 85 */ 'v', '1', '7', 0,
/* 89 */ 'v', '2', '7', 0,
/* 93 */ 'v', '7', 0,
/* 96 */ 'v', '1', '8', 0,
/* 100 */ 'v', '2', '8', 0,
/* 104 */ 'v', '8', 0,
/* 107 */ 'v', '1', '9', 0,
/* 111 */ 'v', '2', '9', 0,
/* 115 */ 'v', '9', 0,
};
static const uint8_t RegAsmOffsetvreg[] = {
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 12, 27,
38, 49, 60, 71, 82, 93, 104, 115, 0, 15, 30, 41, 52, 63,
74, 85, 96, 107, 4, 19, 34, 45, 56, 67, 78, 89, 100, 111,
8, 23, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 12, 27, 38, 49, 60, 71,
82, 93, 104, 115, 0, 15, 30, 41, 52, 63, 74, 85, 96, 107,
4, 19, 34, 45, 56, 67, 78, 89, 100, 111, 8, 23, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
12, 27, 38, 49, 60, 71, 82, 93, 104, 115, 0, 15, 30, 41,
52, 63, 74, 85, 96, 107, 4, 19, 34, 45, 56, 67, 78, 89,
100, 111, 8, 23, 12, 27, 38, 49, 60, 71, 82, 93, 104, 115,
0, 15, 30, 41, 52, 63, 74, 85, 96, 107, 4, 19, 34, 45,
56, 67, 78, 89, 100, 111, 8, 23, 12, 27, 38, 49, 60, 71,
82, 93, 104, 115, 0, 15, 30, 41, 52, 63, 74, 85, 96, 107,
4, 19, 34, 45, 56, 67, 78, 89, 100, 111, 8, 23, 12, 27,
38, 49, 60, 71, 82, 93, 104, 115, 0, 15, 30, 41, 52, 63,
74, 85, 96, 107, 4, 19, 34, 45, 56, 67, 78, 89, 100, 111,
8, 23, 12, 27, 38, 49, 60, 71, 82, 93, 104, 115, 0, 15,
30, 41, 52, 63, 74, 85, 96, 107, 4, 19, 34, 45, 56, 67,
78, 89, 100, 111, 8, 23, 12, 27, 38, 49, 60, 71, 82, 93,
104, 115, 0, 15, 30, 41, 52, 63, 74, 85, 96, 107, 4, 19,
34, 45, 56, 67, 78, 89, 100, 111, 8, 23, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3,
};
switch(AltIdx) {
default: llvm_unreachable("Invalid register alt name index!");
case AArch64::NoRegAltName:
assert(*(AsmStrsNoRegAltName+RegAsmOffsetNoRegAltName[RegNo-1]) &&
"Invalid alt name index for register!");
return AsmStrsNoRegAltName+RegAsmOffsetNoRegAltName[RegNo-1];
case AArch64::vlist1:
assert(*(AsmStrsvlist1+RegAsmOffsetvlist1[RegNo-1]) &&
"Invalid alt name index for register!");
return AsmStrsvlist1+RegAsmOffsetvlist1[RegNo-1];
case AArch64::vreg:
assert(*(AsmStrsvreg+RegAsmOffsetvreg[RegNo-1]) &&
"Invalid alt name index for register!");
return AsmStrsvreg+RegAsmOffsetvreg[RegNo-1];
}
}
#ifdef PRINT_ALIAS_INSTR
#undef PRINT_ALIAS_INSTR
static bool AArch64InstPrinterValidateMCOperand(const MCOperand &MCOp,
const MCSubtargetInfo &STI,
unsigned PredicateIndex);
bool AArch64InstPrinter::printAliasInstr(const MCInst *MI, const MCSubtargetInfo &STI, raw_ostream &OS) {
const char *AsmString;
switch (MI->getOpcode()) {
default: return false;
case AArch64::ADDSWri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(1).getReg())) {
// (ADDSWri WZR, GPR32sp:$src, addsub_shifted_imm32:$imm)
AsmString = "cmn $\x02, $\xFF\x03\x01";
break;
}
return false;
case AArch64::ADDSWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ADDSWrs WZR, GPR32:$src1, GPR32:$src2, 0)
AsmString = "cmn $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (ADDSWrs WZR, GPR32:$src1, GPR32:$src2, arith_shift32:$sh)
AsmString = "cmn $\x02, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ADDSWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "adds $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ADDSWrx:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 16) {
// (ADDSWrx WZR, GPR32sponly:$src1, GPR32:$src2, 16)
AsmString = "cmn $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (ADDSWrx WZR, GPR32sp:$src1, GPR32:$src2, arith_extend:$sh)
AsmString = "cmn $\x02, $\x03$\xFF\x04\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 16) {
// (ADDSWrx GPR32:$dst, GPR32sponly:$src1, GPR32:$src2, 16)
AsmString = "adds $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ADDSXri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg())) {
// (ADDSXri XZR, GPR64sp:$src, addsub_shifted_imm64:$imm)
AsmString = "cmn $\x02, $\xFF\x03\x01";
break;
}
return false;
case AArch64::ADDSXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ADDSXrs XZR, GPR64:$src1, GPR64:$src2, 0)
AsmString = "cmn $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (ADDSXrs XZR, GPR64:$src1, GPR64:$src2, arith_shift64:$sh)
AsmString = "cmn $\x02, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ADDSXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "adds $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ADDSXrx:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (ADDSXrx XZR, GPR64sp:$src1, GPR32:$src2, arith_extend:$sh)
AsmString = "cmn $\x02, $\x03$\xFF\x04\x03";
break;
}
return false;
case AArch64::ADDSXrx64:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 24) {
// (ADDSXrx64 XZR, GPR64sponly:$src1, GPR64:$src2, 24)
AsmString = "cmn $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (ADDSXrx64 XZR, GPR64sp:$src1, GPR64:$src2, arith_extendlsl64:$sh)
AsmString = "cmn $\x02, $\x03$\xFF\x04\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 24) {
// (ADDSXrx64 GPR64:$dst, GPR64sponly:$src1, GPR64:$src2, 24)
AsmString = "adds $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ADDWri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32sponlyRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ADDWri GPR32sponly:$dst, GPR32sp:$src, 0, 0)
AsmString = "mov $\x01, $\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ADDWri GPR32sp:$dst, GPR32sponly:$src, 0, 0)
AsmString = "mov $\x01, $\x02";
break;
}
return false;
case AArch64::ADDWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ADDWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "add $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ADDWrx:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32sponlyRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 16) {
// (ADDWrx GPR32sponly:$dst, GPR32sp:$src1, GPR32:$src2, 16)
AsmString = "add $\x01, $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 16) {
// (ADDWrx GPR32sp:$dst, GPR32sponly:$src1, GPR32:$src2, 16)
AsmString = "add $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ADDXri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64sponlyRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ADDXri GPR64sponly:$dst, GPR64sp:$src, 0, 0)
AsmString = "mov $\x01, $\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ADDXri GPR64sp:$dst, GPR64sponly:$src, 0, 0)
AsmString = "mov $\x01, $\x02";
break;
}
return false;
case AArch64::ADDXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ADDXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "add $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ADDXrx64:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64sponlyRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 24) {
// (ADDXrx64 GPR64sponly:$dst, GPR64sp:$src1, GPR64:$src2, 24)
AsmString = "add $\x01, $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 24) {
// (ADDXrx64 GPR64sp:$dst, GPR64sponly:$src1, GPR64:$src2, 24)
AsmString = "add $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ANDSWri:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg())) {
// (ANDSWri WZR, GPR32:$src1, logical_imm32:$src2)
AsmString = "tst $\x02, $\xFF\x03\x04";
break;
}
return false;
case AArch64::ANDSWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ANDSWrs WZR, GPR32:$src1, GPR32:$src2, 0)
AsmString = "tst $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (ANDSWrs WZR, GPR32:$src1, GPR32:$src2, logical_shift32:$sh)
AsmString = "tst $\x02, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ANDSWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "ands $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ANDSXri:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg())) {
// (ANDSXri XZR, GPR64:$src1, logical_imm64:$src2)
AsmString = "tst $\x02, $\xFF\x03\x05";
break;
}
return false;
case AArch64::ANDSXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ANDSXrs XZR, GPR64:$src1, GPR64:$src2, 0)
AsmString = "tst $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (ANDSXrs XZR, GPR64:$src1, GPR64:$src2, logical_shift64:$sh)
AsmString = "tst $\x02, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ANDSXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "ands $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ANDS_PPzPP:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(2).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ANDS_PPzPP PPR8:$Pd, PPRAny:$Pg, PPR8:$Pn, PPR8:$Pn)
AsmString = "movs $\xFF\x01\x06, $\xFF\x02\x07/z, $\xFF\x03\x06";
break;
}
return false;
case AArch64::ANDWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ANDWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "and $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ANDXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ANDXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "and $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::AND_PPzPP:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(2).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (AND_PPzPP PPR8:$Pd, PPRAny:$Pg, PPR8:$Pn, PPR8:$Pn)
AsmString = "mov $\xFF\x01\x06, $\xFF\x02\x07/z, $\xFF\x03\x06";
break;
}
return false;
case AArch64::AND_ZI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(2), STI, 1) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (AND_ZI ZPR8:$Zdn, sve_logical_imm8:$imm)
AsmString = "and $\xFF\x01\x06, $\xFF\x01\x06, $\xFF\x03\x08";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(2), STI, 2) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (AND_ZI ZPR16:$Zdn, sve_logical_imm16:$imm)
AsmString = "and $\xFF\x01\x09, $\xFF\x01\x09, $\xFF\x03\x0A";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(2), STI, 3) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (AND_ZI ZPR32:$Zdn, sve_logical_imm32:$imm)
AsmString = "and $\xFF\x01\x0B, $\xFF\x01\x0B, $\xFF\x03\x04";
break;
}
return false;
case AArch64::BICSWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (BICSWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "bics $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::BICSXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (BICSXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "bics $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::BICWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (BICWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "bic $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::BICXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (BICXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "bic $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::CLREX:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 15) {
// (CLREX 15)
AsmString = "clrex";
break;
}
return false;
case AArch64::CNTB_XPiI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CNTB_XPiI GPR64:$Rd, { 1, 1, 1, 1, 1 }, 1)
AsmString = "cntb $\x01";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CNTB_XPiI GPR64:$Rd, sve_pred_enum:$pattern, 1)
AsmString = "cntb $\x01, $\xFF\x02\x0E";
break;
}
return false;
case AArch64::CNTD_XPiI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CNTD_XPiI GPR64:$Rd, { 1, 1, 1, 1, 1 }, 1)
AsmString = "cntd $\x01";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CNTD_XPiI GPR64:$Rd, sve_pred_enum:$pattern, 1)
AsmString = "cntd $\x01, $\xFF\x02\x0E";
break;
}
return false;
case AArch64::CNTH_XPiI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CNTH_XPiI GPR64:$Rd, { 1, 1, 1, 1, 1 }, 1)
AsmString = "cnth $\x01";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CNTH_XPiI GPR64:$Rd, sve_pred_enum:$pattern, 1)
AsmString = "cnth $\x01, $\xFF\x02\x0E";
break;
}
return false;
case AArch64::CNTW_XPiI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CNTW_XPiI GPR64:$Rd, { 1, 1, 1, 1, 1 }, 1)
AsmString = "cntw $\x01";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CNTW_XPiI GPR64:$Rd, sve_pred_enum:$pattern, 1)
AsmString = "cntw $\x01, $\xFF\x02\x0E";
break;
}
return false;
case AArch64::CPY_ZPmI_B:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmI_B ZPR8:$Zd, PPRAny:$Pg, cpy_imm8_opt_lsl_i8:$imm)
AsmString = "mov $\xFF\x01\x06, $\xFF\x03\x07/m, $\xFF\x04\x0F";
break;
}
return false;
case AArch64::CPY_ZPmI_D:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmI_D ZPR64:$Zd, PPRAny:$Pg, cpy_imm8_opt_lsl_i64:$imm)
AsmString = "mov $\xFF\x01\x10, $\xFF\x03\x07/m, $\xFF\x04\x11";
break;
}
return false;
case AArch64::CPY_ZPmI_H:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmI_H ZPR16:$Zd, PPRAny:$Pg, cpy_imm8_opt_lsl_i16:$imm)
AsmString = "mov $\xFF\x01\x09, $\xFF\x03\x07/m, $\xFF\x04\x12";
break;
}
return false;
case AArch64::CPY_ZPmI_S:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmI_S ZPR32:$Zd, PPRAny:$Pg, cpy_imm8_opt_lsl_i32:$imm)
AsmString = "mov $\xFF\x01\x0B, $\xFF\x03\x07/m, $\xFF\x04\x13";
break;
}
return false;
case AArch64::CPY_ZPmR_B:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmR_B ZPR8:$Zd, PPR3bAny:$Pg, GPR32sp:$Rn)
AsmString = "mov $\xFF\x01\x06, $\xFF\x03\x07/m, $\x04";
break;
}
return false;
case AArch64::CPY_ZPmR_D:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmR_D ZPR64:$Zd, PPR3bAny:$Pg, GPR64sp:$Rn)
AsmString = "mov $\xFF\x01\x10, $\xFF\x03\x07/m, $\x04";
break;
}
return false;
case AArch64::CPY_ZPmR_H:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmR_H ZPR16:$Zd, PPR3bAny:$Pg, GPR32sp:$Rn)
AsmString = "mov $\xFF\x01\x09, $\xFF\x03\x07/m, $\x04";
break;
}
return false;
case AArch64::CPY_ZPmR_S:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmR_S ZPR32:$Zd, PPR3bAny:$Pg, GPR32sp:$Rn)
AsmString = "mov $\xFF\x01\x0B, $\xFF\x03\x07/m, $\x04";
break;
}
return false;
case AArch64::CPY_ZPmV_B:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::FPR8RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmV_B ZPR8:$Zd, PPR3bAny:$Pg, FPR8:$Vn)
AsmString = "mov $\xFF\x01\x06, $\xFF\x03\x07/m, $\x04";
break;
}
return false;
case AArch64::CPY_ZPmV_D:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmV_D ZPR64:$Zd, PPR3bAny:$Pg, FPR64:$Vn)
AsmString = "mov $\xFF\x01\x10, $\xFF\x03\x07/m, $\x04";
break;
}
return false;
case AArch64::CPY_ZPmV_H:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::FPR16RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmV_H ZPR16:$Zd, PPR3bAny:$Pg, FPR16:$Vn)
AsmString = "mov $\xFF\x01\x09, $\xFF\x03\x07/m, $\x04";
break;
}
return false;
case AArch64::CPY_ZPmV_S:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPmV_S ZPR32:$Zd, PPR3bAny:$Pg, FPR32:$Vn)
AsmString = "mov $\xFF\x01\x0B, $\xFF\x03\x07/m, $\x04";
break;
}
return false;
case AArch64::CPY_ZPzI_B:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPzI_B ZPR8:$Zd, PPRAny:$Pg, cpy_imm8_opt_lsl_i8:$imm)
AsmString = "mov $\xFF\x01\x06, $\xFF\x02\x07/z, $\xFF\x03\x0F";
break;
}
return false;
case AArch64::CPY_ZPzI_D:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPzI_D ZPR64:$Zd, PPRAny:$Pg, cpy_imm8_opt_lsl_i64:$imm)
AsmString = "mov $\xFF\x01\x10, $\xFF\x02\x07/z, $\xFF\x03\x11";
break;
}
return false;
case AArch64::CPY_ZPzI_H:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPzI_H ZPR16:$Zd, PPRAny:$Pg, cpy_imm8_opt_lsl_i16:$imm)
AsmString = "mov $\xFF\x01\x09, $\xFF\x02\x07/z, $\xFF\x03\x12";
break;
}
return false;
case AArch64::CPY_ZPzI_S:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (CPY_ZPzI_S ZPR32:$Zd, PPRAny:$Pg, cpy_imm8_opt_lsl_i32:$imm)
AsmString = "mov $\xFF\x01\x0B, $\xFF\x02\x07/z, $\xFF\x03\x13";
break;
}
return false;
case AArch64::CSINCWr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).getReg() == AArch64::WZR &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(3), STI, 4)) {
// (CSINCWr GPR32:$dst, WZR, WZR, inv_ccode:$cc)
AsmString = "cset $\x01, $\xFF\x04\x14";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg() &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(3), STI, 4)) {
// (CSINCWr GPR32:$dst, GPR32:$src, GPR32:$src, inv_ccode:$cc)
AsmString = "cinc $\x01, $\x02, $\xFF\x04\x14";
break;
}
return false;
case AArch64::CSINCXr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).getReg() == AArch64::XZR &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(3), STI, 4)) {
// (CSINCXr GPR64:$dst, XZR, XZR, inv_ccode:$cc)
AsmString = "cset $\x01, $\xFF\x04\x14";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg() &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(3), STI, 4)) {
// (CSINCXr GPR64:$dst, GPR64:$src, GPR64:$src, inv_ccode:$cc)
AsmString = "cinc $\x01, $\x02, $\xFF\x04\x14";
break;
}
return false;
case AArch64::CSINVWr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).getReg() == AArch64::WZR &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(3), STI, 4)) {
// (CSINVWr GPR32:$dst, WZR, WZR, inv_ccode:$cc)
AsmString = "csetm $\x01, $\xFF\x04\x14";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg() &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(3), STI, 4)) {
// (CSINVWr GPR32:$dst, GPR32:$src, GPR32:$src, inv_ccode:$cc)
AsmString = "cinv $\x01, $\x02, $\xFF\x04\x14";
break;
}
return false;
case AArch64::CSINVXr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).getReg() == AArch64::XZR &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(3), STI, 4)) {
// (CSINVXr GPR64:$dst, XZR, XZR, inv_ccode:$cc)
AsmString = "csetm $\x01, $\xFF\x04\x14";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg() &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(3), STI, 4)) {
// (CSINVXr GPR64:$dst, GPR64:$src, GPR64:$src, inv_ccode:$cc)
AsmString = "cinv $\x01, $\x02, $\xFF\x04\x14";
break;
}
return false;
case AArch64::CSNEGWr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg() &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(3), STI, 4)) {
// (CSNEGWr GPR32:$dst, GPR32:$src, GPR32:$src, inv_ccode:$cc)
AsmString = "cneg $\x01, $\x02, $\xFF\x04\x14";
break;
}
return false;
case AArch64::CSNEGXr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg() &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(3), STI, 4)) {
// (CSNEGXr GPR64:$dst, GPR64:$src, GPR64:$src, inv_ccode:$cc)
AsmString = "cneg $\x01, $\x02, $\xFF\x04\x14";
break;
}
return false;
case AArch64::DCPS1:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (DCPS1 0)
AsmString = "dcps1";
break;
}
return false;
case AArch64::DCPS2:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (DCPS2 0)
AsmString = "dcps2";
break;
}
return false;
case AArch64::DCPS3:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (DCPS3 0)
AsmString = "dcps3";
break;
}
return false;
case AArch64::DECB_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECB_XPiI GPR64:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "decb $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECB_XPiI GPR64:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "decb $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::DECD_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECD_XPiI GPR64:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "decd $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECD_XPiI GPR64:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "decd $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::DECD_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECD_ZPiI ZPR64:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "decd $\xFF\x01\x10";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECD_ZPiI ZPR64:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "decd $\xFF\x01\x10, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::DECH_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECH_XPiI GPR64:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "dech $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECH_XPiI GPR64:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "dech $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::DECH_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECH_ZPiI ZPR16:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "dech $\xFF\x01\x09";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECH_ZPiI ZPR16:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "dech $\xFF\x01\x09, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::DECW_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECW_XPiI GPR64:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "decw $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECW_XPiI GPR64:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "decw $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::DECW_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECW_ZPiI ZPR32:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "decw $\xFF\x01\x0B";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DECW_ZPiI ZPR32:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "decw $\xFF\x01\x0B, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::DSB:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (DSB 0)
AsmString = "ssbb";
break;
}
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 4) {
// (DSB 4)
AsmString = "pssbb";
break;
}
return false;
case AArch64::DUPM_ZI:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(1), STI, 5) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUPM_ZI ZPR16:$Zd, sve_preferred_logical_imm16:$imm)
AsmString = "mov $\xFF\x01\x09, $\xFF\x02\x15";
break;
}
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(1), STI, 6) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUPM_ZI ZPR32:$Zd, sve_preferred_logical_imm32:$imm)
AsmString = "mov $\xFF\x01\x0B, $\xFF\x02\x16";
break;
}
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(1), STI, 7) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUPM_ZI ZPR64:$Zd, sve_preferred_logical_imm64:$imm)
AsmString = "mov $\xFF\x01\x10, $\xFF\x02\x17";
break;
}
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(1), STI, 1) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUPM_ZI ZPR8:$Zd, sve_logical_imm8:$imm)
AsmString = "dupm $\xFF\x01\x06, $\xFF\x02\x08";
break;
}
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(1), STI, 2) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUPM_ZI ZPR16:$Zd, sve_logical_imm16:$imm)
AsmString = "dupm $\xFF\x01\x09, $\xFF\x02\x0A";
break;
}
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(1), STI, 3) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUPM_ZI ZPR32:$Zd, sve_logical_imm32:$imm)
AsmString = "dupm $\xFF\x01\x0B, $\xFF\x02\x04";
break;
}
return false;
case AArch64::DUP_ZI_B:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZI_B ZPR8:$Zd, cpy_imm8_opt_lsl_i8:$imm)
AsmString = "mov $\xFF\x01\x06, $\xFF\x02\x0F";
break;
}
return false;
case AArch64::DUP_ZI_D:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZI_D ZPR64:$Zd, cpy_imm8_opt_lsl_i64:$imm)
AsmString = "mov $\xFF\x01\x10, $\xFF\x02\x11";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0 &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZI_D ZPR64:$Zd, 0, 0)
AsmString = "fmov $\xFF\x01\x10, #0.0";
break;
}
return false;
case AArch64::DUP_ZI_H:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZI_H ZPR16:$Zd, cpy_imm8_opt_lsl_i16:$imm)
AsmString = "mov $\xFF\x01\x09, $\xFF\x02\x12";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0 &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZI_H ZPR16:$Zd, 0, 0)
AsmString = "fmov $\xFF\x01\x09, #0.0";
break;
}
return false;
case AArch64::DUP_ZI_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZI_S ZPR32:$Zd, cpy_imm8_opt_lsl_i32:$imm)
AsmString = "mov $\xFF\x01\x0B, $\xFF\x02\x13";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0 &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZI_S ZPR32:$Zd, 0, 0)
AsmString = "fmov $\xFF\x01\x0B, #0.0";
break;
}
return false;
case AArch64::DUP_ZR_B:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZR_B ZPR8:$Zd, GPR32sp:$Rn)
AsmString = "mov $\xFF\x01\x06, $\x02";
break;
}
return false;
case AArch64::DUP_ZR_D:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZR_D ZPR64:$Zd, GPR64sp:$Rn)
AsmString = "mov $\xFF\x01\x10, $\x02";
break;
}
return false;
case AArch64::DUP_ZR_H:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZR_H ZPR16:$Zd, GPR32sp:$Rn)
AsmString = "mov $\xFF\x01\x09, $\x02";
break;
}
return false;
case AArch64::DUP_ZR_S:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZR_S ZPR32:$Zd, GPR32sp:$Rn)
AsmString = "mov $\xFF\x01\x0B, $\x02";
break;
}
return false;
case AArch64::DUP_ZZI_B:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZZI_B ZPR8:$Zd, FPR8asZPR:$Bn, 0)
AsmString = "mov $\xFF\x01\x06, $\xFF\x02\x18";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZZI_B ZPR8:$Zd, ZPR8:$Zn, sve_elm_idx_extdup_b:$idx)
AsmString = "mov $\xFF\x01\x06, $\xFF\x02\x06$\xFF\x03\x19";
break;
}
return false;
case AArch64::DUP_ZZI_D:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZZI_D ZPR64:$Zd, FPR64asZPR:$Dn, 0)
AsmString = "mov $\xFF\x01\x10, $\xFF\x02\x1A";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZZI_D ZPR64:$Zd, ZPR64:$Zn, sve_elm_idx_extdup_d:$idx)
AsmString = "mov $\xFF\x01\x10, $\xFF\x02\x10$\xFF\x03\x19";
break;
}
return false;
case AArch64::DUP_ZZI_H:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZZI_H ZPR16:$Zd, FPR16asZPR:$Hn, 0)
AsmString = "mov $\xFF\x01\x09, $\xFF\x02\x1B";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZZI_H ZPR16:$Zd, ZPR16:$Zn, sve_elm_idx_extdup_h:$idx)
AsmString = "mov $\xFF\x01\x09, $\xFF\x02\x09$\xFF\x03\x19";
break;
}
return false;
case AArch64::DUP_ZZI_Q:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZZI_Q ZPR128:$Zd, FPR128asZPR:$Qn, 0)
AsmString = "mov $\xFF\x01\x1C, $\xFF\x02\x1D";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZZI_Q ZPR128:$Zd, ZPR128:$Zn, sve_elm_idx_extdup_q:$idx)
AsmString = "mov $\xFF\x01\x1C, $\xFF\x02\x1C$\xFF\x03\x19";
break;
}
return false;
case AArch64::DUP_ZZI_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZZI_S ZPR32:$Zd, FPR32asZPR:$Sn, 0)
AsmString = "mov $\xFF\x01\x0B, $\xFF\x02\x1E";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (DUP_ZZI_S ZPR32:$Zd, ZPR32:$Zn, sve_elm_idx_extdup_s:$idx)
AsmString = "mov $\xFF\x01\x0B, $\xFF\x02\x0B$\xFF\x03\x19";
break;
}
return false;
case AArch64::EONWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (EONWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "eon $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::EONXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (EONXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "eon $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::EORS_PPzPP:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(1).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (EORS_PPzPP PPR8:$Pd, PPRAny:$Pg, PPR8:$Pn, PPRAny:$Pg)
AsmString = "nots $\xFF\x01\x06, $\xFF\x02\x07/z, $\xFF\x03\x06";
break;
}
return false;
case AArch64::EORWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (EORWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "eor $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::EORXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (EORXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "eor $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::EOR_PPzPP:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(1).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (EOR_PPzPP PPR8:$Pd, PPRAny:$Pg, PPR8:$Pn, PPRAny:$Pg)
AsmString = "not $\xFF\x01\x06, $\xFF\x02\x07/z, $\xFF\x03\x06";
break;
}
return false;
case AArch64::EOR_ZI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(2), STI, 1) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (EOR_ZI ZPR8:$Zdn, sve_logical_imm8:$imm)
AsmString = "eor $\xFF\x01\x06, $\xFF\x01\x06, $\xFF\x03\x08";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(2), STI, 2) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (EOR_ZI ZPR16:$Zdn, sve_logical_imm16:$imm)
AsmString = "eor $\xFF\x01\x09, $\xFF\x01\x09, $\xFF\x03\x0A";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(2), STI, 3) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (EOR_ZI ZPR32:$Zdn, sve_logical_imm32:$imm)
AsmString = "eor $\xFF\x01\x0B, $\xFF\x01\x0B, $\xFF\x03\x04";
break;
}
return false;
case AArch64::EXTRWrri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg()) {
// (EXTRWrri GPR32:$dst, GPR32:$src, GPR32:$src, imm0_31:$shift)
AsmString = "ror $\x01, $\x02, $\x04";
break;
}
return false;
case AArch64::EXTRXrri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg()) {
// (EXTRXrri GPR64:$dst, GPR64:$src, GPR64:$src, imm0_63:$shift)
AsmString = "ror $\x01, $\x02, $\x04";
break;
}
return false;
case AArch64::FCPY_ZPmI_D:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (FCPY_ZPmI_D ZPR64:$Zd, PPRAny:$Pg, fpimm64:$imm8)
AsmString = "fmov $\xFF\x01\x10, $\xFF\x03\x07/m, $\xFF\x04\x1F";
break;
}
return false;
case AArch64::FCPY_ZPmI_H:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (FCPY_ZPmI_H ZPR16:$Zd, PPRAny:$Pg, fpimm16:$imm8)
AsmString = "fmov $\xFF\x01\x09, $\xFF\x03\x07/m, $\xFF\x04\x1F";
break;
}
return false;
case AArch64::FCPY_ZPmI_S:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (FCPY_ZPmI_S ZPR32:$Zd, PPRAny:$Pg, fpimm32:$imm8)
AsmString = "fmov $\xFF\x01\x0B, $\xFF\x03\x07/m, $\xFF\x04\x1F";
break;
}
return false;
case AArch64::FDUP_ZI_D:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (FDUP_ZI_D ZPR64:$Zd, fpimm64:$imm8)
AsmString = "fmov $\xFF\x01\x10, $\xFF\x02\x1F";
break;
}
return false;
case AArch64::FDUP_ZI_H:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (FDUP_ZI_H ZPR16:$Zd, fpimm16:$imm8)
AsmString = "fmov $\xFF\x01\x09, $\xFF\x02\x1F";
break;
}
return false;
case AArch64::FDUP_ZI_S:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (FDUP_ZI_S ZPR32:$Zd, fpimm32:$imm8)
AsmString = "fmov $\xFF\x01\x0B, $\xFF\x02\x1F";
break;
}
return false;
case AArch64::GLD1B_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1B_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ld1b $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLD1B_S_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1B_S_IMM_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "ld1b $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::GLD1D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ld1d $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLD1H_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1H_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ld1h $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLD1H_S_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1H_S_IMM_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "ld1h $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::GLD1SB_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1SB_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ld1sb $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLD1SB_S_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1SB_S_IMM_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "ld1sb $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::GLD1SH_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1SH_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ld1sh $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLD1SH_S_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1SH_S_IMM_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "ld1sh $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::GLD1SW_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1SW_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ld1sw $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLD1W_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1W_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ld1w $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLD1W_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLD1W_IMM_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "ld1w $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::GLDFF1B_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1B_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ldff1b $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLDFF1B_S_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1B_S_IMM_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "ldff1b $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::GLDFF1D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ldff1d $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLDFF1H_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1H_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ldff1h $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLDFF1H_S_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1H_S_IMM_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "ldff1h $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::GLDFF1SB_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1SB_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ldff1sb $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLDFF1SB_S_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1SB_S_IMM_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "ldff1sb $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::GLDFF1SH_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1SH_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ldff1sh $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLDFF1SH_S_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1SH_S_IMM_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "ldff1sh $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::GLDFF1SW_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1SW_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ldff1sw $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLDFF1W_D_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1W_D_IMM_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "ldff1w $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::GLDFF1W_IMM_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (GLDFF1W_IMM_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "ldff1w $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::HINT:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (HINT { 0, 0, 0 })
AsmString = "nop";
break;
}
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 1) {
// (HINT { 0, 0, 1 })
AsmString = "yield";
break;
}
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 2) {
// (HINT { 0, 1, 0 })
AsmString = "wfe";
break;
}
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 3) {
// (HINT { 0, 1, 1 })
AsmString = "wfi";
break;
}
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 4) {
// (HINT { 1, 0, 0 })
AsmString = "sev";
break;
}
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 5) {
// (HINT { 1, 0, 1 })
AsmString = "sevl";
break;
}
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 16 &&
STI.getFeatureBits()[AArch64::FeatureRAS]) {
// (HINT { 1, 0, 0, 0, 0 })
AsmString = "esb";
break;
}
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 20) {
// (HINT 20)
AsmString = "csdb";
break;
}
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 32 &&
STI.getFeatureBits()[AArch64::FeatureBranchTargetId]) {
// (HINT 32)
AsmString = "bti";
break;
}
if (MI->getNumOperands() == 1 &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(0), STI, 8) &&
STI.getFeatureBits()[AArch64::FeatureBranchTargetId]) {
// (HINT btihint_op:$op)
AsmString = "bti $\xFF\x01\x22";
break;
}
if (MI->getNumOperands() == 1 &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(0), STI, 9) &&
STI.getFeatureBits()[AArch64::FeatureSPE]) {
// (HINT psbhint_op:$op)
AsmString = "psb $\xFF\x01\x23";
break;
}
return false;
case AArch64::INCB_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCB_XPiI GPR64:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "incb $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCB_XPiI GPR64:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "incb $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::INCD_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCD_XPiI GPR64:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "incd $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCD_XPiI GPR64:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "incd $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::INCD_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCD_ZPiI ZPR64:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "incd $\xFF\x01\x10";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCD_ZPiI ZPR64:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "incd $\xFF\x01\x10, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::INCH_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCH_XPiI GPR64:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "inch $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCH_XPiI GPR64:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "inch $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::INCH_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCH_ZPiI ZPR16:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "inch $\xFF\x01\x09";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCH_ZPiI ZPR16:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "inch $\xFF\x01\x09, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::INCW_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCW_XPiI GPR64:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "incw $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCW_XPiI GPR64:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "incw $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::INCW_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCW_ZPiI ZPR32:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "incw $\xFF\x01\x0B";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (INCW_ZPiI ZPR32:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "incw $\xFF\x01\x0B, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::INSvi16gpr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (INSvi16gpr V128:$dst, VectorIndexH:$idx, GPR32:$src)
AsmString = "mov $\xFF\x01\x0C.h$\xFF\x03\x19, $\x04";
break;
}
return false;
case AArch64::INSvi16lane:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (INSvi16lane V128:$dst, VectorIndexH:$idx, V128:$src, VectorIndexH:$idx2)
AsmString = "mov $\xFF\x01\x0C.h$\xFF\x03\x19, $\xFF\x04\x0C.h$\xFF\x05\x19";
break;
}
return false;
case AArch64::INSvi32gpr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (INSvi32gpr V128:$dst, VectorIndexS:$idx, GPR32:$src)
AsmString = "mov $\xFF\x01\x0C.s$\xFF\x03\x19, $\x04";
break;
}
return false;
case AArch64::INSvi32lane:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (INSvi32lane V128:$dst, VectorIndexS:$idx, V128:$src, VectorIndexS:$idx2)
AsmString = "mov $\xFF\x01\x0C.s$\xFF\x03\x19, $\xFF\x04\x0C.s$\xFF\x05\x19";
break;
}
return false;
case AArch64::INSvi64gpr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (INSvi64gpr V128:$dst, VectorIndexD:$idx, GPR64:$src)
AsmString = "mov $\xFF\x01\x0C.d$\xFF\x03\x19, $\x04";
break;
}
return false;
case AArch64::INSvi64lane:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (INSvi64lane V128:$dst, VectorIndexD:$idx, V128:$src, VectorIndexD:$idx2)
AsmString = "mov $\xFF\x01\x0C.d$\xFF\x03\x19, $\xFF\x04\x0C.d$\xFF\x05\x19";
break;
}
return false;
case AArch64::INSvi8gpr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (INSvi8gpr V128:$dst, VectorIndexB:$idx, GPR32:$src)
AsmString = "mov $\xFF\x01\x0C.b$\xFF\x03\x19, $\x04";
break;
}
return false;
case AArch64::INSvi8lane:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(3).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (INSvi8lane V128:$dst, VectorIndexB:$idx, V128:$src, VectorIndexB:$idx2)
AsmString = "mov $\xFF\x01\x0C.b$\xFF\x03\x19, $\xFF\x04\x0C.b$\xFF\x05\x19";
break;
}
return false;
case AArch64::IRG:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureMTE]) {
// (IRG GPR64sp:$dst, GPR64sp:$src, XZR)
AsmString = "irg $\x01, $\x02";
break;
}
return false;
case AArch64::ISB:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 15) {
// (ISB 15)
AsmString = "isb";
break;
}
return false;
case AArch64::LD1B_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1B_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1b $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1B_H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1B_H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1b $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1B_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1B_IMM Z_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1b $\xFF\x01\x25, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1B_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1B_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1b $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1d $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1Fourv16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Fourv16b_POST GPR64sp:$Rn, VecListFour16b:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x26, [$\x01], #64";
break;
}
return false;
case AArch64::LD1Fourv1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Fourv1d_POST GPR64sp:$Rn, VecListFour1d:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x27, [$\x01], #32";
break;
}
return false;
case AArch64::LD1Fourv2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Fourv2d_POST GPR64sp:$Rn, VecListFour2d:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x28, [$\x01], #64";
break;
}
return false;
case AArch64::LD1Fourv2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Fourv2s_POST GPR64sp:$Rn, VecListFour2s:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x29, [$\x01], #32";
break;
}
return false;
case AArch64::LD1Fourv4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Fourv4h_POST GPR64sp:$Rn, VecListFour4h:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2A, [$\x01], #32";
break;
}
return false;
case AArch64::LD1Fourv4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Fourv4s_POST GPR64sp:$Rn, VecListFour4s:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2B, [$\x01], #64";
break;
}
return false;
case AArch64::LD1Fourv8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Fourv8b_POST GPR64sp:$Rn, VecListFour8b:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2C, [$\x01], #32";
break;
}
return false;
case AArch64::LD1Fourv8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Fourv8h_POST GPR64sp:$Rn, VecListFour8h:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2D, [$\x01], #64";
break;
}
return false;
case AArch64::LD1H_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1H_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1h $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1h $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1H_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1H_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1h $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1Onev16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Onev16b_POST GPR64sp:$Rn, VecListOne16b:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x26, [$\x01], #16";
break;
}
return false;
case AArch64::LD1Onev1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Onev1d_POST GPR64sp:$Rn, VecListOne1d:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x27, [$\x01], #8";
break;
}
return false;
case AArch64::LD1Onev2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Onev2d_POST GPR64sp:$Rn, VecListOne2d:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x28, [$\x01], #16";
break;
}
return false;
case AArch64::LD1Onev2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Onev2s_POST GPR64sp:$Rn, VecListOne2s:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x29, [$\x01], #8";
break;
}
return false;
case AArch64::LD1Onev4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Onev4h_POST GPR64sp:$Rn, VecListOne4h:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2A, [$\x01], #8";
break;
}
return false;
case AArch64::LD1Onev4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Onev4s_POST GPR64sp:$Rn, VecListOne4s:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2B, [$\x01], #16";
break;
}
return false;
case AArch64::LD1Onev8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Onev8b_POST GPR64sp:$Rn, VecListOne8b:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2C, [$\x01], #8";
break;
}
return false;
case AArch64::LD1Onev8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Onev8h_POST GPR64sp:$Rn, VecListOne8h:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2D, [$\x01], #16";
break;
}
return false;
case AArch64::LD1RB_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RB_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rb $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RB_H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RB_H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rb $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RB_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RB_IMM Z_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rb $\xFF\x01\x25, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RB_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RB_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rb $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RD_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RD_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rd $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RH_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RH_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rh $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RH_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RH_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rh $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RH_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RH_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rh $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RQ_B_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RQ_B_IMM Z_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rqb $\xFF\x01\x25, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RQ_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RQ_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rqd $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RQ_H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RQ_H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rqh $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RQ_W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RQ_W_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rqw $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RSB_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RSB_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rsb $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RSB_H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RSB_H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rsb $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RSB_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RSB_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rsb $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RSH_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RSH_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rsh $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RSH_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RSH_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rsh $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RSW_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RSW_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rsw $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RW_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RW_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rw $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1RW_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1RW_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1rw $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1Rv16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Rv16b_POST GPR64sp:$Rn, VecListOne16b:$Vt, XZR)
AsmString = "ld1r $\xFF\x02\x26, [$\x01], #1";
break;
}
return false;
case AArch64::LD1Rv1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Rv1d_POST GPR64sp:$Rn, VecListOne1d:$Vt, XZR)
AsmString = "ld1r $\xFF\x02\x27, [$\x01], #8";
break;
}
return false;
case AArch64::LD1Rv2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Rv2d_POST GPR64sp:$Rn, VecListOne2d:$Vt, XZR)
AsmString = "ld1r $\xFF\x02\x28, [$\x01], #8";
break;
}
return false;
case AArch64::LD1Rv2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Rv2s_POST GPR64sp:$Rn, VecListOne2s:$Vt, XZR)
AsmString = "ld1r $\xFF\x02\x29, [$\x01], #4";
break;
}
return false;
case AArch64::LD1Rv4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Rv4h_POST GPR64sp:$Rn, VecListOne4h:$Vt, XZR)
AsmString = "ld1r $\xFF\x02\x2A, [$\x01], #2";
break;
}
return false;
case AArch64::LD1Rv4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Rv4s_POST GPR64sp:$Rn, VecListOne4s:$Vt, XZR)
AsmString = "ld1r $\xFF\x02\x2B, [$\x01], #4";
break;
}
return false;
case AArch64::LD1Rv8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Rv8b_POST GPR64sp:$Rn, VecListOne8b:$Vt, XZR)
AsmString = "ld1r $\xFF\x02\x2C, [$\x01], #1";
break;
}
return false;
case AArch64::LD1Rv8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Rv8h_POST GPR64sp:$Rn, VecListOne8h:$Vt, XZR)
AsmString = "ld1r $\xFF\x02\x2D, [$\x01], #2";
break;
}
return false;
case AArch64::LD1SB_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1SB_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1sb $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1SB_H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1SB_H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1sb $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1SB_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1SB_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1sb $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1SH_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1SH_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1sh $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1SH_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1SH_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1sh $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1SW_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1SW_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1sw $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1Threev16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Threev16b_POST GPR64sp:$Rn, VecListThree16b:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x26, [$\x01], #48";
break;
}
return false;
case AArch64::LD1Threev1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Threev1d_POST GPR64sp:$Rn, VecListThree1d:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x27, [$\x01], #24";
break;
}
return false;
case AArch64::LD1Threev2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Threev2d_POST GPR64sp:$Rn, VecListThree2d:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x28, [$\x01], #48";
break;
}
return false;
case AArch64::LD1Threev2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Threev2s_POST GPR64sp:$Rn, VecListThree2s:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x29, [$\x01], #24";
break;
}
return false;
case AArch64::LD1Threev4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Threev4h_POST GPR64sp:$Rn, VecListThree4h:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2A, [$\x01], #24";
break;
}
return false;
case AArch64::LD1Threev4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Threev4s_POST GPR64sp:$Rn, VecListThree4s:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2B, [$\x01], #48";
break;
}
return false;
case AArch64::LD1Threev8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Threev8b_POST GPR64sp:$Rn, VecListThree8b:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2C, [$\x01], #24";
break;
}
return false;
case AArch64::LD1Threev8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Threev8h_POST GPR64sp:$Rn, VecListThree8h:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2D, [$\x01], #48";
break;
}
return false;
case AArch64::LD1Twov16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Twov16b_POST GPR64sp:$Rn, VecListTwo16b:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x26, [$\x01], #32";
break;
}
return false;
case AArch64::LD1Twov1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Twov1d_POST GPR64sp:$Rn, VecListTwo1d:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x27, [$\x01], #16";
break;
}
return false;
case AArch64::LD1Twov2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Twov2d_POST GPR64sp:$Rn, VecListTwo2d:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x28, [$\x01], #32";
break;
}
return false;
case AArch64::LD1Twov2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Twov2s_POST GPR64sp:$Rn, VecListTwo2s:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x29, [$\x01], #16";
break;
}
return false;
case AArch64::LD1Twov4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Twov4h_POST GPR64sp:$Rn, VecListTwo4h:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2A, [$\x01], #16";
break;
}
return false;
case AArch64::LD1Twov4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Twov4s_POST GPR64sp:$Rn, VecListTwo4s:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2B, [$\x01], #32";
break;
}
return false;
case AArch64::LD1Twov8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Twov8b_POST GPR64sp:$Rn, VecListTwo8b:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2C, [$\x01], #16";
break;
}
return false;
case AArch64::LD1Twov8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1Twov8h_POST GPR64sp:$Rn, VecListTwo8h:$Vt, XZR)
AsmString = "ld1 $\xFF\x02\x2D, [$\x01], #32";
break;
}
return false;
case AArch64::LD1W_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1W_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1w $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD1W_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld1w $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD1i16_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1i16_POST GPR64sp:$Rn, VecListOneh:$Vt, VectorIndexH:$idx, XZR)
AsmString = "ld1 $\xFF\x02\x2E$\xFF\x04\x19, [$\x01], #2";
break;
}
return false;
case AArch64::LD1i32_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1i32_POST GPR64sp:$Rn, VecListOnes:$Vt, VectorIndexS:$idx, XZR)
AsmString = "ld1 $\xFF\x02\x2F$\xFF\x04\x19, [$\x01], #4";
break;
}
return false;
case AArch64::LD1i64_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1i64_POST GPR64sp:$Rn, VecListOned:$Vt, VectorIndexD:$idx, XZR)
AsmString = "ld1 $\xFF\x02\x30$\xFF\x04\x19, [$\x01], #8";
break;
}
return false;
case AArch64::LD1i8_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD1i8_POST GPR64sp:$Rn, VecListOneb:$Vt, VectorIndexB:$idx, XZR)
AsmString = "ld1 $\xFF\x02\x31$\xFF\x04\x19, [$\x01], #1";
break;
}
return false;
case AArch64::LD2B_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR2RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD2B_IMM ZZ_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld2b $\xFF\x01\x25, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD2D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR2RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD2D_IMM ZZ_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld2d $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD2H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR2RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD2H_IMM ZZ_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld2h $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD2Rv16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Rv16b_POST GPR64sp:$Rn, VecListTwo16b:$Vt, XZR)
AsmString = "ld2r $\xFF\x02\x26, [$\x01], #2";
break;
}
return false;
case AArch64::LD2Rv1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Rv1d_POST GPR64sp:$Rn, VecListTwo1d:$Vt, XZR)
AsmString = "ld2r $\xFF\x02\x27, [$\x01], #16";
break;
}
return false;
case AArch64::LD2Rv2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Rv2d_POST GPR64sp:$Rn, VecListTwo2d:$Vt, XZR)
AsmString = "ld2r $\xFF\x02\x28, [$\x01], #16";
break;
}
return false;
case AArch64::LD2Rv2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Rv2s_POST GPR64sp:$Rn, VecListTwo2s:$Vt, XZR)
AsmString = "ld2r $\xFF\x02\x29, [$\x01], #8";
break;
}
return false;
case AArch64::LD2Rv4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Rv4h_POST GPR64sp:$Rn, VecListTwo4h:$Vt, XZR)
AsmString = "ld2r $\xFF\x02\x2A, [$\x01], #4";
break;
}
return false;
case AArch64::LD2Rv4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Rv4s_POST GPR64sp:$Rn, VecListTwo4s:$Vt, XZR)
AsmString = "ld2r $\xFF\x02\x2B, [$\x01], #8";
break;
}
return false;
case AArch64::LD2Rv8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Rv8b_POST GPR64sp:$Rn, VecListTwo8b:$Vt, XZR)
AsmString = "ld2r $\xFF\x02\x2C, [$\x01], #2";
break;
}
return false;
case AArch64::LD2Rv8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Rv8h_POST GPR64sp:$Rn, VecListTwo8h:$Vt, XZR)
AsmString = "ld2r $\xFF\x02\x2D, [$\x01], #4";
break;
}
return false;
case AArch64::LD2Twov16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Twov16b_POST GPR64sp:$Rn, VecListTwo16b:$Vt, XZR)
AsmString = "ld2 $\xFF\x02\x26, [$\x01], #32";
break;
}
return false;
case AArch64::LD2Twov2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Twov2d_POST GPR64sp:$Rn, VecListTwo2d:$Vt, XZR)
AsmString = "ld2 $\xFF\x02\x28, [$\x01], #32";
break;
}
return false;
case AArch64::LD2Twov2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Twov2s_POST GPR64sp:$Rn, VecListTwo2s:$Vt, XZR)
AsmString = "ld2 $\xFF\x02\x29, [$\x01], #16";
break;
}
return false;
case AArch64::LD2Twov4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Twov4h_POST GPR64sp:$Rn, VecListTwo4h:$Vt, XZR)
AsmString = "ld2 $\xFF\x02\x2A, [$\x01], #16";
break;
}
return false;
case AArch64::LD2Twov4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Twov4s_POST GPR64sp:$Rn, VecListTwo4s:$Vt, XZR)
AsmString = "ld2 $\xFF\x02\x2B, [$\x01], #32";
break;
}
return false;
case AArch64::LD2Twov8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Twov8b_POST GPR64sp:$Rn, VecListTwo8b:$Vt, XZR)
AsmString = "ld2 $\xFF\x02\x2C, [$\x01], #16";
break;
}
return false;
case AArch64::LD2Twov8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2Twov8h_POST GPR64sp:$Rn, VecListTwo8h:$Vt, XZR)
AsmString = "ld2 $\xFF\x02\x2D, [$\x01], #32";
break;
}
return false;
case AArch64::LD2W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR2RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD2W_IMM ZZ_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld2w $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD2i16_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2i16_POST GPR64sp:$Rn, VecListTwoh:$Vt, VectorIndexH:$idx, XZR)
AsmString = "ld2 $\xFF\x02\x2E$\xFF\x04\x19, [$\x01], #4";
break;
}
return false;
case AArch64::LD2i32_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2i32_POST GPR64sp:$Rn, VecListTwos:$Vt, VectorIndexS:$idx, XZR)
AsmString = "ld2 $\xFF\x02\x2F$\xFF\x04\x19, [$\x01], #8";
break;
}
return false;
case AArch64::LD2i64_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2i64_POST GPR64sp:$Rn, VecListTwod:$Vt, VectorIndexD:$idx, XZR)
AsmString = "ld2 $\xFF\x02\x30$\xFF\x04\x19, [$\x01], #16";
break;
}
return false;
case AArch64::LD2i8_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD2i8_POST GPR64sp:$Rn, VecListTwob:$Vt, VectorIndexB:$idx, XZR)
AsmString = "ld2 $\xFF\x02\x31$\xFF\x04\x19, [$\x01], #2";
break;
}
return false;
case AArch64::LD3B_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR3RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD3B_IMM ZZZ_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld3b $\xFF\x01\x25, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD3D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR3RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD3D_IMM ZZZ_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld3d $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD3H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR3RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD3H_IMM ZZZ_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld3h $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD3Rv16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Rv16b_POST GPR64sp:$Rn, VecListThree16b:$Vt, XZR)
AsmString = "ld3r $\xFF\x02\x26, [$\x01], #3";
break;
}
return false;
case AArch64::LD3Rv1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Rv1d_POST GPR64sp:$Rn, VecListThree1d:$Vt, XZR)
AsmString = "ld3r $\xFF\x02\x27, [$\x01], #24";
break;
}
return false;
case AArch64::LD3Rv2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Rv2d_POST GPR64sp:$Rn, VecListThree2d:$Vt, XZR)
AsmString = "ld3r $\xFF\x02\x28, [$\x01], #24";
break;
}
return false;
case AArch64::LD3Rv2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Rv2s_POST GPR64sp:$Rn, VecListThree2s:$Vt, XZR)
AsmString = "ld3r $\xFF\x02\x29, [$\x01], #12";
break;
}
return false;
case AArch64::LD3Rv4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Rv4h_POST GPR64sp:$Rn, VecListThree4h:$Vt, XZR)
AsmString = "ld3r $\xFF\x02\x2A, [$\x01], #6";
break;
}
return false;
case AArch64::LD3Rv4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Rv4s_POST GPR64sp:$Rn, VecListThree4s:$Vt, XZR)
AsmString = "ld3r $\xFF\x02\x2B, [$\x01], #12";
break;
}
return false;
case AArch64::LD3Rv8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Rv8b_POST GPR64sp:$Rn, VecListThree8b:$Vt, XZR)
AsmString = "ld3r $\xFF\x02\x2C, [$\x01], #3";
break;
}
return false;
case AArch64::LD3Rv8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Rv8h_POST GPR64sp:$Rn, VecListThree8h:$Vt, XZR)
AsmString = "ld3r $\xFF\x02\x2D, [$\x01], #6";
break;
}
return false;
case AArch64::LD3Threev16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Threev16b_POST GPR64sp:$Rn, VecListThree16b:$Vt, XZR)
AsmString = "ld3 $\xFF\x02\x26, [$\x01], #48";
break;
}
return false;
case AArch64::LD3Threev2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Threev2d_POST GPR64sp:$Rn, VecListThree2d:$Vt, XZR)
AsmString = "ld3 $\xFF\x02\x28, [$\x01], #48";
break;
}
return false;
case AArch64::LD3Threev2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Threev2s_POST GPR64sp:$Rn, VecListThree2s:$Vt, XZR)
AsmString = "ld3 $\xFF\x02\x29, [$\x01], #24";
break;
}
return false;
case AArch64::LD3Threev4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Threev4h_POST GPR64sp:$Rn, VecListThree4h:$Vt, XZR)
AsmString = "ld3 $\xFF\x02\x2A, [$\x01], #24";
break;
}
return false;
case AArch64::LD3Threev4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Threev4s_POST GPR64sp:$Rn, VecListThree4s:$Vt, XZR)
AsmString = "ld3 $\xFF\x02\x2B, [$\x01], #48";
break;
}
return false;
case AArch64::LD3Threev8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Threev8b_POST GPR64sp:$Rn, VecListThree8b:$Vt, XZR)
AsmString = "ld3 $\xFF\x02\x2C, [$\x01], #24";
break;
}
return false;
case AArch64::LD3Threev8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3Threev8h_POST GPR64sp:$Rn, VecListThree8h:$Vt, XZR)
AsmString = "ld3 $\xFF\x02\x2D, [$\x01], #48";
break;
}
return false;
case AArch64::LD3W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR3RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD3W_IMM ZZZ_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld3w $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD3i16_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3i16_POST GPR64sp:$Rn, VecListThreeh:$Vt, VectorIndexH:$idx, XZR)
AsmString = "ld3 $\xFF\x02\x2E$\xFF\x04\x19, [$\x01], #6";
break;
}
return false;
case AArch64::LD3i32_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3i32_POST GPR64sp:$Rn, VecListThrees:$Vt, VectorIndexS:$idx, XZR)
AsmString = "ld3 $\xFF\x02\x2F$\xFF\x04\x19, [$\x01], #12";
break;
}
return false;
case AArch64::LD3i64_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3i64_POST GPR64sp:$Rn, VecListThreed:$Vt, VectorIndexD:$idx, XZR)
AsmString = "ld3 $\xFF\x02\x30$\xFF\x04\x19, [$\x01], #24";
break;
}
return false;
case AArch64::LD3i8_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD3i8_POST GPR64sp:$Rn, VecListThreeb:$Vt, VectorIndexB:$idx, XZR)
AsmString = "ld3 $\xFF\x02\x31$\xFF\x04\x19, [$\x01], #3";
break;
}
return false;
case AArch64::LD4B_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR4RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD4B_IMM ZZZZ_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld4b $\xFF\x01\x25, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD4D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR4RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD4D_IMM ZZZZ_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld4d $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD4Fourv16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Fourv16b_POST GPR64sp:$Rn, VecListFour16b:$Vt, XZR)
AsmString = "ld4 $\xFF\x02\x26, [$\x01], #64";
break;
}
return false;
case AArch64::LD4Fourv2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Fourv2d_POST GPR64sp:$Rn, VecListFour2d:$Vt, XZR)
AsmString = "ld4 $\xFF\x02\x28, [$\x01], #64";
break;
}
return false;
case AArch64::LD4Fourv2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Fourv2s_POST GPR64sp:$Rn, VecListFour2s:$Vt, XZR)
AsmString = "ld4 $\xFF\x02\x29, [$\x01], #32";
break;
}
return false;
case AArch64::LD4Fourv4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Fourv4h_POST GPR64sp:$Rn, VecListFour4h:$Vt, XZR)
AsmString = "ld4 $\xFF\x02\x2A, [$\x01], #32";
break;
}
return false;
case AArch64::LD4Fourv4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Fourv4s_POST GPR64sp:$Rn, VecListFour4s:$Vt, XZR)
AsmString = "ld4 $\xFF\x02\x2B, [$\x01], #64";
break;
}
return false;
case AArch64::LD4Fourv8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Fourv8b_POST GPR64sp:$Rn, VecListFour8b:$Vt, XZR)
AsmString = "ld4 $\xFF\x02\x2C, [$\x01], #32";
break;
}
return false;
case AArch64::LD4Fourv8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Fourv8h_POST GPR64sp:$Rn, VecListFour8h:$Vt, XZR)
AsmString = "ld4 $\xFF\x02\x2D, [$\x01], #64";
break;
}
return false;
case AArch64::LD4H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR4RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD4H_IMM ZZZZ_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld4h $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD4Rv16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Rv16b_POST GPR64sp:$Rn, VecListFour16b:$Vt, XZR)
AsmString = "ld4r $\xFF\x02\x26, [$\x01], #4";
break;
}
return false;
case AArch64::LD4Rv1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Rv1d_POST GPR64sp:$Rn, VecListFour1d:$Vt, XZR)
AsmString = "ld4r $\xFF\x02\x27, [$\x01], #32";
break;
}
return false;
case AArch64::LD4Rv2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Rv2d_POST GPR64sp:$Rn, VecListFour2d:$Vt, XZR)
AsmString = "ld4r $\xFF\x02\x28, [$\x01], #32";
break;
}
return false;
case AArch64::LD4Rv2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Rv2s_POST GPR64sp:$Rn, VecListFour2s:$Vt, XZR)
AsmString = "ld4r $\xFF\x02\x29, [$\x01], #16";
break;
}
return false;
case AArch64::LD4Rv4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Rv4h_POST GPR64sp:$Rn, VecListFour4h:$Vt, XZR)
AsmString = "ld4r $\xFF\x02\x2A, [$\x01], #8";
break;
}
return false;
case AArch64::LD4Rv4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Rv4s_POST GPR64sp:$Rn, VecListFour4s:$Vt, XZR)
AsmString = "ld4r $\xFF\x02\x2B, [$\x01], #16";
break;
}
return false;
case AArch64::LD4Rv8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Rv8b_POST GPR64sp:$Rn, VecListFour8b:$Vt, XZR)
AsmString = "ld4r $\xFF\x02\x2C, [$\x01], #4";
break;
}
return false;
case AArch64::LD4Rv8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4Rv8h_POST GPR64sp:$Rn, VecListFour8h:$Vt, XZR)
AsmString = "ld4r $\xFF\x02\x2D, [$\x01], #8";
break;
}
return false;
case AArch64::LD4W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR4RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LD4W_IMM ZZZZ_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ld4w $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LD4i16_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4i16_POST GPR64sp:$Rn, VecListFourh:$Vt, VectorIndexH:$idx, XZR)
AsmString = "ld4 $\xFF\x02\x2E$\xFF\x04\x19, [$\x01], #8";
break;
}
return false;
case AArch64::LD4i32_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4i32_POST GPR64sp:$Rn, VecListFours:$Vt, VectorIndexS:$idx, XZR)
AsmString = "ld4 $\xFF\x02\x2F$\xFF\x04\x19, [$\x01], #16";
break;
}
return false;
case AArch64::LD4i64_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4i64_POST GPR64sp:$Rn, VecListFourd:$Vt, VectorIndexD:$idx, XZR)
AsmString = "ld4 $\xFF\x02\x30$\xFF\x04\x19, [$\x01], #32";
break;
}
return false;
case AArch64::LD4i8_POST:
if (MI->getNumOperands() == 6 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(5).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (LD4i8_POST GPR64sp:$Rn, VecListFourb:$Vt, VectorIndexB:$idx, XZR)
AsmString = "ld4 $\xFF\x02\x31$\xFF\x04\x19, [$\x01], #4";
break;
}
return false;
case AArch64::LDADDB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDADDB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "staddb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDADDH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDADDH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "staddh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDADDLB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDADDLB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "staddlb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDADDLH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDADDLH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "staddlh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDADDLW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDADDLW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "staddl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDADDLX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDADDLX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "staddl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDADDW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDADDW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stadd $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDADDX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDADDX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stadd $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDAPURBi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (LDAPURBi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldapurb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDAPURHi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (LDAPURHi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldapurh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDAPURSBWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (LDAPURSBWi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldapursb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDAPURSBXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (LDAPURSBXi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldapursb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDAPURSHWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (LDAPURSHWi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldapursh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDAPURSHXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (LDAPURSHXi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldapursh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDAPURSWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (LDAPURSWi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldapursw $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDAPURXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (LDAPURXi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldapur $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDAPURi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (LDAPURi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldapur $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDCLRB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDCLRB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stclrb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDCLRH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDCLRH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stclrh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDCLRLB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDCLRLB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stclrlb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDCLRLH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDCLRLH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stclrlh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDCLRLW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDCLRLW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stclrl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDCLRLX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDCLRLX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stclrl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDCLRW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDCLRW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stclr $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDCLRX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDCLRX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stclr $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDEORB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDEORB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "steorb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDEORH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDEORH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "steorh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDEORLB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDEORLB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "steorlb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDEORLH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDEORLH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "steorlh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDEORLW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDEORLW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "steorl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDEORLX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDEORLX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "steorl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDEORW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDEORW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "steor $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDEORX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDEORX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "steor $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDFF1B_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1B_D_REAL Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1b $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1B_H_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1B_H_REAL Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1b $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1B_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1B_REAL Z_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1b $\xFF\x01\x25, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1B_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1B_S_REAL Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1b $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1D_REAL Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1d $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1H_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1H_D_REAL Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1h $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1H_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1H_REAL Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1h $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1H_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1H_S_REAL Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1h $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1SB_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1SB_D_REAL Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1sb $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1SB_H_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1SB_H_REAL Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1sb $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1SB_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1SB_S_REAL Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1sb $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1SH_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1SH_D_REAL Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1sh $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1SH_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1SH_S_REAL Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1sh $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1SW_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1SW_D_REAL Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1sw $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1W_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1W_D_REAL Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1w $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDFF1W_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDFF1W_REAL Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, XZR)
AsmString = "ldff1w $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDG:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureMTE]) {
// (LDG GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldg $\x01, [$\x03]";
break;
}
return false;
case AArch64::LDNF1B_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1B_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1b $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1B_H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1B_H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1b $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1B_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1B_IMM Z_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1b $\xFF\x01\x25, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1B_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1B_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1b $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1d $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1H_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1H_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1h $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1h $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1H_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1H_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1h $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1SB_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1SB_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1sb $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1SB_H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1SB_H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1sb $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1SB_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1SB_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1sb $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1SH_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1SH_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1sh $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1SH_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1SH_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1sh $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1SW_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1SW_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1sw $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1W_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1W_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1w $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNF1W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNF1W_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnf1w $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNPDi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDNPDi FPR64Op:$Rt, FPR64Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldnp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDNPQi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDNPQi FPR128Op:$Rt, FPR128Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldnp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDNPSi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDNPSi FPR32Op:$Rt, FPR32Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldnp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDNPWi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDNPWi GPR32z:$Rt, GPR32z:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldnp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDNPXi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDNPXi GPR64z:$Rt, GPR64z:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldnp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDNT1B_ZRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNT1B_ZRI Z_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnt1b $\xFF\x01\x25, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNT1B_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1B_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "ldnt1b $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::LDNT1B_ZZR_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1B_ZZR_S_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, XZR)
AsmString = "ldnt1b $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::LDNT1D_ZRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNT1D_ZRI Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnt1d $\xFF\x01\x20, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNT1D_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1D_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "ldnt1d $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::LDNT1H_ZRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNT1H_ZRI Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnt1h $\xFF\x01\x24, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNT1H_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1H_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "ldnt1h $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::LDNT1H_ZZR_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1H_ZZR_S_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, XZR)
AsmString = "ldnt1h $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::LDNT1SB_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1SB_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "ldnt1sb $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::LDNT1SB_ZZR_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1SB_ZZR_S_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, XZR)
AsmString = "ldnt1sb $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::LDNT1SH_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1SH_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "ldnt1sh $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::LDNT1SH_ZZR_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1SH_ZZR_S_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, XZR)
AsmString = "ldnt1sh $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::LDNT1SW_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1SW_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "ldnt1sw $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::LDNT1W_ZRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDNT1W_ZRI Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "ldnt1w $\xFF\x01\x21, $\xFF\x02\x07/z, [$\x03]";
break;
}
return false;
case AArch64::LDNT1W_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1W_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "ldnt1w $\xFF\x01\x20, $\xFF\x02\x07/z, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::LDNT1W_ZZR_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (LDNT1W_ZZR_S_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, XZR)
AsmString = "ldnt1w $\xFF\x01\x21, $\xFF\x02\x07/z, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::LDPDi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDPDi FPR64Op:$Rt, FPR64Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDPQi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDPQi FPR128Op:$Rt, FPR128Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDPSWi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDPSWi GPR64z:$Rt, GPR64z:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldpsw $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDPSi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDPSi FPR32Op:$Rt, FPR32Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDPWi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDPWi GPR32z:$Rt, GPR32z:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDPXi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (LDPXi GPR64z:$Rt, GPR64z:$Rt2, GPR64sp:$Rn, 0)
AsmString = "ldp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDRAAindexed:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeaturePA]) {
// (LDRAAindexed GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldraa $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRABindexed:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeaturePA]) {
// (LDRABindexed GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldrab $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRBBroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRBBroX GPR32:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldrb $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRBBui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRBBui GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldrb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRBroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR8RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRBroX FPR8Op:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldr $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRBui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR8RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRBui FPR8Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldr $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRDroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRDroX FPR64Op:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldr $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRDui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRDui FPR64Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldr $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRHHroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRHHroX GPR32:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldrh $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRHHui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRHHui GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldrh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRHroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR16RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRHroX FPR16Op:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldr $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRHui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR16RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRHui FPR16Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldr $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRQroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRQroX FPR128Op:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldr $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRQui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRQui FPR128Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldr $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRSBWroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRSBWroX GPR32:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldrsb $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRSBWui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRSBWui GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldrsb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRSBXroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRSBXroX GPR64:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldrsb $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRSBXui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRSBXui GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldrsb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRSHWroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRSHWroX GPR32:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldrsh $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRSHWui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRSHWui GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldrsh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRSHXroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRSHXroX GPR64:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldrsh $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRSHXui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRSHXui GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldrsh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRSWroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRSWroX GPR64:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldrsw $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRSWui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRSWui GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldrsw $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRSroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRSroX FPR32Op:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldr $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRSui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRSui FPR32Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldr $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRWroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRWroX GPR32:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldr $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRWui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRWui GPR32z:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldr $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDRXroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (LDRXroX GPR64:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "ldr $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::LDRXui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDRXui GPR64z:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldr $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDR_PXI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDR_PXI PPRAny:$Pt, GPR64sp:$Rn, 0)
AsmString = "ldr $\xFF\x01\x07, [$\x02]";
break;
}
return false;
case AArch64::LDR_ZXI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (LDR_ZXI ZPRAny:$Zt, GPR64sp:$Rn, 0)
AsmString = "ldr $\xFF\x01\x07, [$\x02]";
break;
}
return false;
case AArch64::LDSETB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSETB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsetb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSETH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSETH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stseth $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSETLB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSETLB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsetlb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSETLH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSETLH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsetlh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSETLW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSETLW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsetl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSETLX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSETLX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stsetl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSETW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSETW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stset $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSETX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSETX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stset $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMAXB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMAXB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsmaxb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMAXH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMAXH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsmaxh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMAXLB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMAXLB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsmaxlb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMAXLH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMAXLH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsmaxlh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMAXLW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMAXLW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsmaxl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMAXLX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMAXLX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stsmaxl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMAXW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMAXW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsmax $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMAXX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMAXX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stsmax $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMINB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMINB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsminb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMINH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMINH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsminh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMINLB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMINLB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsminlb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMINLH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMINLH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsminlh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMINLW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMINLW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsminl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMINLX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMINLX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stsminl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMINW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMINW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stsmin $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDSMINX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDSMINX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stsmin $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDTRBi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDTRBi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldtrb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDTRHi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDTRHi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldtrh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDTRSBWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDTRSBWi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldtrsb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDTRSBXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDTRSBXi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldtrsb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDTRSHWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDTRSHWi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldtrsh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDTRSHXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDTRSHXi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldtrsh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDTRSWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDTRSWi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldtrsw $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDTRWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDTRWi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldtr $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDTRXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDTRXi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldtr $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDUMAXB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMAXB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stumaxb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMAXH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMAXH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stumaxh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMAXLB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMAXLB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stumaxlb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMAXLH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMAXLH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stumaxlh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMAXLW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMAXLW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stumaxl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMAXLX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMAXLX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stumaxl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMAXW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMAXW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stumax $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMAXX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMAXX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stumax $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMINB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMINB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stuminb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMINH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMINH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stuminh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMINLB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMINLB WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stuminlb $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMINLH:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMINLH WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stuminlh $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMINLW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMINLW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stuminl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMINLX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMINLX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stuminl $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMINW:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMINW WZR, GPR32:$Rs, GPR64sp:$Rn)
AsmString = "stumin $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDUMINX:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureLSE]) {
// (LDUMINX XZR, GPR64:$Rs, GPR64sp:$Rn)
AsmString = "stumin $\x02, [$\x03]";
break;
}
return false;
case AArch64::LDURBBi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURBBi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldurb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURBi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR8RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURBi FPR8Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldur $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURDi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURDi FPR64Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldur $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURHHi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURHHi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldurh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURHi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR16RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURHi FPR16Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldur $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURQi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURQi FPR128Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldur $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURSBWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURSBWi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldursb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURSBXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURSBXi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldursb $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURSHWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURSHWi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldursh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURSHXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURSHXi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldursh $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURSWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURSWi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldursw $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURSi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURSi FPR32Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldur $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURWi GPR32z:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldur $\x01, [$\x02]";
break;
}
return false;
case AArch64::LDURXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (LDURXi GPR64z:$Rt, GPR64sp:$Rn, 0)
AsmString = "ldur $\x01, [$\x02]";
break;
}
return false;
case AArch64::MADDWrrr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::WZR) {
// (MADDWrrr GPR32:$dst, GPR32:$src1, GPR32:$src2, WZR)
AsmString = "mul $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::MADDXrrr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR) {
// (MADDXrrr GPR64:$dst, GPR64:$src1, GPR64:$src2, XZR)
AsmString = "mul $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::MSUBWrrr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::WZR) {
// (MSUBWrrr GPR32:$dst, GPR32:$src1, GPR32:$src2, WZR)
AsmString = "mneg $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::MSUBXrrr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR) {
// (MSUBXrrr GPR64:$dst, GPR64:$src1, GPR64:$src2, XZR)
AsmString = "mneg $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::NOTv16i8:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg())) {
// (NOTv16i8 V128:$Vd, V128:$Vn)
AsmString = "mvn $\xFF\x01\x0C.16b, $\xFF\x02\x0C.16b";
break;
}
return false;
case AArch64::NOTv8i8:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg())) {
// (NOTv8i8 V64:$Vd, V64:$Vn)
AsmString = "mvn $\xFF\x01\x0C.8b, $\xFF\x02\x0C.8b";
break;
}
return false;
case AArch64::ORNWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ORNWrs GPR32:$Wd, WZR, GPR32:$Wm, 0)
AsmString = "mvn $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (ORNWrs GPR32:$Wd, WZR, GPR32:$Wm, logical_shift32:$sh)
AsmString = "mvn $\x01, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ORNWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "orn $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ORNXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ORNXrs GPR64:$Xd, XZR, GPR64:$Xm, 0)
AsmString = "mvn $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (ORNXrs GPR64:$Xd, XZR, GPR64:$Xm, logical_shift64:$sh)
AsmString = "mvn $\x01, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ORNXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "orn $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ORRS_PPzPP:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg() &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(1).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ORRS_PPzPP PPR8:$Pd, PPR8:$Pn, PPR8:$Pn, PPR8:$Pn)
AsmString = "movs $\xFF\x01\x06, $\xFF\x02\x06";
break;
}
return false;
case AArch64::ORRWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ORRWrs GPR32:$dst, WZR, GPR32:$src, 0)
AsmString = "mov $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ORRWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "orr $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ORRXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ORRXrs GPR64:$dst, XZR, GPR64:$src, 0)
AsmString = "mov $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (ORRXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "orr $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::ORR_PPzPP:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg() &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(1).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ORR_PPzPP PPR8:$Pd, PPR8:$Pn, PPR8:$Pn, PPR8:$Pn)
AsmString = "mov $\xFF\x01\x06, $\xFF\x02\x06";
break;
}
return false;
case AArch64::ORR_ZI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(2), STI, 1) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ORR_ZI ZPR8:$Zdn, sve_logical_imm8:$imm)
AsmString = "orr $\xFF\x01\x06, $\xFF\x01\x06, $\xFF\x03\x08";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(2), STI, 2) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ORR_ZI ZPR16:$Zdn, sve_logical_imm16:$imm)
AsmString = "orr $\xFF\x01\x09, $\xFF\x01\x09, $\xFF\x03\x0A";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
AArch64InstPrinterValidateMCOperand(MI->getOperand(2), STI, 3) &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ORR_ZI ZPR32:$Zdn, sve_logical_imm32:$imm)
AsmString = "orr $\xFF\x01\x0B, $\xFF\x01\x0B, $\xFF\x03\x04";
break;
}
return false;
case AArch64::ORR_ZZZ:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ORR_ZZZ ZPR64:$Zd, ZPR64:$Zn, ZPR64:$Zn)
AsmString = "mov $\xFF\x01\x10, $\xFF\x02\x10";
break;
}
return false;
case AArch64::ORRv16i8:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg()) {
// (ORRv16i8 V128:$dst, V128:$src, V128:$src)
AsmString = "mov $\xFF\x01\x0C.16b, $\xFF\x02\x0C.16b";
break;
}
return false;
case AArch64::ORRv8i8:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(1).getReg()) {
// (ORRv8i8 V64:$dst, V64:$src, V64:$src)
AsmString = "mov $\xFF\x01\x0C.8b, $\xFF\x02\x0C.8b";
break;
}
return false;
case AArch64::PRFB_D_PZI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFB_D_PZI sve_prfop:$prfop, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "prfb $\xFF\x01\x33, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::PRFB_PRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFB_PRI sve_prfop:$prfop, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "prfb $\xFF\x01\x33, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::PRFB_S_PZI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFB_S_PZI sve_prfop:$prfop, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "prfb $\xFF\x01\x33, $\xFF\x02\x07, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::PRFD_D_PZI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFD_D_PZI sve_prfop:$prfop, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "prfd $\xFF\x01\x33, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::PRFD_PRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFD_PRI sve_prfop:$prfop, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "prfd $\xFF\x01\x33, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::PRFD_S_PZI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFD_S_PZI sve_prfop:$prfop, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "prfd $\xFF\x01\x33, $\xFF\x02\x07, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::PRFH_D_PZI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFH_D_PZI sve_prfop:$prfop, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "prfh $\xFF\x01\x33, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::PRFH_PRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFH_PRI sve_prfop:$prfop, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "prfh $\xFF\x01\x33, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::PRFH_S_PZI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFH_S_PZI sve_prfop:$prfop, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "prfh $\xFF\x01\x33, $\xFF\x02\x07, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::PRFMroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (PRFMroX prfop:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "prfm $\xFF\x01\x34, [$\x02, $\x03]";
break;
}
return false;
case AArch64::PRFMui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (PRFMui prfop:$Rt, GPR64sp:$Rn, 0)
AsmString = "prfm $\xFF\x01\x34, [$\x02]";
break;
}
return false;
case AArch64::PRFUMi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (PRFUMi prfop:$Rt, GPR64sp:$Rn, 0)
AsmString = "prfum $\xFF\x01\x34, [$\x02]";
break;
}
return false;
case AArch64::PRFW_D_PZI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFW_D_PZI sve_prfop:$prfop, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "prfw $\xFF\x01\x33, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::PRFW_PRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFW_PRI sve_prfop:$prfop, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "prfw $\xFF\x01\x33, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::PRFW_S_PZI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PRFW_S_PZI sve_prfop:$prfop, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "prfw $\xFF\x01\x33, $\xFF\x02\x07, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::PTRUES_B:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PTRUES_B PPR8:$Pd, { 1, 1, 1, 1, 1 })
AsmString = "ptrues $\xFF\x01\x06";
break;
}
return false;
case AArch64::PTRUES_D:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PTRUES_D PPR64:$Pd, { 1, 1, 1, 1, 1 })
AsmString = "ptrues $\xFF\x01\x10";
break;
}
return false;
case AArch64::PTRUES_H:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PTRUES_H PPR16:$Pd, { 1, 1, 1, 1, 1 })
AsmString = "ptrues $\xFF\x01\x09";
break;
}
return false;
case AArch64::PTRUES_S:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PTRUES_S PPR32:$Pd, { 1, 1, 1, 1, 1 })
AsmString = "ptrues $\xFF\x01\x0B";
break;
}
return false;
case AArch64::PTRUE_B:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PTRUE_B PPR8:$Pd, { 1, 1, 1, 1, 1 })
AsmString = "ptrue $\xFF\x01\x06";
break;
}
return false;
case AArch64::PTRUE_D:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PTRUE_D PPR64:$Pd, { 1, 1, 1, 1, 1 })
AsmString = "ptrue $\xFF\x01\x10";
break;
}
return false;
case AArch64::PTRUE_H:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PTRUE_H PPR16:$Pd, { 1, 1, 1, 1, 1 })
AsmString = "ptrue $\xFF\x01\x09";
break;
}
return false;
case AArch64::PTRUE_S:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (PTRUE_S PPR32:$Pd, { 1, 1, 1, 1, 1 })
AsmString = "ptrue $\xFF\x01\x0B";
break;
}
return false;
case AArch64::RET:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == AArch64::LR) {
// (RET LR)
AsmString = "ret";
break;
}
return false;
case AArch64::SBCSWr:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SBCSWr GPR32:$dst, WZR, GPR32:$src)
AsmString = "ngcs $\x01, $\x03";
break;
}
return false;
case AArch64::SBCSXr:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (SBCSXr GPR64:$dst, XZR, GPR64:$src)
AsmString = "ngcs $\x01, $\x03";
break;
}
return false;
case AArch64::SBCWr:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SBCWr GPR32:$dst, WZR, GPR32:$src)
AsmString = "ngc $\x01, $\x03";
break;
}
return false;
case AArch64::SBCXr:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (SBCXr GPR64:$dst, XZR, GPR64:$src)
AsmString = "ngc $\x01, $\x03";
break;
}
return false;
case AArch64::SBFMWri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 31) {
// (SBFMWri GPR32:$dst, GPR32:$src, imm0_31:$shift, 31)
AsmString = "asr $\x01, $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 7) {
// (SBFMWri GPR32:$dst, GPR32:$src, 0, 7)
AsmString = "sxtb $\x01, $\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 15) {
// (SBFMWri GPR32:$dst, GPR32:$src, 0, 15)
AsmString = "sxth $\x01, $\x02";
break;
}
return false;
case AArch64::SBFMXri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 63) {
// (SBFMXri GPR64:$dst, GPR64:$src, imm0_63:$shift, 63)
AsmString = "asr $\x01, $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 7) {
// (SBFMXri GPR64:$dst, GPR64:$src, 0, 7)
AsmString = "sxtb $\x01, $\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 15) {
// (SBFMXri GPR64:$dst, GPR64:$src, 0, 15)
AsmString = "sxth $\x01, $\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 31) {
// (SBFMXri GPR64:$dst, GPR64:$src, 0, 31)
AsmString = "sxtw $\x01, $\x02";
break;
}
return false;
case AArch64::SEL_PPPP:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(0).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SEL_PPPP PPR8:$Pd, PPRAny:$Pg, PPR8:$Pn, PPR8:$Pd)
AsmString = "mov $\xFF\x01\x06, $\xFF\x02\x07/m, $\xFF\x03\x06";
break;
}
return false;
case AArch64::SEL_ZPZZ_B:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(0).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SEL_ZPZZ_B ZPR8:$Zd, PPRAny:$Pg, ZPR8:$Zn, ZPR8:$Zd)
AsmString = "mov $\xFF\x01\x06, $\xFF\x02\x07/m, $\xFF\x03\x06";
break;
}
return false;
case AArch64::SEL_ZPZZ_D:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(0).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SEL_ZPZZ_D ZPR64:$Zd, PPRAny:$Pg, ZPR64:$Zn, ZPR64:$Zd)
AsmString = "mov $\xFF\x01\x10, $\xFF\x02\x07/m, $\xFF\x03\x10";
break;
}
return false;
case AArch64::SEL_ZPZZ_H:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(0).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SEL_ZPZZ_H ZPR16:$Zd, PPRAny:$Pg, ZPR16:$Zn, ZPR16:$Zd)
AsmString = "mov $\xFF\x01\x09, $\xFF\x02\x07/m, $\xFF\x03\x09";
break;
}
return false;
case AArch64::SEL_ZPZZ_S:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isReg() &&
MI->getOperand(3).getReg() == MI->getOperand(0).getReg() &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SEL_ZPZZ_S ZPR32:$Zd, PPRAny:$Pg, ZPR32:$Zn, ZPR32:$Zd)
AsmString = "mov $\xFF\x01\x0B, $\xFF\x02\x07/m, $\xFF\x03\x0B";
break;
}
return false;
case AArch64::SMADDLrrr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR) {
// (SMADDLrrr GPR64:$dst, GPR32:$src1, GPR32:$src2, XZR)
AsmString = "smull $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::SMSUBLrrr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR) {
// (SMSUBLrrr GPR64:$dst, GPR32:$src1, GPR32:$src2, XZR)
AsmString = "smnegl $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::SQDECB_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECB_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdecb $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECB_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "sqdecb $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQDECB_XPiWdI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECB_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdecb $\x01, $\xFF\x02\x35";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECB_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, sve_pred_enum:$pattern, 1)
AsmString = "sqdecb $\x01, $\xFF\x02\x35, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQDECD_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECD_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdecd $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECD_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "sqdecd $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQDECD_XPiWdI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECD_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdecd $\x01, $\xFF\x02\x35";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECD_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, sve_pred_enum:$pattern, 1)
AsmString = "sqdecd $\x01, $\xFF\x02\x35, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQDECD_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECD_ZPiI ZPR64:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdecd $\xFF\x01\x10";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECD_ZPiI ZPR64:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "sqdecd $\xFF\x01\x10, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQDECH_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECH_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdech $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECH_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "sqdech $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQDECH_XPiWdI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECH_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdech $\x01, $\xFF\x02\x35";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECH_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, sve_pred_enum:$pattern, 1)
AsmString = "sqdech $\x01, $\xFF\x02\x35, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQDECH_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECH_ZPiI ZPR16:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdech $\xFF\x01\x09";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECH_ZPiI ZPR16:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "sqdech $\xFF\x01\x09, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQDECW_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECW_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdecw $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECW_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "sqdecw $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQDECW_XPiWdI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECW_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdecw $\x01, $\xFF\x02\x35";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECW_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, sve_pred_enum:$pattern, 1)
AsmString = "sqdecw $\x01, $\xFF\x02\x35, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQDECW_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECW_ZPiI ZPR32:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqdecw $\xFF\x01\x0B";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQDECW_ZPiI ZPR32:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "sqdecw $\xFF\x01\x0B, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCB_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCB_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqincb $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCB_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "sqincb $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCB_XPiWdI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCB_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqincb $\x01, $\xFF\x02\x35";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCB_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, sve_pred_enum:$pattern, 1)
AsmString = "sqincb $\x01, $\xFF\x02\x35, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCD_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCD_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqincd $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCD_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "sqincd $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCD_XPiWdI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCD_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqincd $\x01, $\xFF\x02\x35";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCD_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, sve_pred_enum:$pattern, 1)
AsmString = "sqincd $\x01, $\xFF\x02\x35, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCD_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCD_ZPiI ZPR64:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqincd $\xFF\x01\x10";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCD_ZPiI ZPR64:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "sqincd $\xFF\x01\x10, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCH_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCH_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqinch $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCH_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "sqinch $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCH_XPiWdI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCH_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqinch $\x01, $\xFF\x02\x35";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCH_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, sve_pred_enum:$pattern, 1)
AsmString = "sqinch $\x01, $\xFF\x02\x35, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCH_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCH_ZPiI ZPR16:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqinch $\xFF\x01\x09";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCH_ZPiI ZPR16:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "sqinch $\xFF\x01\x09, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCW_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCW_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqincw $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCW_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "sqincw $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCW_XPiWdI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCW_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqincw $\x01, $\xFF\x02\x35";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCW_XPiWdI GPR64z:$Rd, GPR64as32:$Rn, sve_pred_enum:$pattern, 1)
AsmString = "sqincw $\x01, $\xFF\x02\x35, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SQINCW_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCW_ZPiI ZPR32:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "sqincw $\xFF\x01\x0B";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SQINCW_ZPiI ZPR32:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "sqincw $\xFF\x01\x0B, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::SST1B_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SST1B_D_IMM Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "st1b $\xFF\x01\x20, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::SST1B_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SST1B_S_IMM Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "st1b $\xFF\x01\x21, $\xFF\x02\x07, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::SST1D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SST1D_IMM Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "st1d $\xFF\x01\x20, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::SST1H_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SST1H_D_IMM Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "st1h $\xFF\x01\x20, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::SST1H_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SST1H_S_IMM Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "st1h $\xFF\x01\x21, $\xFF\x02\x07, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::SST1W_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SST1W_D_IMM Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, 0)
AsmString = "st1w $\xFF\x01\x20, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::SST1W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (SST1W_IMM Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, 0)
AsmString = "st1w $\xFF\x01\x21, $\xFF\x02\x07, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::ST1B_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST1B_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st1b $\xFF\x01\x20, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST1B_H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST1B_H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st1b $\xFF\x01\x24, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST1B_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST1B_IMM Z_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st1b $\xFF\x01\x25, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST1B_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST1B_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st1b $\xFF\x01\x21, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST1D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST1D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st1d $\xFF\x01\x20, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST1Fourv16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Fourv16b_POST GPR64sp:$Rn, VecListFour16b:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x26, [$\x01], #64";
break;
}
return false;
case AArch64::ST1Fourv1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Fourv1d_POST GPR64sp:$Rn, VecListFour1d:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x27, [$\x01], #32";
break;
}
return false;
case AArch64::ST1Fourv2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Fourv2d_POST GPR64sp:$Rn, VecListFour2d:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x28, [$\x01], #64";
break;
}
return false;
case AArch64::ST1Fourv2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Fourv2s_POST GPR64sp:$Rn, VecListFour2s:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x29, [$\x01], #32";
break;
}
return false;
case AArch64::ST1Fourv4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Fourv4h_POST GPR64sp:$Rn, VecListFour4h:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2A, [$\x01], #32";
break;
}
return false;
case AArch64::ST1Fourv4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Fourv4s_POST GPR64sp:$Rn, VecListFour4s:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2B, [$\x01], #64";
break;
}
return false;
case AArch64::ST1Fourv8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Fourv8b_POST GPR64sp:$Rn, VecListFour8b:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2C, [$\x01], #32";
break;
}
return false;
case AArch64::ST1Fourv8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Fourv8h_POST GPR64sp:$Rn, VecListFour8h:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2D, [$\x01], #64";
break;
}
return false;
case AArch64::ST1H_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST1H_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st1h $\xFF\x01\x20, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST1H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST1H_IMM Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st1h $\xFF\x01\x24, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST1H_S_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST1H_S_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st1h $\xFF\x01\x21, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST1Onev16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Onev16b_POST GPR64sp:$Rn, VecListOne16b:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x26, [$\x01], #16";
break;
}
return false;
case AArch64::ST1Onev1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Onev1d_POST GPR64sp:$Rn, VecListOne1d:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x27, [$\x01], #8";
break;
}
return false;
case AArch64::ST1Onev2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Onev2d_POST GPR64sp:$Rn, VecListOne2d:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x28, [$\x01], #16";
break;
}
return false;
case AArch64::ST1Onev2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Onev2s_POST GPR64sp:$Rn, VecListOne2s:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x29, [$\x01], #8";
break;
}
return false;
case AArch64::ST1Onev4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Onev4h_POST GPR64sp:$Rn, VecListOne4h:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2A, [$\x01], #8";
break;
}
return false;
case AArch64::ST1Onev4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Onev4s_POST GPR64sp:$Rn, VecListOne4s:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2B, [$\x01], #16";
break;
}
return false;
case AArch64::ST1Onev8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Onev8b_POST GPR64sp:$Rn, VecListOne8b:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2C, [$\x01], #8";
break;
}
return false;
case AArch64::ST1Onev8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Onev8h_POST GPR64sp:$Rn, VecListOne8h:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2D, [$\x01], #16";
break;
}
return false;
case AArch64::ST1Threev16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Threev16b_POST GPR64sp:$Rn, VecListThree16b:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x26, [$\x01], #48";
break;
}
return false;
case AArch64::ST1Threev1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Threev1d_POST GPR64sp:$Rn, VecListThree1d:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x27, [$\x01], #24";
break;
}
return false;
case AArch64::ST1Threev2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Threev2d_POST GPR64sp:$Rn, VecListThree2d:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x28, [$\x01], #48";
break;
}
return false;
case AArch64::ST1Threev2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Threev2s_POST GPR64sp:$Rn, VecListThree2s:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x29, [$\x01], #24";
break;
}
return false;
case AArch64::ST1Threev4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Threev4h_POST GPR64sp:$Rn, VecListThree4h:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2A, [$\x01], #24";
break;
}
return false;
case AArch64::ST1Threev4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Threev4s_POST GPR64sp:$Rn, VecListThree4s:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2B, [$\x01], #48";
break;
}
return false;
case AArch64::ST1Threev8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Threev8b_POST GPR64sp:$Rn, VecListThree8b:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2C, [$\x01], #24";
break;
}
return false;
case AArch64::ST1Threev8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Threev8h_POST GPR64sp:$Rn, VecListThree8h:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2D, [$\x01], #48";
break;
}
return false;
case AArch64::ST1Twov16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Twov16b_POST GPR64sp:$Rn, VecListTwo16b:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x26, [$\x01], #32";
break;
}
return false;
case AArch64::ST1Twov1d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Twov1d_POST GPR64sp:$Rn, VecListTwo1d:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x27, [$\x01], #16";
break;
}
return false;
case AArch64::ST1Twov2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Twov2d_POST GPR64sp:$Rn, VecListTwo2d:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x28, [$\x01], #32";
break;
}
return false;
case AArch64::ST1Twov2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Twov2s_POST GPR64sp:$Rn, VecListTwo2s:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x29, [$\x01], #16";
break;
}
return false;
case AArch64::ST1Twov4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Twov4h_POST GPR64sp:$Rn, VecListTwo4h:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2A, [$\x01], #16";
break;
}
return false;
case AArch64::ST1Twov4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Twov4s_POST GPR64sp:$Rn, VecListTwo4s:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2B, [$\x01], #32";
break;
}
return false;
case AArch64::ST1Twov8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Twov8b_POST GPR64sp:$Rn, VecListTwo8b:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2C, [$\x01], #16";
break;
}
return false;
case AArch64::ST1Twov8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1Twov8h_POST GPR64sp:$Rn, VecListTwo8h:$Vt, XZR)
AsmString = "st1 $\xFF\x02\x2D, [$\x01], #32";
break;
}
return false;
case AArch64::ST1W_D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST1W_D_IMM Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st1w $\xFF\x01\x20, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST1W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST1W_IMM Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st1w $\xFF\x01\x21, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST1i16_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1i16_POST GPR64sp:$Rn, VecListOneh:$Vt, VectorIndexH:$idx, XZR)
AsmString = "st1 $\xFF\x02\x2E$\xFF\x03\x19, [$\x01], #2";
break;
}
return false;
case AArch64::ST1i32_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1i32_POST GPR64sp:$Rn, VecListOnes:$Vt, VectorIndexS:$idx, XZR)
AsmString = "st1 $\xFF\x02\x2F$\xFF\x03\x19, [$\x01], #4";
break;
}
return false;
case AArch64::ST1i64_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1i64_POST GPR64sp:$Rn, VecListOned:$Vt, VectorIndexD:$idx, XZR)
AsmString = "st1 $\xFF\x02\x30$\xFF\x03\x19, [$\x01], #8";
break;
}
return false;
case AArch64::ST1i8_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST1i8_POST GPR64sp:$Rn, VecListOneb:$Vt, VectorIndexB:$idx, XZR)
AsmString = "st1 $\xFF\x02\x31$\xFF\x03\x19, [$\x01], #1";
break;
}
return false;
case AArch64::ST2B_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR2RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST2B_IMM ZZ_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st2b $\xFF\x01\x25, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST2D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR2RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST2D_IMM ZZ_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st2d $\xFF\x01\x20, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST2GOffset:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureMTE]) {
// (ST2GOffset GPR64sp:$Rt, GPR64sp:$Rn, 0)
AsmString = "st2g $\x01, [$\x02]";
break;
}
return false;
case AArch64::ST2H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR2RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST2H_IMM ZZ_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st2h $\xFF\x01\x24, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST2Twov16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2Twov16b_POST GPR64sp:$Rn, VecListTwo16b:$Vt, XZR)
AsmString = "st2 $\xFF\x02\x26, [$\x01], #32";
break;
}
return false;
case AArch64::ST2Twov2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2Twov2d_POST GPR64sp:$Rn, VecListTwo2d:$Vt, XZR)
AsmString = "st2 $\xFF\x02\x28, [$\x01], #32";
break;
}
return false;
case AArch64::ST2Twov2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2Twov2s_POST GPR64sp:$Rn, VecListTwo2s:$Vt, XZR)
AsmString = "st2 $\xFF\x02\x29, [$\x01], #16";
break;
}
return false;
case AArch64::ST2Twov4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2Twov4h_POST GPR64sp:$Rn, VecListTwo4h:$Vt, XZR)
AsmString = "st2 $\xFF\x02\x2A, [$\x01], #16";
break;
}
return false;
case AArch64::ST2Twov4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2Twov4s_POST GPR64sp:$Rn, VecListTwo4s:$Vt, XZR)
AsmString = "st2 $\xFF\x02\x2B, [$\x01], #32";
break;
}
return false;
case AArch64::ST2Twov8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2Twov8b_POST GPR64sp:$Rn, VecListTwo8b:$Vt, XZR)
AsmString = "st2 $\xFF\x02\x2C, [$\x01], #16";
break;
}
return false;
case AArch64::ST2Twov8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2Twov8h_POST GPR64sp:$Rn, VecListTwo8h:$Vt, XZR)
AsmString = "st2 $\xFF\x02\x2D, [$\x01], #32";
break;
}
return false;
case AArch64::ST2W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR2RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST2W_IMM ZZ_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st2w $\xFF\x01\x21, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST2i16_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2i16_POST GPR64sp:$Rn, VecListTwoh:$Vt, VectorIndexH:$idx, XZR)
AsmString = "st2 $\xFF\x02\x2E$\xFF\x03\x19, [$\x01], #4";
break;
}
return false;
case AArch64::ST2i32_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2i32_POST GPR64sp:$Rn, VecListTwos:$Vt, VectorIndexS:$idx, XZR)
AsmString = "st2 $\xFF\x02\x2F$\xFF\x03\x19, [$\x01], #8";
break;
}
return false;
case AArch64::ST2i64_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2i64_POST GPR64sp:$Rn, VecListTwod:$Vt, VectorIndexD:$idx, XZR)
AsmString = "st2 $\xFF\x02\x30$\xFF\x03\x19, [$\x01], #16";
break;
}
return false;
case AArch64::ST2i8_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST2i8_POST GPR64sp:$Rn, VecListTwob:$Vt, VectorIndexB:$idx, XZR)
AsmString = "st2 $\xFF\x02\x31$\xFF\x03\x19, [$\x01], #2";
break;
}
return false;
case AArch64::ST3B_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR3RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST3B_IMM ZZZ_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st3b $\xFF\x01\x25, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST3D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR3RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST3D_IMM ZZZ_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st3d $\xFF\x01\x20, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST3H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR3RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST3H_IMM ZZZ_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st3h $\xFF\x01\x24, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST3Threev16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3Threev16b_POST GPR64sp:$Rn, VecListThree16b:$Vt, XZR)
AsmString = "st3 $\xFF\x02\x26, [$\x01], #48";
break;
}
return false;
case AArch64::ST3Threev2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3Threev2d_POST GPR64sp:$Rn, VecListThree2d:$Vt, XZR)
AsmString = "st3 $\xFF\x02\x28, [$\x01], #48";
break;
}
return false;
case AArch64::ST3Threev2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3Threev2s_POST GPR64sp:$Rn, VecListThree2s:$Vt, XZR)
AsmString = "st3 $\xFF\x02\x29, [$\x01], #24";
break;
}
return false;
case AArch64::ST3Threev4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3Threev4h_POST GPR64sp:$Rn, VecListThree4h:$Vt, XZR)
AsmString = "st3 $\xFF\x02\x2A, [$\x01], #24";
break;
}
return false;
case AArch64::ST3Threev4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3Threev4s_POST GPR64sp:$Rn, VecListThree4s:$Vt, XZR)
AsmString = "st3 $\xFF\x02\x2B, [$\x01], #48";
break;
}
return false;
case AArch64::ST3Threev8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3Threev8b_POST GPR64sp:$Rn, VecListThree8b:$Vt, XZR)
AsmString = "st3 $\xFF\x02\x2C, [$\x01], #24";
break;
}
return false;
case AArch64::ST3Threev8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3Threev8h_POST GPR64sp:$Rn, VecListThree8h:$Vt, XZR)
AsmString = "st3 $\xFF\x02\x2D, [$\x01], #48";
break;
}
return false;
case AArch64::ST3W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR3RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST3W_IMM ZZZ_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st3w $\xFF\x01\x21, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST3i16_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3i16_POST GPR64sp:$Rn, VecListThreeh:$Vt, VectorIndexH:$idx, XZR)
AsmString = "st3 $\xFF\x02\x2E$\xFF\x03\x19, [$\x01], #6";
break;
}
return false;
case AArch64::ST3i32_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3i32_POST GPR64sp:$Rn, VecListThrees:$Vt, VectorIndexS:$idx, XZR)
AsmString = "st3 $\xFF\x02\x2F$\xFF\x03\x19, [$\x01], #12";
break;
}
return false;
case AArch64::ST3i64_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3i64_POST GPR64sp:$Rn, VecListThreed:$Vt, VectorIndexD:$idx, XZR)
AsmString = "st3 $\xFF\x02\x30$\xFF\x03\x19, [$\x01], #24";
break;
}
return false;
case AArch64::ST3i8_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST3i8_POST GPR64sp:$Rn, VecListThreeb:$Vt, VectorIndexB:$idx, XZR)
AsmString = "st3 $\xFF\x02\x31$\xFF\x03\x19, [$\x01], #3";
break;
}
return false;
case AArch64::ST4B_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR4RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST4B_IMM ZZZZ_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st4b $\xFF\x01\x25, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST4D_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR4RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST4D_IMM ZZZZ_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st4d $\xFF\x01\x20, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST4Fourv16b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4Fourv16b_POST GPR64sp:$Rn, VecListFour16b:$Vt, XZR)
AsmString = "st4 $\xFF\x02\x26, [$\x01], #64";
break;
}
return false;
case AArch64::ST4Fourv2d_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4Fourv2d_POST GPR64sp:$Rn, VecListFour2d:$Vt, XZR)
AsmString = "st4 $\xFF\x02\x28, [$\x01], #64";
break;
}
return false;
case AArch64::ST4Fourv2s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4Fourv2s_POST GPR64sp:$Rn, VecListFour2s:$Vt, XZR)
AsmString = "st4 $\xFF\x02\x29, [$\x01], #32";
break;
}
return false;
case AArch64::ST4Fourv4h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4Fourv4h_POST GPR64sp:$Rn, VecListFour4h:$Vt, XZR)
AsmString = "st4 $\xFF\x02\x2A, [$\x01], #32";
break;
}
return false;
case AArch64::ST4Fourv4s_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4Fourv4s_POST GPR64sp:$Rn, VecListFour4s:$Vt, XZR)
AsmString = "st4 $\xFF\x02\x2B, [$\x01], #64";
break;
}
return false;
case AArch64::ST4Fourv8b_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::DDDDRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4Fourv8b_POST GPR64sp:$Rn, VecListFour8b:$Vt, XZR)
AsmString = "st4 $\xFF\x02\x2C, [$\x01], #32";
break;
}
return false;
case AArch64::ST4Fourv8h_POST:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4Fourv8h_POST GPR64sp:$Rn, VecListFour8h:$Vt, XZR)
AsmString = "st4 $\xFF\x02\x2D, [$\x01], #64";
break;
}
return false;
case AArch64::ST4H_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR4RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST4H_IMM ZZZZ_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st4h $\xFF\x01\x24, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST4W_IMM:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPR4RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (ST4W_IMM ZZZZ_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "st4w $\xFF\x01\x21, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::ST4i16_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4i16_POST GPR64sp:$Rn, VecListFourh:$Vt, VectorIndexH:$idx, XZR)
AsmString = "st4 $\xFF\x02\x2E$\xFF\x03\x19, [$\x01], #8";
break;
}
return false;
case AArch64::ST4i32_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4i32_POST GPR64sp:$Rn, VecListFours:$Vt, VectorIndexS:$idx, XZR)
AsmString = "st4 $\xFF\x02\x2F$\xFF\x03\x19, [$\x01], #16";
break;
}
return false;
case AArch64::ST4i64_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4i64_POST GPR64sp:$Rn, VecListFourd:$Vt, VectorIndexD:$idx, XZR)
AsmString = "st4 $\xFF\x02\x30$\xFF\x03\x19, [$\x01], #32";
break;
}
return false;
case AArch64::ST4i8_POST:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::QQQQRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(4).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (ST4i8_POST GPR64sp:$Rn, VecListFourb:$Vt, VectorIndexB:$idx, XZR)
AsmString = "st4 $\xFF\x02\x31$\xFF\x03\x19, [$\x01], #4";
break;
}
return false;
case AArch64::STGOffset:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureMTE]) {
// (STGOffset GPR64sp:$Rt, GPR64sp:$Rn, 0)
AsmString = "stg $\x01, [$\x02]";
break;
}
return false;
case AArch64::STGPi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureMTE]) {
// (STGPi GPR64z:$Rt, GPR64z:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stgp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STLURBi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (STLURBi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "stlurb $\x01, [$\x02]";
break;
}
return false;
case AArch64::STLURHi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (STLURHi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "stlurh $\x01, [$\x02]";
break;
}
return false;
case AArch64::STLURWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (STLURWi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "stlur $\x01, [$\x02]";
break;
}
return false;
case AArch64::STLURXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureRCPC_IMMO]) {
// (STLURXi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "stlur $\x01, [$\x02]";
break;
}
return false;
case AArch64::STNPDi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (STNPDi FPR64Op:$Rt, FPR64Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stnp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STNPQi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (STNPQi FPR128Op:$Rt, FPR128Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stnp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STNPSi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (STNPSi FPR32Op:$Rt, FPR32Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stnp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STNPWi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (STNPWi GPR32z:$Rt, GPR32z:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stnp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STNPXi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (STNPXi GPR64z:$Rt, GPR64z:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stnp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STNT1B_ZRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (STNT1B_ZRI Z_b:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "stnt1b $\xFF\x01\x25, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::STNT1B_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (STNT1B_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "stnt1b $\xFF\x01\x20, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::STNT1B_ZZR_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (STNT1B_ZZR_S_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, XZR)
AsmString = "stnt1b $\xFF\x01\x21, $\xFF\x02\x07, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::STNT1D_ZRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (STNT1D_ZRI Z_d:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "stnt1d $\xFF\x01\x20, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::STNT1D_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (STNT1D_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "stnt1d $\xFF\x01\x20, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::STNT1H_ZRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (STNT1H_ZRI Z_h:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "stnt1h $\xFF\x01\x24, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::STNT1H_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (STNT1H_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "stnt1h $\xFF\x01\x20, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::STNT1H_ZZR_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (STNT1H_ZZR_S_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, XZR)
AsmString = "stnt1h $\xFF\x01\x21, $\xFF\x02\x07, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::STNT1W_ZRI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (STNT1W_ZRI Z_s:$Zt, PPR3bAny:$Pg, GPR64sp:$Rn, 0)
AsmString = "stnt1w $\xFF\x01\x21, $\xFF\x02\x07, [$\x03]";
break;
}
return false;
case AArch64::STNT1W_ZZR_D_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (STNT1W_ZZR_D_REAL Z_d:$Zt, PPR3bAny:$Pg, ZPR64:$Zn, XZR)
AsmString = "stnt1w $\xFF\x01\x20, $\xFF\x02\x07, [$\xFF\x03\x10]";
break;
}
return false;
case AArch64::STNT1W_ZZR_S_REAL:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::PPR_3bRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR &&
STI.getFeatureBits()[AArch64::FeatureSVE2]) {
// (STNT1W_ZZR_S_REAL Z_s:$Zt, PPR3bAny:$Pg, ZPR32:$Zn, XZR)
AsmString = "stnt1w $\xFF\x01\x21, $\xFF\x02\x07, [$\xFF\x03\x0B]";
break;
}
return false;
case AArch64::STPDi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (STPDi FPR64Op:$Rt, FPR64Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STPQi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (STPQi FPR128Op:$Rt, FPR128Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STPSi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (STPSi FPR32Op:$Rt, FPR32Op:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STPWi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (STPWi GPR32z:$Rt, GPR32z:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STPXi:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (STPXi GPR64z:$Rt, GPR64z:$Rt2, GPR64sp:$Rn, 0)
AsmString = "stp $\x01, $\x02, [$\x03]";
break;
}
return false;
case AArch64::STRBBroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (STRBBroX GPR32:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "strb $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::STRBBui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STRBBui GPR32z:$Rt, GPR64sp:$Rn, 0)
AsmString = "strb $\x01, [$\x02]";
break;
}
return false;
case AArch64::STRBroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR8RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (STRBroX FPR8Op:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "str $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::STRBui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR8RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STRBui FPR8Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "str $\x01, [$\x02]";
break;
}
return false;
case AArch64::STRDroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (STRDroX FPR64Op:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "str $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::STRDui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STRDui FPR64Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "str $\x01, [$\x02]";
break;
}
return false;
case AArch64::STRHHroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (STRHHroX GPR32:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "strh $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::STRHHui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STRHHui GPR32z:$Rt, GPR64sp:$Rn, 0)
AsmString = "strh $\x01, [$\x02]";
break;
}
return false;
case AArch64::STRHroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR16RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (STRHroX FPR16Op:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "str $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::STRHui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR16RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STRHui FPR16Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "str $\x01, [$\x02]";
break;
}
return false;
case AArch64::STRQroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (STRQroX FPR128Op:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "str $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::STRQui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STRQui FPR128Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "str $\x01, [$\x02]";
break;
}
return false;
case AArch64::STRSroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (STRSroX FPR32Op:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "str $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::STRSui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STRSui FPR32Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "str $\x01, [$\x02]";
break;
}
return false;
case AArch64::STRWroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (STRWroX GPR32:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "str $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::STRWui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STRWui GPR32z:$Rt, GPR64sp:$Rn, 0)
AsmString = "str $\x01, [$\x02]";
break;
}
return false;
case AArch64::STRXroX:
if (MI->getNumOperands() == 5 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0 &&
MI->getOperand(4).isImm() &&
MI->getOperand(4).getImm() == 0) {
// (STRXroX GPR64:$Rt, GPR64sp:$Rn, GPR64:$Rm, 0, 0)
AsmString = "str $\x01, [$\x02, $\x03]";
break;
}
return false;
case AArch64::STRXui:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STRXui GPR64z:$Rt, GPR64sp:$Rn, 0)
AsmString = "str $\x01, [$\x02]";
break;
}
return false;
case AArch64::STR_PXI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::PPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (STR_PXI PPRAny:$Pt, GPR64sp:$Rn, 0)
AsmString = "str $\xFF\x01\x07, [$\x02]";
break;
}
return false;
case AArch64::STR_ZXI:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (STR_ZXI ZPRAny:$Zt, GPR64sp:$Rn, 0)
AsmString = "str $\xFF\x01\x07, [$\x02]";
break;
}
return false;
case AArch64::STTRBi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STTRBi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "sttrb $\x01, [$\x02]";
break;
}
return false;
case AArch64::STTRHi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STTRHi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "sttrh $\x01, [$\x02]";
break;
}
return false;
case AArch64::STTRWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STTRWi GPR32:$Rt, GPR64sp:$Rn, 0)
AsmString = "sttr $\x01, [$\x02]";
break;
}
return false;
case AArch64::STTRXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STTRXi GPR64:$Rt, GPR64sp:$Rn, 0)
AsmString = "sttr $\x01, [$\x02]";
break;
}
return false;
case AArch64::STURBBi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STURBBi GPR32z:$Rt, GPR64sp:$Rn, 0)
AsmString = "sturb $\x01, [$\x02]";
break;
}
return false;
case AArch64::STURBi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR8RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STURBi FPR8Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "stur $\x01, [$\x02]";
break;
}
return false;
case AArch64::STURDi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STURDi FPR64Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "stur $\x01, [$\x02]";
break;
}
return false;
case AArch64::STURHHi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STURHHi GPR32z:$Rt, GPR64sp:$Rn, 0)
AsmString = "sturh $\x01, [$\x02]";
break;
}
return false;
case AArch64::STURHi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR16RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STURHi FPR16Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "stur $\x01, [$\x02]";
break;
}
return false;
case AArch64::STURQi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STURQi FPR128Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "stur $\x01, [$\x02]";
break;
}
return false;
case AArch64::STURSi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::FPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STURSi FPR32Op:$Rt, GPR64sp:$Rn, 0)
AsmString = "stur $\x01, [$\x02]";
break;
}
return false;
case AArch64::STURWi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STURWi GPR32z:$Rt, GPR64sp:$Rn, 0)
AsmString = "stur $\x01, [$\x02]";
break;
}
return false;
case AArch64::STURXi:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (STURXi GPR64z:$Rt, GPR64sp:$Rn, 0)
AsmString = "stur $\x01, [$\x02]";
break;
}
return false;
case AArch64::STZ2GOffset:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureMTE]) {
// (STZ2GOffset GPR64sp:$Rt, GPR64sp:$Rn, 0)
AsmString = "stz2g $\x01, [$\x02]";
break;
}
return false;
case AArch64::STZGOffset:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
STI.getFeatureBits()[AArch64::FeatureMTE]) {
// (STZGOffset GPR64sp:$Rt, GPR64sp:$Rn, 0)
AsmString = "stzg $\x01, [$\x02]";
break;
}
return false;
case AArch64::SUBSWri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(1).getReg())) {
// (SUBSWri WZR, GPR32sp:$src, addsub_shifted_imm32:$imm)
AsmString = "cmp $\x02, $\xFF\x03\x01";
break;
}
return false;
case AArch64::SUBSWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (SUBSWrs WZR, GPR32:$src1, GPR32:$src2, 0)
AsmString = "cmp $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBSWrs WZR, GPR32:$src1, GPR32:$src2, arith_shift32:$sh)
AsmString = "cmp $\x02, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (SUBSWrs GPR32:$dst, WZR, GPR32:$src, 0)
AsmString = "negs $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBSWrs GPR32:$dst, WZR, GPR32:$src, arith_shift32:$shift)
AsmString = "negs $\x01, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (SUBSWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "subs $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::SUBSWrx:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 16) {
// (SUBSWrx WZR, GPR32sponly:$src1, GPR32:$src2, 16)
AsmString = "cmp $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::WZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBSWrx WZR, GPR32sp:$src1, GPR32:$src2, arith_extend:$sh)
AsmString = "cmp $\x02, $\x03$\xFF\x04\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 16) {
// (SUBSWrx GPR32:$dst, GPR32sponly:$src1, GPR32:$src2, 16)
AsmString = "subs $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::SUBSXri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg())) {
// (SUBSXri XZR, GPR64sp:$src, addsub_shifted_imm64:$imm)
AsmString = "cmp $\x02, $\xFF\x03\x01";
break;
}
return false;
case AArch64::SUBSXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (SUBSXrs XZR, GPR64:$src1, GPR64:$src2, 0)
AsmString = "cmp $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBSXrs XZR, GPR64:$src1, GPR64:$src2, arith_shift64:$sh)
AsmString = "cmp $\x02, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (SUBSXrs GPR64:$dst, XZR, GPR64:$src, 0)
AsmString = "negs $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBSXrs GPR64:$dst, XZR, GPR64:$src, arith_shift64:$shift)
AsmString = "negs $\x01, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (SUBSXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "subs $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::SUBSXrx:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBSXrx XZR, GPR64sp:$src1, GPR32:$src2, arith_extend:$sh)
AsmString = "cmp $\x02, $\x03$\xFF\x04\x03";
break;
}
return false;
case AArch64::SUBSXrx64:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 24) {
// (SUBSXrx64 XZR, GPR64sponly:$src1, GPR64:$src2, 24)
AsmString = "cmp $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).getReg() == AArch64::XZR &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBSXrx64 XZR, GPR64sp:$src1, GPR64:$src2, arith_extendlsl64:$sh)
AsmString = "cmp $\x02, $\x03$\xFF\x04\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 24) {
// (SUBSXrx64 GPR64:$dst, GPR64sponly:$src1, GPR64:$src2, 24)
AsmString = "subs $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::SUBWrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (SUBWrs GPR32:$dst, WZR, GPR32:$src, 0)
AsmString = "neg $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::WZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBWrs GPR32:$dst, WZR, GPR32:$src, arith_shift32:$shift)
AsmString = "neg $\x01, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (SUBWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
AsmString = "sub $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::SUBWrx:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32sponlyRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 16) {
// (SUBWrx GPR32sponly:$dst, GPR32sp:$src1, GPR32:$src2, 16)
AsmString = "sub $\x01, $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 16) {
// (SUBWrx GPR32sp:$dst, GPR32sponly:$src1, GPR32:$src2, 16)
AsmString = "sub $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::SUBXrs:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (SUBXrs GPR64:$dst, XZR, GPR64:$src, 0)
AsmString = "neg $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == AArch64::XZR &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBXrs GPR64:$dst, XZR, GPR64:$src, arith_shift64:$shift)
AsmString = "neg $\x01, $\x03$\xFF\x04\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 0) {
// (SUBXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
AsmString = "sub $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::SUBXrx64:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64sponlyRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 24) {
// (SUBXrx64 GPR64sponly:$dst, GPR64sp:$src1, GPR64:$src2, 24)
AsmString = "sub $\x01, $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64spRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64sponlyRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 24) {
// (SUBXrx64 GPR64sp:$dst, GPR64sponly:$src1, GPR64:$src2, 24)
AsmString = "sub $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::SYSxt:
if (MI->getNumOperands() == 5 &&
MI->getOperand(4).getReg() == AArch64::XZR) {
// (SYSxt imm0_7:$op1, sys_cr_op:$Cn, sys_cr_op:$Cm, imm0_7:$op2, XZR)
AsmString = "sys $\x01, $\xFF\x02\x36, $\xFF\x03\x36, $\x04";
break;
}
return false;
case AArch64::UBFMWri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 31) {
// (UBFMWri GPR32:$dst, GPR32:$src, imm0_31:$shift, 31)
AsmString = "lsr $\x01, $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 7) {
// (UBFMWri GPR32:$dst, GPR32:$src, 0, 7)
AsmString = "uxtb $\x01, $\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 15) {
// (UBFMWri GPR32:$dst, GPR32:$src, 0, 15)
AsmString = "uxth $\x01, $\x02";
break;
}
return false;
case AArch64::UBFMXri:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 63) {
// (UBFMXri GPR64:$dst, GPR64:$src, imm0_63:$shift, 63)
AsmString = "lsr $\x01, $\x02, $\x03";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 7) {
// (UBFMXri GPR64:$dst, GPR64:$src, 0, 7)
AsmString = "uxtb $\x01, $\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 15) {
// (UBFMXri GPR64:$dst, GPR64:$src, 0, 15)
AsmString = "uxth $\x01, $\x02";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 31) {
// (UBFMXri GPR64:$dst, GPR64:$src, 0, 31)
AsmString = "uxtw $\x01, $\x02";
break;
}
return false;
case AArch64::UMADDLrrr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR) {
// (UMADDLrrr GPR64:$dst, GPR32:$src1, GPR32:$src2, XZR)
AsmString = "umull $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::UMOVvi32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (UMOVvi32 GPR32:$dst, V128:$src, VectorIndexS:$idx)
AsmString = "mov $\x01, $\xFF\x02\x0C.s$\xFF\x03\x19";
break;
}
return false;
case AArch64::UMOVvi64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::FPR128RegClassID).contains(MI->getOperand(1).getReg()) &&
STI.getFeatureBits()[AArch64::FeatureNEON]) {
// (UMOVvi64 GPR64:$dst, V128:$src, VectorIndexD:$idx)
AsmString = "mov $\x01, $\xFF\x02\x0C.d$\xFF\x03\x19";
break;
}
return false;
case AArch64::UMSUBLrrr:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(2).getReg()) &&
MI->getOperand(3).getReg() == AArch64::XZR) {
// (UMSUBLrrr GPR64:$dst, GPR32:$src1, GPR32:$src2, XZR)
AsmString = "umnegl $\x01, $\x02, $\x03";
break;
}
return false;
case AArch64::UQDECB_WPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECB_WPiI GPR32z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdecb $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECB_WPiI GPR32z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdecb $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQDECB_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECB_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdecb $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECB_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdecb $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQDECD_WPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECD_WPiI GPR32z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdecd $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECD_WPiI GPR32z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdecd $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQDECD_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECD_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdecd $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECD_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdecd $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQDECD_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECD_ZPiI ZPR64:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdecd $\xFF\x01\x10";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECD_ZPiI ZPR64:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdecd $\xFF\x01\x10, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQDECH_WPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECH_WPiI GPR32z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdech $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECH_WPiI GPR32z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdech $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQDECH_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECH_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdech $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECH_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdech $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQDECH_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECH_ZPiI ZPR16:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdech $\xFF\x01\x09";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECH_ZPiI ZPR16:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdech $\xFF\x01\x09, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQDECW_WPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECW_WPiI GPR32z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdecw $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECW_WPiI GPR32z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdecw $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQDECW_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECW_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdecw $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECW_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdecw $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQDECW_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECW_ZPiI ZPR32:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqdecw $\xFF\x01\x0B";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQDECW_ZPiI ZPR32:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "uqdecw $\xFF\x01\x0B, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCB_WPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCB_WPiI GPR32z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqincb $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCB_WPiI GPR32z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqincb $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCB_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCB_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqincb $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCB_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqincb $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCD_WPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCD_WPiI GPR32z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqincd $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCD_WPiI GPR32z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqincd $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCD_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCD_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqincd $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCD_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqincd $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCD_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCD_ZPiI ZPR64:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqincd $\xFF\x01\x10";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCD_ZPiI ZPR64:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "uqincd $\xFF\x01\x10, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCH_WPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCH_WPiI GPR32z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqinch $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCH_WPiI GPR32z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqinch $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCH_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCH_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqinch $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCH_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqinch $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCH_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCH_ZPiI ZPR16:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqinch $\xFF\x01\x09";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCH_ZPiI ZPR16:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "uqinch $\xFF\x01\x09, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCW_WPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCW_WPiI GPR32z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqincw $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCW_WPiI GPR32z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqincw $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCW_XPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCW_XPiI GPR64z:$Rdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqincw $\x01";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCW_XPiI GPR64z:$Rdn, sve_pred_enum:$pattern, 1)
AsmString = "uqincw $\x01, $\xFF\x03\x0E";
break;
}
return false;
case AArch64::UQINCW_ZPiI:
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 31 &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCW_ZPiI ZPR32:$Zdn, { 1, 1, 1, 1, 1 }, 1)
AsmString = "uqincw $\xFF\x01\x0B";
break;
}
if (MI->getNumOperands() == 4 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(AArch64::ZPRRegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(3).isImm() &&
MI->getOperand(3).getImm() == 1 &&
STI.getFeatureBits()[AArch64::FeatureSVE]) {
// (UQINCW_ZPiI ZPR32:$Zdn, sve_pred_enum:$pattern, 1)
AsmString = "uqincw $\xFF\x01\x0B, $\xFF\x03\x0E";
break;
}
return false;
}
unsigned I = 0;
while (AsmString[I] != ' ' && AsmString[I] != '\t' &&
AsmString[I] != '$' && AsmString[I] != '\0')
++I;
OS << '\t' << StringRef(AsmString, I);
if (AsmString[I] != '\0') {
if (AsmString[I] == ' ' || AsmString[I] == '\t') {
OS << '\t';
++I;
}
do {
if (AsmString[I] == '$') {
++I;
if (AsmString[I] == (char)0xff) {
++I;
int OpIdx = AsmString[I++] - 1;
int PrintMethodIdx = AsmString[I++] - 1;
printCustomAliasOperand(MI, OpIdx, PrintMethodIdx, STI, OS);
} else
printOperand(MI, unsigned(AsmString[I++]) - 1, STI, OS);
} else {
OS << AsmString[I++];
}
} while (AsmString[I] != '\0');
}
return true;
}
void AArch64InstPrinter::printCustomAliasOperand(
const MCInst *MI, unsigned OpIdx,
unsigned PrintMethodIdx,
const MCSubtargetInfo &STI,
raw_ostream &OS) {
switch (PrintMethodIdx) {
default:
llvm_unreachable("Unknown PrintMethod kind");
break;
case 0:
printAddSubImm(MI, OpIdx, STI, OS);
break;
case 1:
printShifter(MI, OpIdx, STI, OS);
break;
case 2:
printArithExtend(MI, OpIdx, STI, OS);
break;
case 3:
printLogicalImm<int32_t>(MI, OpIdx, STI, OS);
break;
case 4:
printLogicalImm<int64_t>(MI, OpIdx, STI, OS);
break;
case 5:
printSVERegOp<'b'>(MI, OpIdx, STI, OS);
break;
case 6:
printSVERegOp<>(MI, OpIdx, STI, OS);
break;
case 7:
printLogicalImm<int8_t>(MI, OpIdx, STI, OS);
break;
case 8:
printSVERegOp<'h'>(MI, OpIdx, STI, OS);
break;
case 9:
printLogicalImm<int16_t>(MI, OpIdx, STI, OS);
break;
case 10:
printSVERegOp<'s'>(MI, OpIdx, STI, OS);
break;
case 11:
printVRegOperand(MI, OpIdx, STI, OS);
break;
case 12:
printImm(MI, OpIdx, STI, OS);
break;
case 13:
printSVEPattern(MI, OpIdx, STI, OS);
break;
case 14:
printImm8OptLsl<int8_t>(MI, OpIdx, STI, OS);
break;
case 15:
printSVERegOp<'d'>(MI, OpIdx, STI, OS);
break;
case 16:
printImm8OptLsl<int64_t>(MI, OpIdx, STI, OS);
break;
case 17:
printImm8OptLsl<int16_t>(MI, OpIdx, STI, OS);
break;
case 18:
printImm8OptLsl<int32_t>(MI, OpIdx, STI, OS);
break;
case 19:
printInverseCondCode(MI, OpIdx, STI, OS);
break;
case 20:
printSVELogicalImm<int16_t>(MI, OpIdx, STI, OS);
break;
case 21:
printSVELogicalImm<int32_t>(MI, OpIdx, STI, OS);
break;
case 22:
printSVELogicalImm<int64_t>(MI, OpIdx, STI, OS);
break;
case 23:
printZPRasFPR<8>(MI, OpIdx, STI, OS);
break;
case 24:
printVectorIndex(MI, OpIdx, STI, OS);
break;
case 25:
printZPRasFPR<64>(MI, OpIdx, STI, OS);
break;
case 26:
printZPRasFPR<16>(MI, OpIdx, STI, OS);
break;
case 27:
printSVERegOp<'q'>(MI, OpIdx, STI, OS);
break;
case 28:
printZPRasFPR<128>(MI, OpIdx, STI, OS);
break;
case 29:
printZPRasFPR<32>(MI, OpIdx, STI, OS);
break;
case 30:
printFPImmOperand(MI, OpIdx, STI, OS);
break;
case 31:
printTypedVectorList<0,'d'>(MI, OpIdx, STI, OS);
break;
case 32:
printTypedVectorList<0,'s'>(MI, OpIdx, STI, OS);
break;
case 33:
printBTIHintOp(MI, OpIdx, STI, OS);
break;
case 34:
printPSBHintOp(MI, OpIdx, STI, OS);
break;
case 35:
printTypedVectorList<0,'h'>(MI, OpIdx, STI, OS);
break;
case 36:
printTypedVectorList<0,'b'>(MI, OpIdx, STI, OS);
break;
case 37:
printTypedVectorList<16, 'b'>(MI, OpIdx, STI, OS);
break;
case 38:
printTypedVectorList<1, 'd'>(MI, OpIdx, STI, OS);
break;
case 39:
printTypedVectorList<2, 'd'>(MI, OpIdx, STI, OS);
break;
case 40:
printTypedVectorList<2, 's'>(MI, OpIdx, STI, OS);
break;
case 41:
printTypedVectorList<4, 'h'>(MI, OpIdx, STI, OS);
break;
case 42:
printTypedVectorList<4, 's'>(MI, OpIdx, STI, OS);
break;
case 43:
printTypedVectorList<8, 'b'>(MI, OpIdx, STI, OS);
break;
case 44:
printTypedVectorList<8, 'h'>(MI, OpIdx, STI, OS);
break;
case 45:
printTypedVectorList<0, 'h'>(MI, OpIdx, STI, OS);
break;
case 46:
printTypedVectorList<0, 's'>(MI, OpIdx, STI, OS);
break;
case 47:
printTypedVectorList<0, 'd'>(MI, OpIdx, STI, OS);
break;
case 48:
printTypedVectorList<0, 'b'>(MI, OpIdx, STI, OS);
break;
case 49:
printImmHex(MI, OpIdx, STI, OS);
break;
case 50:
printPrefetchOp<true>(MI, OpIdx, STI, OS);
break;
case 51:
printPrefetchOp(MI, OpIdx, STI, OS);
break;
case 52:
printGPR64as32(MI, OpIdx, STI, OS);
break;
case 53:
printSysCROperand(MI, OpIdx, STI, OS);
break;
}
}
static bool AArch64InstPrinterValidateMCOperand(const MCOperand &MCOp,
const MCSubtargetInfo &STI,
unsigned PredicateIndex) {
switch (PredicateIndex) {
default:
llvm_unreachable("Unknown MCOperandPredicate kind");
break;
case 1: {
if (!MCOp.isImm())
return false;
int64_t Val = AArch64_AM::decodeLogicalImmediate(MCOp.getImm(), 64);
return AArch64_AM::isSVEMaskOfIdenticalElements<int8_t>(Val);
}
case 2: {
if (!MCOp.isImm())
return false;
int64_t Val = AArch64_AM::decodeLogicalImmediate(MCOp.getImm(), 64);
return AArch64_AM::isSVEMaskOfIdenticalElements<int16_t>(Val);
}
case 3: {
if (!MCOp.isImm())
return false;
int64_t Val = AArch64_AM::decodeLogicalImmediate(MCOp.getImm(), 64);
return AArch64_AM::isSVEMaskOfIdenticalElements<int32_t>(Val);
}
case 4: {
return MCOp.isImm() &&
MCOp.getImm() != AArch64CC::AL &&
MCOp.getImm() != AArch64CC::NV;
}
case 5: {
if (!MCOp.isImm())
return false;
int64_t Val = AArch64_AM::decodeLogicalImmediate(MCOp.getImm(), 64);
return AArch64_AM::isSVEMaskOfIdenticalElements<int16_t>(Val) &&
AArch64_AM::isSVEMoveMaskPreferredLogicalImmediate(Val);
}
case 6: {
if (!MCOp.isImm())
return false;
int64_t Val = AArch64_AM::decodeLogicalImmediate(MCOp.getImm(), 64);
return AArch64_AM::isSVEMaskOfIdenticalElements<int32_t>(Val) &&
AArch64_AM::isSVEMoveMaskPreferredLogicalImmediate(Val);
}
case 7: {
if (!MCOp.isImm())
return false;
int64_t Val = AArch64_AM::decodeLogicalImmediate(MCOp.getImm(), 64);
return AArch64_AM::isSVEMaskOfIdenticalElements<int64_t>(Val) &&
AArch64_AM::isSVEMoveMaskPreferredLogicalImmediate(Val);
}
case 8: {
// "bti" is an alias to "hint" only for certain values of CRm:Op2 fields.
if (!MCOp.isImm())
return false;
return AArch64BTIHint::lookupBTIByEncoding((MCOp.getImm() ^ 32) >> 1) != nullptr;
}
case 9: {
// Check, if operand is valid, to fix exhaustive aliasing in disassembly.
// "psb" is an alias to "hint" only for certain values of CRm:Op2 fields.
if (!MCOp.isImm())
return false;
return AArch64PSBHint::lookupPSBByEncoding(MCOp.getImm()) != nullptr;
}
}
}
#endif // PRINT_ALIAS_INSTR
|